在當今快速發(fā)展的數字時代,高速傳輸已成為電子設備的基本要求。隨著數據傳輸速率的不斷提升,信號完整性(Signal Integrity, 簡稱SI)
問題變得越來越重要。信號完整性是高速互連系統(tǒng)設計的基石,高速系統(tǒng)的信號完整性直接關系到數據傳輸的可靠性和系統(tǒng)的整體性能。
因此,深入理解信號完整性的基本原理和測試方法對于確保高速系統(tǒng)的穩(wěn)定運行至關重要。
歡迎參與 R&S "儀測高下" 闖關小游戲,下載技術文檔, 獲取高速數字信號測試“武功秘籍”,成為測試高手;還能解鎖抽獎機會,獲取驚喜好禮!
信號完整性(Signal Integrity,SI)是指一個信號在電路中產生正確的響應的能力。在長距離、高比特率的信號傳輸中,由于多種效應的影響,信號的可信度會降低。因此,高速互連系統(tǒng)里的數據傳輸對信號完整性的要求越來越高。
在高速數據傳輸中,信號完整性測試的重要性不言而喻。如果信號在傳輸過程中出現問題,如衰減、反射、失真等,將會導致數據傳輸錯誤,甚至系統(tǒng)崩潰。因此,通過信號完整性測試,可以確保信號在傳輸過程中保持正確的形態(tài)和幅度,從而提高數據傳輸的可靠性和穩(wěn)定性。
隨著PCIe 6.0和即將到來的PCIe 7.0技術的高速發(fā)展,傳輸速率不斷突破極限,從112 Gbps到224 Gbps的應用逐漸成熟,未來甚至448Gbps的高速鏈路也將在實際場景中落地。伴隨著速率的大幅提升,高速信號的完整性 (SI) 問題也變得日益突出。從信號反射、串擾、到通道損耗等因素,設計和驗證過程面臨前所未有的挑戰(zhàn)。在這一背景下,TDR (時域反射計) 測試作為重要的測量手段,對傳輸線的阻抗控制及信號路徑問題的定位至關重要。TDR測試不僅能夠直觀反映傳輸線的阻抗特性,還可幫助工程師快速識別故障點,是解決高速信號完整性難題的“關鍵武器”。
高頻高速PCB廣泛應用于AI、高速通信、數據中心和消費電子等領域。其性能的穩(wěn)定性和可靠性決定了整個系統(tǒng)的信號完整性和運行效率。高速PCB產業(yè)鏈中的各環(huán)節(jié)緊密相連,共同確保最終產品的質量。
PCB測試的主要項目包括頻域S參數、時域阻抗、Rise Time、Skew、眼圖和材料特性等。這些測試項目可以全面評估PCB的傳輸性能、阻抗特性、時序特性以及信號完整性等。
224Gbps高速互連的應用場景非常廣泛,包括但不限于芯片至光引擎 (D2OE) 封裝基板走線、背板互連高速PCB和高速無源銅纜、機架內互連高速有源銅纜 (AEC) 以及數據中心光模塊 (如OSFP可插拔模塊)。在這些場景中,對傳輸介質的性能、傳輸距離以及關鍵要求都有著嚴格的規(guī)定,以確保數據傳輸的穩(wěn)定性和可靠性。
224Gbps高速線纜的測試指標主要由常規(guī)指標和部分后處理指標組成。常規(guī)指標分為頻域指標和時域指標,其結果可由VNA直接測量得到。后處理指標,通過對VNA測量數據進行算法處理后得到。
隨著AI技術的快速興起,服務器及計算設備對數據總線的吞吐量需求呈現指數級增長,以 PCIe標準為例,為適應AI算力需求,其協(xié)議已升級至PCIe 6.0/7.0,信號頻率突破64GT/s并向 128GT/s邁進,通道配置從x1擴展至x16,通過倍增頻率和通道數量實現大帶寬傳輸,然而, 更高的信號頻率導致插入損耗呈指數級上升,引起信號幅度降低和失真,同時,PCB走線中 的阻抗不連續(xù)性會引發(fā)信號反射和時序抖動,它們共同造成信號完整性的問題。
活動結束后由工作人員統(tǒng)一郵件核對快遞地址,獎品將在15個工作日內寄出。如因注冊報名信息不全,導致在活動結束前無法與您取得聯(lián)系,將視為自動放棄領獎機會。(獎品以實物為準,最終解釋權歸電子發(fā)燒友網和羅德與施瓦茨共同所有)
羅德與施瓦茨業(yè)務涵蓋測試測量、技術系統(tǒng)、網絡與網絡安全,致力于打造一個更加安全、互聯(lián)的世界。 成立90 年來,羅德與施瓦茨作為全球科技集團,通過發(fā)展尖端技術,不斷突破技術界限。公司領先的產品和解決方案賦能眾多行業(yè)客戶,助其獲得數字技術領導力。羅德與施瓦茨總部位于德國慕尼黑,作為一家私有企業(yè),公司在全球范圍內獨立、長期、可持續(xù)地開展業(yè)務。更多信息請訪問: https://www.rohde-schwarz.com.cn/