91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

萬眾期待的晶圓——首顆單片3D碳納米管IC問世

5CTi_cirmall ? 來源:YXQ ? 2019-07-26 14:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

SkyWater科技的晶圓廠生產(chǎn)出第一批可以匹敵先進(jìn)硅芯片性能的3D納米管晶圓。

萬眾期待的晶圓:麻省理工學(xué)院助理教授Max Shulaker在DARPA電子復(fù)興倡議峰會上拿出了第一顆晶圓廠生產(chǎn)的單片3D碳納米管IC。

在政府主辦的技術(shù)會議上,到處充斥著空洞的、形式主義的掌聲,你很少看到大家自發(fā)地為某個發(fā)言鼓掌。但是,在近日舉行的DARPA電子復(fù)興倡議峰會上,人們把真誠的掌聲送給了麻省理工學(xué)院的助理教授Max Shulaker。Max Shulaker拿著一片3D碳納米管IC走上舞臺,在某種程度上,它標(biāo)志著DARPA將落后的晶圓廠變得可以生產(chǎn)與世界上最先進(jìn)的晶圓廠競爭的芯片的計劃走出了堅實的一步。

“這個晶圓是上周五剛剛制造出來的,它是晶圓廠生產(chǎn)出來的第一個單片3D IC,”Shulaker在底特律告訴參會的數(shù)百名工程師。這個晶圓上包含多顆IC,這種芯片由一層CMOS碳納米管晶體管和一層RRAM存儲器單元組成的復(fù)合層疊加組成,這些復(fù)合層彼此疊置并通過一種被稱為通孔的密集陣列連接器垂直連接在一起。這項由DARPA資助的3D SoC背后的理念是,在同樣的工藝下,采用多個碳納米管+RRAM存儲器復(fù)合層制造的芯片比現(xiàn)在的7納米芯片具有50倍的性能優(yōu)勢。這種芯片基于的工藝是2004年時的90納米平板印刷工藝,以這種工藝取得比現(xiàn)在7納米還要出色的性能,DARPA的這個計劃不可不謂雄心勃勃。

這個項目剛剛運(yùn)行了一年左右的時間,DARPA希望在持續(xù)運(yùn)行三年半之后,就可以生產(chǎn)出帶有5000萬邏輯門電路、4G字節(jié)非易失性存儲器、每平方毫米存在900萬個互聯(lián)通道的芯片。互聯(lián)通道之間的傳輸速度為每秒50太比特,每比特的功率消耗小于兩個皮焦耳。

當(dāng)然,Shulaker這次所展示的東西還達(dá)不到這個目標(biāo),但是,這是該計劃進(jìn)展過程中的一個重要里程碑。Shulaker表示,“與Skywater科技電工廠和其它合作伙伴一道,我們在如何制造這種3D芯片上進(jìn)行了徹底的革命,并把這一個僅僅只能在我們的學(xué)術(shù)實驗室里有效的技術(shù)成功地轉(zhuǎn)化為可以在美國的商業(yè)晶圓廠中實施的技術(shù)。”

和當(dāng)今主流的2D芯片相比,這項技術(shù)潛在優(yōu)勢的關(guān)鍵在于,它能夠?qū)⒍鄬覥MOS邏輯和非易失性存儲器堆疊在一起,并將這些層鏈接在一起,3DSoC團(tuán)隊將這種方式成為“階層”,這種垂直連接方式實現(xiàn)的封裝密集性比其它任何3D技術(shù)都要高出幾個數(shù)量級。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 晶圓
    +關(guān)注

    關(guān)注

    53

    文章

    5411

    瀏覽量

    132314
  • 硅芯片
    +關(guān)注

    關(guān)注

    0

    文章

    93

    瀏覽量

    17661

原文標(biāo)題:顛覆世界半導(dǎo)體產(chǎn)業(yè):3D納米管晶圓問世

文章出處:【微信號:cirmall,微信公眾號:電路設(shè)計技能】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    表面的納米級缺陷光學(xué)3D輪廓測量-3D白光干涉儀

    失真、薄膜沉積不均,進(jìn)而引發(fā)器件漏電、功能失效。傳統(tǒng)二維測量方法難以精準(zhǔn)捕捉納米級缺陷的三維輪廓特征,無法滿足先進(jìn)制程的嚴(yán)苛質(zhì)量控需求。3D
    的頭像 發(fā)表于 02-11 10:11 ?163次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>表面的<b class='flag-5'>納米</b>級缺陷光學(xué)<b class='flag-5'>3D</b>輪廓測量-<b class='flag-5'>3D</b>白光干涉儀

    3D IC設(shè)計中的信號完整性與電源完整性分析

    對更高性能和更強(qiáng)功能的不懈追求,推動半導(dǎo)體行業(yè)經(jīng)歷了多個變革時代。最新的轉(zhuǎn)變是從傳統(tǒng)的單片SoC轉(zhuǎn)向異構(gòu)集成先進(jìn)封裝IC,包括3D IC。這項新興技術(shù)有望助力半導(dǎo)體公司延續(xù)摩爾定律。
    的頭像 發(fā)表于 02-03 08:13 ?1.3w次閱讀
    <b class='flag-5'>3D</b> <b class='flag-5'>IC</b>設(shè)計中的信號完整性與電源完整性分析

    2D材料3D集成實現(xiàn)光電儲備池計算

    先進(jìn)材料與三維集成技術(shù)的結(jié)合為邊緣計算應(yīng)用帶來了新的可能性。本文探討研究人員如何通過單片3D集成方式將硒化銦光電探測器與二硫化鉬憶阻晶體結(jié)合,實現(xiàn)傳感器與計算單元之間物理距離小于50納米
    的頭像 發(fā)表于 02-02 15:58 ?236次閱讀
    2<b class='flag-5'>D</b>材料<b class='flag-5'>3D</b>集成實現(xiàn)光電儲備池計算

    納米壓印的光柵圖形形貌3D測量-3D白光干涉儀應(yīng)用

    形貌參數(shù),直接決定其光學(xué)衍射效率、偏振特性等核心性能,需實現(xiàn)納米級精度的全面表征。3D白光干涉儀憑借非接觸測量、納米級分辨率及全域三維形貌重建能力,可精準(zhǔn)捕捉光柵微觀形貌特征,為納米
    的頭像 發(fā)表于 01-22 17:06 ?544次閱讀
    <b class='flag-5'>納米</b>壓印的光柵圖形形貌<b class='flag-5'>3D</b>測量-<b class='flag-5'>3D</b>白光干涉儀應(yīng)用

    簡單認(rèn)識3D SOI集成電路技術(shù)

    在半導(dǎo)體技術(shù)邁向“后摩爾時代”的進(jìn)程中,3D集成電路(3D IC)憑借垂直堆疊架構(gòu)突破平面縮放限制,成為提升性能與功能密度的核心路徑。
    的頭像 發(fā)表于 12-26 15:22 ?603次閱讀
    簡單認(rèn)識<b class='flag-5'>3D</b> SOI集成電路技術(shù)

    制造的納米戰(zhàn)場:決勝于濕法工藝的精準(zhǔn)掌控!# 半導(dǎo)體#

    華林科納半導(dǎo)體設(shè)備制造
    發(fā)布于 :2025年11月01日 11:25:54

    白光干涉儀在深腐蝕溝槽的 3D 輪廓測量

    摘要:本文研究白光干涉儀在深腐蝕溝槽 3D 輪廓測量中的應(yīng)用,分析其工作原理及適配深腐蝕溝槽特征的技術(shù)優(yōu)勢,通過實際案例驗證測量精度,為
    的頭像 發(fā)表于 10-30 14:22 ?390次閱讀
    白光干涉儀在<b class='flag-5'>晶</b><b class='flag-5'>圓</b>深腐蝕溝槽的 <b class='flag-5'>3D</b> 輪廓測量

    三維集成電路與3D集成介紹

    微電子技術(shù)的演進(jìn)始終圍繞微型化、高效性、集成度與低成本四大核心驅(qū)動力展開,封裝技術(shù)亦隨之從傳統(tǒng)TSOP、CSP、WLP逐步邁向系統(tǒng)級集成的PoP、SiP及3D IC方向,最終目標(biāo)是在最小面積內(nèi)實現(xiàn)系統(tǒng)功能的最大化。
    的頭像 發(fā)表于 10-21 17:38 ?1996次閱讀
    三維集成電路與<b class='flag-5'>晶</b><b class='flag-5'>圓</b>級<b class='flag-5'>3D</b>集成介紹

    白光干涉儀在肖特基二極的深溝槽 3D 輪廓測量

    摘要:本文研究白光干涉儀在肖特基二極深溝槽 3D 輪廓測量中的應(yīng)用,分析其工作原理及適配深溝槽結(jié)構(gòu)的技術(shù)優(yōu)勢,通過實際案例驗證其測量精度,為肖特基二極
    的頭像 發(fā)表于 10-20 11:13 ?392次閱讀
    白光干涉儀在肖特基二極<b class='flag-5'>管</b><b class='flag-5'>晶</b><b class='flag-5'>圓</b>的深溝槽 <b class='flag-5'>3D</b> 輪廓測量

    【海翔科技】玻璃 TTV 厚度對 3D 集成封裝可靠性的影響評估

    一、引言 隨著半導(dǎo)體技術(shù)向小型化、高性能化發(fā)展,3D 集成封裝技術(shù)憑借其能有效提高芯片集成度、縮短信號傳輸距離等優(yōu)勢,成為行業(yè)發(fā)展的重要方向 。玻璃因其良好的光學(xué)透明性、化學(xué)穩(wěn)定性及機(jī)械強(qiáng)度
    的頭像 發(fā)表于 10-14 15:24 ?465次閱讀
    【海翔科技】玻璃<b class='flag-5'>晶</b><b class='flag-5'>圓</b> TTV 厚度對 <b class='flag-5'>3D</b> 集成封裝可靠性的影響評估

    半導(dǎo)體拋光有哪些技術(shù)挑戰(zhàn)

    以下,表面需達(dá)到亞納米級的平整度(如RMS 微觀結(jié)構(gòu)區(qū)域的均勻去除:在三維集成電路(如FinFET晶體3D NAND閃存)中,不同材
    的頭像 發(fā)表于 10-13 10:37 ?772次閱讀

    基于納米流體強(qiáng)化的切割液性能提升與 TTV 均勻性控制

    摘要:本文圍繞基于納米流體強(qiáng)化的切割液性能提升及對 TTV 均勻性的控制展開研究。探討納米流體強(qiáng)化切割液在冷卻、潤滑、排屑等性能方面的提升機(jī)制,分析其對
    的頭像 發(fā)表于 07-25 10:12 ?550次閱讀
    基于<b class='flag-5'>納米</b>流體強(qiáng)化的切割液性能提升與<b class='flag-5'>晶</b><b class='flag-5'>圓</b> TTV 均勻性控制

    激光退火后, TTV 變化

    摘要:本文針對激光退火后總厚度偏差(TTV)變化的問題,深入探討從工藝參數(shù)優(yōu)化、設(shè)備改進(jìn)、預(yù)處理以及檢測反饋機(jī)制等方面,提出一系列有效
    的頭像 發(fā)表于 05-23 09:42 ?752次閱讀
    激光退火后,<b class='flag-5'>晶</b><b class='flag-5'>圓</b> TTV 變化<b class='flag-5'>管</b>控

    優(yōu)化濕法腐蝕后 TTV

    摘要:本文針對濕法腐蝕工藝后總厚度偏差(TTV)的控問題,探討從工藝參數(shù)優(yōu)化、設(shè)備改進(jìn)及檢測反饋機(jī)制完善等方面入手,提出一系列優(yōu)化方法,以有效降低濕法腐蝕后
    的頭像 發(fā)表于 05-22 10:05 ?665次閱讀
    優(yōu)化濕法腐蝕后<b class='flag-5'>晶</b><b class='flag-5'>圓</b> TTV <b class='flag-5'>管</b>控

    級封裝技術(shù)的概念和優(yōu)劣勢

    片級封裝(WLP),也稱為級封裝,是一種直接在上完成大部分或全部封裝測試程序,再進(jìn)行切割制成單
    的頭像 發(fā)表于 05-08 15:09 ?2583次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>級封裝技術(shù)的概念和優(yōu)劣勢