91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

關于MIS封裝技術的分析介紹

lC49_半導體 ? 來源:djl ? 2019-09-02 11:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:本文由長電科技陳靈芝博士翻譯自Semiconductor Engineering,原發(fā)于芯華社,謝謝。

MIS在模擬、功率IC和數(shù)字貨幣等領域作為一種新型封裝方式而出現(xiàn)。
基于一種新興技術MIS的IC封裝正在積蓄動力。

日月光(ASE)、嘉盛(Carsem)、長電科技(JCET)/星科金朋(STATS ChipTAC)、宇芯(Unisem)等都在開發(fā)基于MIS基板的IC封裝技術,目前在模擬、功率IC、及數(shù)字貨幣等市場領域迅速發(fā)展。

MIS封裝采用特有的基板材料,開始主要用在一些特定的IC封裝上。MIS基板目前有多家的供應商在進行開發(fā)及銷售,因此封裝廠可以從多家廠商采購,然后進行IC封裝。有人認為MIS基板是一種引線框。

MIS與傳統(tǒng)的基板不同,包含一層或多層預包封結構。每一層都通過電鍍銅來進行互連,以提供在封裝過程中的電性連接。MIS支持單芯片或多芯片封裝,為超薄、高密度細節(jié)距封裝提供方案。它可以被用于開發(fā)先進的引線框封裝、倒裝芯片封裝、模組封裝及系統(tǒng)級封裝。

圖1:預包封的MIS引線框架

來源:宇芯Unisem

圖2:基于MIS的IC封裝

來源:Prismark,QDOS

表面上,MIS類似于扇出型(Fan-Out)晶圓級封裝。它們之間最大的區(qū)別是,MIS在I/O和密度方面稍加遜色。因此,在實際封裝使用中,MIS主要跟目前一些已經(jīng)比較成熟的中端封裝進行競爭。

MIS已經(jīng)存在了近十年,但市場剛剛開始起來?!埃∕IS)由于其先進的布線能力和可靠性,在高、低功率應用上都很適用,” 日月光工程技術營銷總監(jiān)Mark Gerber說。

此外,MIS還為客戶提供了一種新的封裝選擇,以及現(xiàn)有封裝的一種潛在的替代方案?!俺鲐浟吭谶@幾年不斷上升,”Nokibul Islam說?!翱梢杂肕IS來替代一些傳統(tǒng)的如QFN封裝或基于引線框的封裝,因為MIS具有更細的布線能力,更優(yōu)的電和熱性能,和更小的外形?!?br />
還有, MIS封裝被鎖定用于數(shù)字貨幣芯片的封裝,進入了數(shù)字貨幣服務器市場。這個市場的量是非常巨大的。當然也有一些人開始考慮數(shù)字貨幣市場是否或者說何時可能結束。

什么是MIS?

MIS是在2010年左右開發(fā)的,長電科技是最早期的開發(fā)者之一,然后將這項技術授權給其兄弟公司芯智聯(lián)(MISpak)。

MISpak開發(fā)和銷售MIS材料給封裝廠(OSAT),其他MIS基板供應商還包括ASM、PPT、QDOS和SIMMTECH。

因此,封裝廠購買MIS基板有更多的選擇。然后,在封裝過程中,把芯片放在MIS基板上進行封裝,最后形成MIS封裝。

關于MIS封裝技術的分析介紹

圖3:矽品的倒裝MIS BGA封裝(FC-MISBGA)

來源:TechSearch International,矽品精密SPIL

隨著時間的推移, MIS業(yè)務規(guī)模開始迅速成長。2017年,僅芯智聯(lián)(MISpak)一家就預計出貨25億顆,而在2010年,其出貨量僅2000萬顆。在MIS封裝領域,芯智聯(lián)(MISpak)宣稱其大約有30多家終端顧客。當然這中間還沒包括其他MIS供應商的出貨量。

關于MIS封裝技術的分析介紹

圖4:芯智聯(lián)MIS基板出貨量

來源:芯智聯(lián)MISpak

MIS與傳統(tǒng) IC封裝基板不同。傳統(tǒng)封裝采用的是有機基板,這是基于PCB類材料的多層基板技術。在封裝中,芯片置于基板之上。

“MIS技術的特點是,它是從包封技術引申發(fā)展出來的。在MIS基板中,銅布線是嵌入式的。因此,這種嵌入式結構就可以做到更細的布線,” Nokibul Islam說。

MIS還具有其他的一些特性?!八褂冒饬献鳛楦鲗又g的絕緣材料,”Mark Gerber說?!爱斈闶褂迷擃愋偷囊€框,并在此上進行封裝,那么封裝的包封料與引線框的材料特性就是相似的。因此,從吸潮性或功能的角度來看就非常好?!?br />
目前制作MIS基板的方法有多種。MIS最早是以尺寸250mmX70mm的長條形出現(xiàn) 。MIS制作需要經(jīng)過一系列的工藝步驟,如蝕刻、研磨、光刻、包封和電鍍。

比如,單層MIS工藝流程,往往從載板開始。“在金屬載板上,通過電鍍銅來制作基板的布線,”NokibulIslam解釋道?!八栽谕瓿呻婂冦~后,下一步就是去除光阻膜工藝?!?br />
在去膜后?!熬烷_始進行包封。然后研磨包封料進行減薄,達到所要求的厚度。最后蝕刻載板,”NokibulIslam說。

關于MIS封裝技術的分析介紹

圖5:MIS基板制造工藝流程

來源:長電科技JCET

對于MIS封裝,該技術最有優(yōu)勢的是薄型、I / O在150?200之間的封裝。但該技術受限于25μm左右的線寬線距,這意味著它主要面向中端應用。線寬線距是指封裝中的金屬布線。

對比來看,主要用于高端應用的扇出型封裝(Fan-Out),其標準密度是: I / O小于500的封裝,其線寬線距在8μm以上;而高密度扇出型封裝,其I / O大于500,線寬線距小于8μm。

同時,MIS材料本身相對較薄。該類基板在封裝過程中容易出現(xiàn)翹曲及均勻性問題。產(chǎn)量和成本問題則另論。

“不同的應用需求在設計靈活性和封裝厚度方面需要特殊的封裝材料,” ASM材料業(yè)務部市場副總裁Ho Kwok Kuen說?!跋啾纫€框架,ABiT-MIS有能力可以生產(chǎn)出要求高、線路復雜的預包封基板。但是,為了達到設計的解析度需要更多的工藝步驟,因此為了達到最終產(chǎn)品的良率目標,我們需要高度關注在每一個工藝過程中如何實現(xiàn)更高的良率。”

除了設備,ASM也提供引線框架和MIS封裝材料。這里是指ASM加層互連技術(ABiT,ASM Buildup Interconnect Technology )。

盡管面臨種種挑戰(zhàn),但是MIS市場還是迅速成長?!霸谶^去的兩年里,我們已經(jīng)看到了許多客戶希望使用MIS封裝來滿足數(shù)字貨幣挖礦應用的需求。”Ho說,“MIS不僅在通訊領域射頻封裝的市場份額不斷增加,其實在電源管理和汽車應用方面的需求也在不斷增加?!?br />
同時在市場上, MIS也是面臨著激烈的競爭。這里指“Fan-Out”技術,盡管MIS并不會與Fan-Out技術競爭。其實MIS主要是與引線框封裝和LGA封裝進行競爭?!癕IS的應用領域主要是介于標準QFN封裝和簡單的雙層基板兩者之間的封裝?!庇钚颈泵绤^(qū)副總裁Gil Chiu說。

引線框封裝包括若干封裝類型,諸如四面扁平無引線(QFN)和四面扁平封裝(QFP)。引線框是金屬框架,芯片粘貼在框架上,使用細導線進行連接。

關于MIS封裝技術的分析介紹

圖6:QFN封裝

來源:維基百科

QFN是成熟、價格低廉且可靠的封裝方式,因此在模擬、汽車電子、物聯(lián)網(wǎng)、RF等市場方面,QFN的需求巨大。通常來講,雖然QFN是一個I / O能力有限的單層技術,但是“如果你可以用QFN實現(xiàn),你顯然會這么做,因為QFN的成本比MIS更低,”Chiu說。“但是當你使用QFN時,你要接受間距的限制?!?br />
MIS還與LGA封裝技術競爭。LGA在封裝底部有用于連接的金屬焊盤陣列。LGA適用于模塊、處理器等產(chǎn)品。

關于MIS封裝技術的分析介紹

圖7:電源模塊LGA封裝結構

來源:美信集成Maxim

MIS相比LGA更便宜,但功能更少。然而,宇芯公司認為LGA有時會受高昂的材料成本、連接孔(Via)成型成本等影響。

因此,QFN和LGA都有一些缺點,這里就是MIS的用武之地。例如,IC設計公司可能會在給定的工藝節(jié)點有現(xiàn)成的芯片設計,且芯片封裝采用QFN封裝。在這個假設的例子中,供應商會面臨一些挑戰(zhàn)。“客戶基本上會說,我有一個現(xiàn)成的方案,我不想改變我的芯片,我不希望縮小我的芯片,但我想縮小我的封裝,我希望得到一個更薄、更小尺寸的封裝,”Chiu說。

一種有效的解決方案就是從QFN封裝轉向MIS封裝。通常,你可以采用與引線框封裝相同的芯片,用在MIS上進行封裝。MIS封裝可以做到跟QFN封裝類似,但MIS可以有更多的I / O和更好的性能。

采用MIS封裝,基本上可以和其他封裝類型一樣,例如:倒裝芯片、模塊和SiP。“MIS技術是不同的。它本質(zhì)上是一種積層工藝。它可以讓你實現(xiàn)更密的金屬布線。因此,您可以縮小封裝,而同時保持相同的芯片尺寸,”Chiu說?!笆褂肕IS,客戶不必花費時間或資源來重新設計一個更小的芯片以及不必縮小芯片的外形。采用MIS,你可以讓產(chǎn)品獲得額外的。它可以讓你保持與現(xiàn)成方案的匹配。所以,MIS在相同的成本下可以為您提供更小的封裝?!?/p>

“搭上”或“錯過”?

一段時間以來,一些OSAT廠已經(jīng)不斷出貨MIS封裝。但是每個供應商都有不同的戰(zhàn)略。

長電科技/星科金朋已經(jīng)出貨了各類基于MIS技術的Chip-on-lead、FC、模組及SiP封裝產(chǎn)品。“MIS具有其特定的優(yōu)勢。最優(yōu)的是低I / O數(shù)的高功率、高散熱的應用?!?長電科技的Islam說。

到目前為止,業(yè)內(nèi)主要出貨的是線寬線距在25/25μm的單層MIS封裝。“對于未來的市場,我們目前正在做更高的解析度,這意味著更細的線寬線距,以及更輕薄的外形,”Islam說?!皟赡暌院?,它可以做到15/15μm的線寬線距?!?br />
此外,長電科技/星科金朋以及其他廠商都在全力致力于基于Ajinomoto的ABF(Ajinomoto Build-up Film)膜技術的更先進的工藝。使用激光成型和直接電鍍銅,ABF可以使MIS做到線寬線距達12/12μm的多層基板,這樣可以實現(xiàn)二層、三層及四層的多層封裝。

關于MIS封裝技術的分析介紹

圖8:Ajinomoto 的ABF膜

來源:Ajinomoto

“使用ABF膜,MIS的工藝流程基本完全是一樣的。我們只是使用更厚的ABF膜來替代包封料,我們可以提供這種類型的多層MIS基板,”他說?!霸诮衲昴甑鬃笥椅覀兙蜁_始使用基于ABF膜的兩層或三層MIS基板?!?br /> 日月光的MIS封裝也正在成長中。日月光的MIS技術被稱為C2IM / MIS?!癕IS可以讓你做到型同QFN封裝而同時具備精細節(jié)距布線能力的封裝,” 日月光的Gerber說?!埃ㄓ行┛蛻簦┓浅猿质褂肣FN封裝,但是有布線能力的限制。當你可以進行20/20μm或30/30μm的布線,這就一下子為他們提供了一層布線金屬層的解決方案?!?br /> 除了C2IM / MIS,日月光還提供另一個競爭性的技術叫“ChipLast扇出封裝”,這不同于現(xiàn)行的扇出型封裝?!八举|(zhì)上是一個芯片后置的工藝,這就意味著它是一個倒裝芯片工藝,”Gerber說。“ChipLast扇出封裝是一個根據(jù)布線密度使用兩種不同絕緣材料,而只有一層金屬布線的無芯基板工藝方案”。
此外,相對于MIS基板,日月光還有另一個選擇方案叫做aS3 +?!癮S3 +是一個嵌入式線路(ET)的無芯有機基板,這個技術也可以提供與C2IM / MIS類似優(yōu)勢的方案。此外,aS3 + / ET基板可以做到三層或更多層布線,而在這方面C2IM / MIS相對比較欠缺,”他說?!癮S3 + / ET可以使用傳統(tǒng)絕緣材料或ABF絕緣材料。同時由于不需要芯板材料以及其制造工藝流程和它內(nèi)在的結構特點,它可以帶來有利于更高速度連接的層間超低電感,同時不失成本競爭力及可靠性 ”。
對宇芯來講,他們看到的是MIS封裝的三個應用。這些封裝都可以做到整體厚度達到0.33毫米或更低。
第一種應用是該公司所謂的空腔,芯片封裝在這個封裝體的空腔里。“我們正在利用MIS實現(xiàn)介于基板封裝與QFN封裝之間的細間距芯片倒裝封裝,在這方面可以一展身手,”宇芯的Chiu如是說。“我們同樣還在考慮使用MIS進行系統(tǒng)級封裝,這對于LGA標準模塊封裝來說,是一個成本更低的方案。”
對于MIS來說,最大的市場是電源/功率IC。另一個驅動因素是數(shù)字貨幣IC封裝。展望未來,MIS可能會超出這些市場?!昂孟⑹?,我們看到越來越多的常規(guī)產(chǎn)品也在考慮是否使用MIS封裝.”Chiu補充說。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20250

    瀏覽量

    252216
  • 芯片
    +關注

    關注

    463

    文章

    54007

    瀏覽量

    465949
  • 模塊
    +關注

    關注

    7

    文章

    2837

    瀏覽量

    53283
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    關于MT6901的直線DEMO介紹

    關于MT6901的直線DEMO介紹
    的頭像 發(fā)表于 01-30 10:54 ?402次閱讀
    <b class='flag-5'>關于</b>MT6901的直線DEMO<b class='flag-5'>介紹</b>

    關于NFC鎳鋅鐵氧體片的介紹

    關于NFC鎳鋅鐵氧體片的介紹
    的頭像 發(fā)表于 12-04 10:52 ?405次閱讀
    <b class='flag-5'>關于</b>NFC鎳鋅鐵氧體片的<b class='flag-5'>介紹</b>

    關于系統(tǒng)鏈接腳本的介紹

    一、隊伍介紹 本篇為蜂鳥E203系列分享第四篇,本篇介紹的內(nèi)容是系統(tǒng)鏈接腳本。 二、如何實現(xiàn)不同的下載模式? 實現(xiàn)三種不同的程序運行方式,可通過makefile的命令行指定不同的鏈接腳本,從而實現(xiàn)
    發(fā)表于 10-30 08:26

    半導體封裝介紹

    半導體封裝形式介紹 摘 要 :半導體器件有許多封裝型式,從 DIP 、SOP 、QFP 、PGA 、BGA 到 CSP 再到 SIP,技術指標一代比一代先進,這些都是前人根據(jù)當時的組裝
    的頭像 發(fā)表于 10-21 16:56 ?1144次閱讀
    半導體<b class='flag-5'>封裝</b><b class='flag-5'>介紹</b>

    MIS 片式電容器 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()MIS 片式電容器相關產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有MIS 片式電容器的引腳圖、接線圖、封裝手冊、中文資料、英文資料,MIS 片式電容器真值表,
    發(fā)表于 07-30 18:34
    <b class='flag-5'>MIS</b> 片式電容器 skyworksinc

    【「DeepSeek 核心技術揭秘」閱讀體驗】--全書概覽

    講解Deepseek的使用方法 第三章 深入剖析Deepseek-V3的模型架構、訓練框架、推理階段優(yōu)化、后訓練優(yōu)化等關鍵技術 第四章關于DeepSeek-R1的技術剖析 第五章 從宏觀角度
    發(fā)表于 07-21 00:04

    淺談封裝材料失效分析

    在電子封裝領域,各類材料因特性與應用場景不同,失效模式和分析檢測方法也各有差異。
    的頭像 發(fā)表于 07-09 09:40 ?1155次閱讀

    什么是晶圓級扇入封裝技術

    在微電子行業(yè)飛速發(fā)展的背景下,封裝技術已成為連接芯片創(chuàng)新與系統(tǒng)應用的核心紐帶。其核心價值不僅體現(xiàn)于物理防護與電氣/光學互聯(lián)等基礎功能,更在于應對多元化市場需求的適應性突破,本文著力介紹晶圓級扇入
    的頭像 發(fā)表于 06-03 18:22 ?1283次閱讀
    什么是晶圓級扇入<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>

    ESD技術文檔:芯片級ESD與系統(tǒng)級ESD測試標準介紹和差異分析

    ESD技術文檔:芯片級ESD與系統(tǒng)級ESD測試標準介紹和差異分析
    的頭像 發(fā)表于 05-15 14:25 ?4586次閱讀
    ESD<b class='flag-5'>技術</b>文檔:芯片級ESD與系統(tǒng)級ESD測試標準<b class='flag-5'>介紹</b>和差異<b class='flag-5'>分析</b>

    系統(tǒng)級封裝電磁屏蔽技術介紹

    多年來,USI環(huán)旭電子始終致力于創(chuàng)新制程技術的研發(fā),為穿戴式電子設備中的系統(tǒng)級封裝(SiP)實現(xiàn)高集成度及高性能的解決方案。其中,電磁屏蔽性能的持續(xù)優(yōu)化與提升,可謂是 SiP 技術發(fā)展的關鍵所在。
    的頭像 發(fā)表于 05-14 16:35 ?1501次閱讀
    系統(tǒng)級<b class='flag-5'>封裝</b>電磁屏蔽<b class='flag-5'>技術</b><b class='flag-5'>介紹</b>

    芯片傳統(tǒng)封裝形式介紹

    微電子封裝技術每15年左右更新迭代一次。1955年起,晶體管外形(TO)封裝成為主流,主要用于封裝晶體管和小規(guī)模集成電路,引腳數(shù)3 - 12個。1965年,雙列直插式
    的頭像 發(fā)表于 05-13 10:10 ?3012次閱讀
    芯片傳統(tǒng)<b class='flag-5'>封裝</b>形式<b class='flag-5'>介紹</b>

    PCB封裝圖解

    PCB封裝圖解——詳細介紹了各種封裝的具體參數(shù),并介紹了如何進行封裝制作 純分享貼,有需要可以直接下載附件獲取文檔! (如果內(nèi)容有幫
    發(fā)表于 04-22 13:44

    最全最詳盡的半導體制造技術資料,涵蓋晶圓工藝到后端封測

    ——薄膜制作(Layer)、圖形光刻(Pattern)、刻蝕和摻雜,再到測試封裝,一目了然。 全書共分20章,根據(jù)應用于半導體制造的主要技術分類來安排章節(jié),包括與半導體制造相關的基礎技術信息;總體流程圖
    發(fā)表于 04-15 13:52

    IC封裝產(chǎn)線分類詳解:金屬封裝、陶瓷封裝與先進封裝

    在集成電路(IC)產(chǎn)業(yè)中,封裝是不可或缺的一環(huán)。它不僅保護著脆弱的芯片,還提供了與外部電路的連接接口。隨著電子技術的不斷發(fā)展,IC封裝技術也在不斷創(chuàng)新和進步。本文將詳細探討IC
    的頭像 發(fā)表于 03-26 12:59 ?2588次閱讀
    IC<b class='flag-5'>封裝</b>產(chǎn)線分類詳解:金屬<b class='flag-5'>封裝</b>、陶瓷<b class='flag-5'>封裝</b>與先進<b class='flag-5'>封裝</b>

    封裝失效分析的流程、方法及設備

    本文首先介紹了器件失效的定義、分類和失效機理的統(tǒng)計,然后詳細介紹封裝失效分析的流程、方法及設備。
    的頭像 發(fā)表于 03-13 14:45 ?2161次閱讀
    <b class='flag-5'>封裝</b>失效<b class='flag-5'>分析</b>的流程、方法及設備