91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

對于eFPGA與FPGA SoC之間的對比分析和異同

lC49_半導(dǎo)體 ? 來源:djl ? 2019-09-04 16:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近年來,在終端應(yīng)用轉(zhuǎn)變,傳統(tǒng)芯片面臨材料和架構(gòu)瓶頸等現(xiàn)狀的影響下,市場對FPGA的關(guān)注達到了前所未有的高度。但傳統(tǒng)單純的FPGA似乎不能滿足多樣化的需求,從而延伸出eFPGA和FPGA SoC這兩個方向。新的嵌入式FPGA和業(yè)界一直在努力整合的FPGA SoC,誰會是未來的選擇?

eFPGA:冉冉升起的新星

eFPGA即嵌入式FPGA(embedded FPGA),是近期興起的新型電路IP。

隨著摩爾定律越來越接近瓶頸,制造ASIC芯片的成本越來越高。因此,設(shè)計者會希望ASIC能實現(xiàn)一定的可配置性,同時又不影響性能。在希望能做成可配置的模塊中,負責(zé)與其他芯片或者總線通信接口單元又首當(dāng)其沖。在芯片中,模塊間的通信往往使用簡單的并行接口或者配合簡單的時序邏輯,但是在芯片間通信時為了保證可靠性,必須通過一系列握手(handshake)協(xié)議來完成通信接口。設(shè)計者往往希望自己的SoC能夠與市面上盡可能多的其他芯片通信,然而市場上的芯片通信接口并沒有一個統(tǒng)一標準,同時一些通信協(xié)議也在隨著時間不斷更新?lián)Q代,因此芯片間通信往往需要一些中介(bridge)芯片。事實上,使用FPGA芯片作為芯片間通信的中介已經(jīng)是很常見的做法,因為FPGA具有可配置性,因此可以作為通用通信中介。例如,Apple在iPhone7中集成了一小塊Lattice的FPGA芯片,據(jù)推測就是為了實現(xiàn)芯片間的通信中介和可配置互聯(lián)。然而,在硬件系統(tǒng)中使用額外的通信中介芯片成本較高,而且也不利于維護,那么,有沒有集成度更高的方案呢?這時候,eFPGA就應(yīng)運而生,通過把一小塊FPGA電路IP集成到SoC中充當(dāng)接口握手協(xié)議處理單元,可以大大提高SoC接口的靈活性,因此能與不同的其他芯片進行通信。

除此之外,隨著目前異構(gòu)計算架構(gòu)的興起,eFPGA又看到了一種新的可能,即在SoC上實現(xiàn)高集成度的異構(gòu)計算,讓eFPGA隨著系統(tǒng)的需求在處理不同的應(yīng)用時配置成不同的模塊。這與Intel收購Altera FPGA的終極目標相同,只是Intel收購Altera之后,Altera的FPGA IP只會集成在Intel的芯片上,而eFPGA廠商則可以把IP提供給任何花錢購買的客戶。

對于eFPGA與FPGA SoC之間的對比分析和異同

eASIC概念第一次進入大眾視野可以說是2014年,由UCLA的Cheng C. Wang,F(xiàn)ang-Li Yuan和Dejan Markovic等人在ISSCC發(fā)表的文章,“A Multi-Granularity FPGA With Hierarchical Interconnects for Efficient and Flexible Mobile Computing”。在這篇文章中,作者們通過創(chuàng)造性地設(shè)計互聯(lián)單元,一舉解決了FPGA的功耗、性能和成本受到布線資源限制的問題,從而使得eASIC集成到SoC中真正變?yōu)榭赡?,而該論文也因其突出貢獻獲得了ISSCC Lewis Award。之后,Cheng C. Wang,F(xiàn)ang-Li Yuan和Dejan Markovic就利用該論文中的成果成立了FlexLogix,推廣eFPGA的概念,并使其真正能夠商用化。

到了今年,eFPGA的概念已經(jīng)獲得了業(yè)界的廣泛認可,而該領(lǐng)域的公司也在慢慢變多。在前幾天舉行的ARM TechCon中,我們看到了四家公司,分別是FlexLogix,Achronix,QuickLogic以及Menta。

FlexLogix作為eFPGA的先驅(qū),在本屆ARM TechCon上推出的新亮點是用于2.5D封裝的小型FPGA芯片。該芯片主要解決的問題是,如果ASIC使用成熟工藝(如65nm)實現(xiàn),但是eFPGA在65nm上跑不到預(yù)期的性能怎么辦?使用FlexLogix的小型FPGA芯片,就可以把16nm的eFPGA和65nm的ASIC使用硅載片(silicon interposer)之類的2.5D封裝技術(shù)集成到一起,從而實現(xiàn)客戶所需要系統(tǒng)性能。

對于eFPGA與FPGA SoC之間的對比分析和異同

Achronix的亮點則是高速eFPGA IP。其最新一代的Speedcore IP將會在TSMC 7nm工藝上實現(xiàn),從而實現(xiàn)最強的性能。另外,Achronix的Speedster FPGA芯片也在出貨中。作為首家eFPGA進入量產(chǎn)芯片的公司,Achronix2016-2017年收入猛增,值得關(guān)注。

對于eFPGA與FPGA SoC之間的對比分析和異同

QuickLogic是老牌FPGA廠商,現(xiàn)在也加入了eFPGA的戰(zhàn)場,為我們帶來了ArcticPro系列IP。其主要市場是超低功耗SoC市場,例如藍牙、物聯(lián)網(wǎng)等等,它的eFPGA將給這些超低功耗SoC帶來可配置性,從而實現(xiàn)更好的功耗與成本。另外,QuickLogic的eFPGA支持以性價比高著稱的SMIC,也是其一大亮點。

對于eFPGA與FPGA SoC之間的對比分析和異同

Menta與之前三家相比,其最大的亮點是可移植性最好,因為之前三家公司提供的eFPGA都是GDS硬IP,而Menta能夠提供RTL軟IP,因此可以輕松移植到不同的工藝上。

對于eFPGA與FPGA SoC之間的對比分析和異同

FPGA SoC:老樹發(fā)新枝

如果說eFPGA是往SoC里面加入FPGA的話,那么FPGA SoC的概念就是在FPGA里面加上了處理器。FPGA經(jīng)過這么多年的發(fā)展,已經(jīng)不只是驗證設(shè)計的平臺,而變成了一種獨立的設(shè)計實現(xiàn)方式。FPGA可快速重配置的特點使它在許多對靈活性有要求的平臺如魚得水。

為了能從外部方便地控制FPGA,往往需要在FPGA里面實現(xiàn)一個微處理器以運行操作系統(tǒng)以及相關(guān)程序,然后把程序中可加速的部分使用FPGA里面的可配置邏輯高效執(zhí)行。雖然程序中的大部分運算都可以由FPGA加速,但是操作系統(tǒng)部分卻可能成為整體實現(xiàn)的瓶頸:在傳統(tǒng)FPGA中,微處理器往往會用軟核(如MicroBlaze)在FPGA上實現(xiàn),因此比起用來加速的邏輯部分,微處理器的運行速度會比較慢(時鐘頻率<100 MHz),從而拖慢了整體系統(tǒng)的效率。有鑒于此,Altera和Xilinx都推出了自己的方案,即在FPGA芯片內(nèi)集成一個微處理器硬核(如ARM系列處理器)。該硬核不使用FPGA而是由定制邏輯實現(xiàn),因此可以跑在很高的時鐘頻率(~1GHz甚至更高)。因此,在FPGA SoC中,處理器性能不再成為瓶頸,從而使整體系統(tǒng)實現(xiàn)更高性能。

對于eFPGA與FPGA SoC之間的對比分析和異同

目前Xilinx和Altera都已經(jīng)推出了FPGA SoC相關(guān)產(chǎn)品,并且獲得了用戶的一致認可。然而,F(xiàn)PGA SoC的前景遠遠不止FPGA+高速處理器硬核。大家知道,F(xiàn)PGA開發(fā)生態(tài)發(fā)展較慢,一個重要原因就是硬件邏輯代碼編寫的學(xué)習(xí)曲線非常陡峭,導(dǎo)致開發(fā)者敬而遠之。為了減少開發(fā)者的學(xué)習(xí)成本并加快開發(fā)速度,F(xiàn)PGA廠商紛紛推出高級綜合工具(high-level synthesis),可以直接把C語言之類的高級語言翻譯成RTL,從而大大簡化FPGA硬件開發(fā)。而FPGA SoC配合高級綜合工具雙劍合璧能讓整個開發(fā)流程更簡單:首先開發(fā)者用C寫傳統(tǒng)ARM上能跑的程序代碼,之后高級綜合工具把代碼中能夠用FPGA加速的部分轉(zhuǎn)化成RTL并用FPGA硬件實現(xiàn),而代碼的其他部分則跑在FPGA SoC中的ARM硬核上面。這樣就讓高性能FPGA開發(fā)變得非常容易,可望在未來讓更多開發(fā)者能加入FPGA生態(tài)。

eFPGA與FPGA SoC,誰將引領(lǐng)下一代可編程硬件之潮流?

那么,eFPGA IP和FPGA SoC,誰將在未來更受歡迎呢?筆者認為,這兩種生態(tài)都表明了SoC在摩爾定律遇到瓶頸的今天走向可配置的潮流,只是eFPGA從SoC的角度出發(fā),而FPGA SoC則是從傳統(tǒng)FPGA的角度出發(fā)。這有點類似之前的微處理器,以Intel代表的傳統(tǒng)處理器芯片提供商的技術(shù)發(fā)展路徑是以處理器為本,并在處理器芯片中集成更多多媒體處理單元,例如集成顯卡,使得處理器更接近SoC;而以ARM為代表的IP提供商則是提供處理器IP,為ASIC中集成合適的處理器IP成為實用的SoC變得更方便。這兩種生態(tài)將會同時存在,然后隨著市場的發(fā)展或許會在某個中間點融合在一起。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20248

    瀏覽量

    252113
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22406

    瀏覽量

    636093
  • 物聯(lián)網(wǎng)
    +關(guān)注

    關(guān)注

    2945

    文章

    47809

    瀏覽量

    414713
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應(yīng)用潛力

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應(yīng)用潛力 在當(dāng)今電子科技飛速發(fā)展的時代,FPGASoC
    的頭像 發(fā)表于 02-10 11:30 ?156次閱讀

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析 作為一名電子工程師,在日常的設(shè)計工作中,FPGAS
    的頭像 發(fā)表于 02-09 17:20 ?303次閱讀

    使用Aurora 6466b協(xié)議實現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對接

    在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對接。我們還將涵蓋有關(guān) IP 配置、FPGA
    的頭像 發(fā)表于 01-13 14:04 ?3326次閱讀
    使用Aurora 6466b協(xié)議實現(xiàn)AMD UltraScale+ <b class='flag-5'>FPGA</b>與AMD Versal自適應(yīng)<b class='flag-5'>SoC</b>的對接

    無源探頭與高壓探頭技術(shù)對比分析

    本文對比分析了無源探頭與高壓探頭的技術(shù)原理、性能參數(shù)及應(yīng)用場景,為選擇合適探頭提供參考。
    的頭像 發(fā)表于 11-30 15:47 ?664次閱讀

    Altera Agilex 5 D系列FPGASoC家族全面升級

    Agilex 5 D 系列 FPGASoC 家族全面升級,為中端 FPGA 應(yīng)用能力帶來巨大飛躍——邏輯單元、內(nèi)存、DSP/AI 算力提升高達 2.5 倍,外存帶寬提升高達 2 倍,輕松駕馭功耗和空間受限環(huán)境中的高計算性能
    的頭像 發(fā)表于 11-25 14:42 ?2214次閱讀

    Altera Agilex 3 FPGASoC產(chǎn)品家族的性能分析

    本文采用嚴謹?shù)幕鶞蕼y試方法,對全新推出的 Agilex 3 FPGASoC 產(chǎn)品家族進行性能分析。該系列專為成本優(yōu)化型應(yīng)用設(shè)計,兼具高性能、高集成度與高可靠性。
    的頭像 發(fā)表于 10-27 09:37 ?720次閱讀

    你錯了,AD采集用FPGA不是最好的方案!

    在選擇FPGA和ARM處理器進行AD數(shù)據(jù)采集時,沒有絕對的“更好”,需根據(jù)具體應(yīng)用場景的需求來判斷。以下從核心差異、適用場景、優(yōu)缺點等方面對比分析,幫助大家選擇更合適方案。
    的頭像 發(fā)表于 09-23 15:22 ?603次閱讀
    你錯了,AD采集用<b class='flag-5'>FPGA</b>不是最好的方案!

    Altera Agilex 3/5 FPGASoC的功能特性

    Agilex 5 FPGASoC 以及新推出的 Agilex 3 FPGASoC 代表著可編程邏輯技術(shù)方面的重大飛躍。這兩個設(shè)備系列均具備全新功能,可隨著設(shè)計需求的變化實現(xiàn)
    的頭像 發(fā)表于 09-06 10:10 ?3438次閱讀
    Altera Agilex 3/5 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b>的功能特性

    Altera Agilex? 3 FPGASoC FPGA

    Altera Agilex? 3 FPGASoC FPGA Altera/Intel Agilex? 3 FPGASoC
    的頭像 發(fā)表于 08-06 11:41 ?4102次閱讀
    Altera Agilex? 3 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b> <b class='flag-5'>FPGA</b>

    AMD FPGA異步模式與同步模式的對比

    本文講述了AMD UltraScale /UltraScale+ FPGA 原生模式下,異步模式與同步模式的對比及其對時鐘設(shè)置的影響。
    的頭像 發(fā)表于 07-07 13:47 ?1629次閱讀

    Altera Agilex 3 FPGASoC產(chǎn)品介紹

    Altera 的 Agilex 3 FPGASoC 可在不影響性能的前提下顯著提高成本效益。其通過出色的 Hyperflex FPGA 架構(gòu)、先進的收發(fā)器技術(shù)、更高的集成度和更強大的安全
    的頭像 發(fā)表于 06-03 16:40 ?1578次閱讀
    Altera Agilex 3 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b>產(chǎn)品介紹

    國內(nèi)外電機結(jié)構(gòu) 工藝對比分析

    純分享帖,需要者可點擊附件免費獲取完整資料~~~*附件:國內(nèi)外電機結(jié)構(gòu) 工藝對比分析.pdf【免責(zé)聲明】本文系網(wǎng)絡(luò)轉(zhuǎn)載,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請第一時間告知,刪除內(nèi)容!
    發(fā)表于 05-29 14:06

    主流汽車電子SoC芯片對比分析

    主流汽車電子SoC芯片對比分析 隨著汽車智能化、電動化趨勢加速,系統(tǒng)級芯片(SoC)已成為汽車電子核心硬件。本文從技術(shù)參數(shù)、市場定位、應(yīng)用場景及國產(chǎn)化進程等維度,對主流汽車電子SoC
    的頭像 發(fā)表于 05-23 15:33 ?5859次閱讀

    Microchip發(fā)布PolarFire Core FPGASoC產(chǎn)品

    當(dāng)前市場中,物料清單(BOM)成本持續(xù)攀升,開發(fā)者需在性能和預(yù)算間實現(xiàn)優(yōu)化。鑒于中端FPGA市場很大一部分無需集成串行收發(fā)器,Microchip Technology Inc.(微芯科技公司)正式發(fā)布PolarFire Core現(xiàn)場可編程門陣列(FPGA)和片上系統(tǒng)(
    的頭像 發(fā)表于 05-23 14:02 ?1635次閱讀

    微芯Microchip PolarFire? SoC FPGA通過AEC-Q100汽車級認證

    ? ? ? ? ? ? ? ? ? ? ? ? Microchip PolarFire?? SoC FPGA通過?? AEC-Q100汽車級認證? ? ? ? Microchip
    的頭像 發(fā)表于 03-31 19:26 ?2398次閱讀