91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于高頻電路設(shè)計(jì)布線技巧的分析和應(yīng)用介紹

發(fā)燒友研習(xí)社 ? 來(lái)源:djl ? 2019-10-25 14:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果數(shù)字邏輯電路的頻率達(dá)到或者超過(guò)45MHZ~50MHZ,而且工作在這個(gè)頻率之上的電路已經(jīng)占到了整個(gè)電子系統(tǒng)一定的份量(比如說(shuō)1/3),通常就稱(chēng)為高頻電路。高頻電路設(shè)計(jì)是一個(gè)非常復(fù)雜的設(shè)計(jì)過(guò)程,其布線對(duì)整個(gè)設(shè)計(jì)至關(guān)重要!

【第一招】多層板布線

高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須,也是降低干擾的有效手段。在PCB Layout階段,合理的選擇一定層數(shù)的印制板尺寸,能充分利用中間層來(lái)設(shè)置屏蔽,更好地實(shí)現(xiàn)就近接地,并有效地降低寄生電感和縮短信號(hào)的傳輸長(zhǎng)度,同時(shí)還能大幅度地降低信號(hào)的交叉干擾等,所有這些方法都對(duì)高頻電路的可靠性有利。有資料顯示,同種材料時(shí),四層板要比雙面板的噪聲低20dB。但是,同時(shí)也存在一個(gè)問(wèn)題,PCB半層數(shù)越高,制造工藝越復(fù)雜,單位成本也就越高,這就要求我們?cè)谶M(jìn)行PCB Layout時(shí),除了選擇合適的層數(shù)的PCB板,還需要進(jìn)行合理的元器件布局規(guī)劃,并采用正確的布線規(guī)則來(lái)完成設(shè)計(jì)。

【第二招】高速電子器件管腳間的引線彎折越少越好

關(guān)于高頻電路設(shè)計(jì)布線技巧的分析和應(yīng)用介紹

高頻電路布線的引線最好采用全直線,需要轉(zhuǎn)折,可用45度折線或者圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高銅箔的固著強(qiáng)度,而在高頻電路中,滿(mǎn)足這一要求卻可以減少高頻信號(hào)對(duì)外的發(fā)射和相互間的耦合。

【第三招】高頻電路器件管腳間的引線越短越好

信號(hào)的輻射強(qiáng)度是和信號(hào)線的走線長(zhǎng)度成正比的,高頻的信號(hào)引線越長(zhǎng),它就越容易耦合到靠近它的元器件上去,所以對(duì)于諸如信號(hào)的時(shí)鐘、晶振、DDR的數(shù)據(jù)、LVDS線、USB線、HDMI線等高頻信號(hào)線都是要求盡可能的走線越短越好。

【第四招】高頻電路器件管腳間的引線層間交替越少越好

所謂“引線的層間交替越少越好”是指元件連接過(guò)程中所用的過(guò)孔(Via)越少越好。據(jù)側(cè),一個(gè)過(guò)孔可帶來(lái)約0.5pF的分布電容,減少過(guò)孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯(cuò)的可能性。

【第五招】注意信號(hào)線近距離平行走線引入的“串?dāng)_”

高頻電路布線要注意信號(hào)線近距離平行走線所引入的“串?dāng)_”,串?dāng)_是指沒(méi)有直接連接的信號(hào)線之間的耦合現(xiàn)象。由于高頻信號(hào)沿著傳輸線是以電磁波的形式傳輸?shù)?,信?hào)線會(huì)起到天線的作用,電磁場(chǎng)的能量會(huì)在傳輸線的周?chē)l(fā)射,信號(hào)之間由于電磁場(chǎng)的相互耦合而產(chǎn)生的不期望的噪聲信號(hào)稱(chēng)為串?dāng)_(Crosstalk)。PCB板層的參數(shù)、信號(hào)線的間距、驅(qū)動(dòng)端和接收端的電氣特性以及信號(hào)線端接方式對(duì)串?dāng)_都有一定的影響。所以為了減少高頻信號(hào)的串?dāng)_,在布線的時(shí)候要求盡可能的做到以下幾點(diǎn):

在布線空間允許的條件下,在串?dāng)_較嚴(yán)重的兩條線之間插入一條地線或地平面,可以起到隔離的作用而減少串?dāng)_。當(dāng)信號(hào)線周?chē)目臻g本身就存在時(shí)變的電磁場(chǎng)時(shí),若無(wú)法避免平行分布,可在平行信號(hào)線的反面布置大面積“地”來(lái)大幅減少干擾。

在布線空間許可的前提下,加大相鄰信號(hào)線間的間距,減小信號(hào)線的平行長(zhǎng)度,時(shí)鐘線盡量與關(guān)鍵信號(hào)線垂直而不要平行。如果同一層內(nèi)的平行走線幾乎無(wú)法避免,在相鄰兩個(gè)層,走線的方向務(wù)必卻為相互垂直。

數(shù)字電路中,通常的時(shí)鐘信號(hào)都是邊沿變化快的信號(hào),對(duì)外串?dāng)_大。所以在設(shè)計(jì)中,時(shí)鐘線宜用地線包圍起來(lái)并多打地線孔來(lái)減少分布電容,從而減少串?dāng)_。對(duì)高頻信號(hào)時(shí)鐘盡量使用低電壓差分時(shí)鐘信號(hào)并包地方式,需要注意包地打孔的完整性。

閑置不用的輸入端不要懸空,而是將其接地或接電源(電源在高頻信號(hào)回路中也是地),因?yàn)閼铱盏木€有可能等效于發(fā)射天線,接地就能抑制發(fā)射。實(shí)踐證明,用這種辦法消除串?dāng)_有時(shí)能立即見(jiàn)效。

【第六招】集成電路塊的電源引腳增加高頻退藕電容

每個(gè)集成電路塊的電源引腳就近增一個(gè)高頻退藕電容。增加電源引腳的高頻退藕電容,可以有效地抑制電源引腳上的高頻諧波形成干擾。

【第七招】高頻數(shù)字信號(hào)的地線和模擬信號(hào)地線做隔離

模擬地線、數(shù)字地線等接往公共地線時(shí)要用高頻扼流磁珠連接或者直接隔離并選擇合適的地方單點(diǎn)互聯(lián)。高頻數(shù)字信號(hào)的地線的地電位一般是不一致的,兩者直接常常存在一定的電壓差,而且,高頻數(shù)字信號(hào)的地線還常常帶有非常豐富的高頻信號(hào)的諧波分量,當(dāng)直接連接數(shù)字信號(hào)地線和模擬信號(hào)地線時(shí),高頻信號(hào)的諧波就會(huì)通過(guò)地線耦合的方式對(duì)模擬信號(hào)進(jìn)行干擾。所以通常情況下,對(duì)高頻數(shù)字信號(hào)的地線和模擬信號(hào)的地線是要做隔離的,可以采用在合適位置單點(diǎn)互聯(lián)的方式,或者采用高頻扼流磁珠互聯(lián)的方式。

【第八招】避免走線形成的環(huán)路

各類(lèi)高頻信號(hào)走線盡量不要形成環(huán)路,若無(wú)法避免則應(yīng)使環(huán)路面積盡量小。

【第九招】必須保證良好的信號(hào)阻抗匹配

信號(hào)在傳輸?shù)倪^(guò)程中,當(dāng)阻抗不匹配的時(shí)候,信號(hào)就會(huì)在傳輸通道中發(fā)生信號(hào)的反射,反射會(huì)使合成信號(hào)形成過(guò)沖,導(dǎo)致信號(hào)在邏輯門(mén)限附近波動(dòng)。

消除反射的根本辦法是使傳輸信號(hào)的阻抗良好匹配,由于負(fù)載阻抗與傳輸線的特性阻抗相差越大反射也越大,所以應(yīng)盡可能使信號(hào)傳輸線的特性阻抗與負(fù)載阻抗相等。同時(shí)還要注意PCB上的傳輸線不能出現(xiàn)突變或拐角,盡量保持傳輸線各點(diǎn)阻抗連續(xù),否則在傳輸線各段之間也將會(huì)出現(xiàn)反射。這就要求在進(jìn)行高速PCB布線時(shí),必須要遵守以下布線規(guī)則:

USB布線規(guī)則。要求USB信號(hào)差分走線,線寬10mil,線距6mil,地線和信號(hào)線距6mil。

HDMI布線規(guī)則。要求HDMI信號(hào)差分走線,線寬10mil,線距6mil,每?jī)山MHDMI差分信號(hào)對(duì)的間距超過(guò)20mil。

LVDS布線規(guī)則。要求LVDS信號(hào)差分走線,線寬7mil,線距6mil,目的是控制HDMI的差分信號(hào)對(duì)阻抗為100+-15%歐姆

DDR布線規(guī)則。DDR1走線要求信號(hào)盡量不走過(guò)孔,信號(hào)線等寬,線與線等距,走線必須滿(mǎn)足2W原則,以減少信號(hào)間的串?dāng)_,對(duì)DDR2及以上的高速器件,還要求高頻數(shù)據(jù)走線等長(zhǎng),以保證信號(hào)的阻抗匹配。

【第十招】保持信號(hào)傳輸?shù)耐暾?/p>

保持信號(hào)傳輸?shù)耐暾裕乐褂捎诘鼐€分割引起的“地彈現(xiàn)象”。

PCB即印制電路板,是電子電路的承載體,同時(shí),也是電路設(shè)計(jì)的最后一個(gè)環(huán)節(jié)?,F(xiàn)在的電子產(chǎn)品中,內(nèi)部構(gòu)造都要使用到PCB。PCB如此重要,我們應(yīng)該如何系統(tǒng)、完善地學(xué)習(xí)PCB印制板設(shè)計(jì)?

很多人想?yún)⒓泳€下培訓(xùn)班,但動(dòng)輒成千上萬(wàn)的培訓(xùn)費(fèi)用讓人望而怯步,轉(zhuǎn)而通過(guò)自學(xué)的途徑,想快速學(xué)會(huì)PCB設(shè)計(jì),但基于PCB設(shè)計(jì)的特殊性,且網(wǎng)絡(luò)上也很少、缺乏系統(tǒng)、全面的PCB設(shè)計(jì)系列課程,學(xué)習(xí)的內(nèi)容一知半解、無(wú)法運(yùn)用于具體實(shí)際項(xiàng)目中。

為幫助大家能夠更好、更快速、系統(tǒng)化掌握PCB設(shè)計(jì)核心知識(shí),電子發(fā)燒友學(xué)院聯(lián)合林超文團(tuán)隊(duì)精心打造PCB設(shè)計(jì)快速入門(mén)系列課程,旨在為廣大熱衷于PCB制造的初學(xué)者、工程師們提供一個(gè)很好的系統(tǒng)化、科學(xué)學(xué)習(xí)PCB設(shè)計(jì)的機(jī)會(huì)!

林老師在硬件互聯(lián)設(shè)計(jì)領(lǐng)域,擁有PCB一線十多年的管理經(jīng)驗(yàn)。精通Cadence、Mentor、PADSAD、HyperLynx等多種PCB設(shè)計(jì)仿真工具,長(zhǎng)期帶領(lǐng)團(tuán)隊(duì)攻關(guān)軍工、通訊等多領(lǐng)域高精尖設(shè)計(jì)仿真項(xiàng)目。出版過(guò)多部EDA書(shū)籍,系列書(shū)籍被業(yè)界人士稱(chēng)為“高速PCB設(shè)計(jì)寶典”。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5452

    文章

    12572

    瀏覽量

    374586
  • 電路設(shè)計(jì)
    +關(guān)注

    關(guān)注

    6742

    文章

    2702

    瀏覽量

    219533
  • 信號(hào)傳輸
    +關(guān)注

    關(guān)注

    4

    文章

    494

    瀏覽量

    21098
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    【「Altium Designer 25 電路設(shè)計(jì)精進(jìn)實(shí)踐」閱讀體驗(yàn)】+總覽篇

    Altium Design 25概述 對(duì)Altium Design 25的新功能進(jìn)行了詳細(xì)的概述,并重點(diǎn)介紹了Altium Design 25的開(kāi)發(fā)環(huán)境,列舉了電路設(shè)計(jì)所要掌握的技術(shù)術(shù)語(yǔ)。 第二章Altium
    發(fā)表于 02-12 13:33

    P*V系列溫度補(bǔ)償芯片衰減器:助力高頻電路設(shè)計(jì)

    P*V系列溫度補(bǔ)償芯片衰減器:助力高頻電路設(shè)計(jì) 在電子工程師的日常工作中,高頻電路的設(shè)計(jì)是一項(xiàng)既讓人興奮又極具挑戰(zhàn)的任務(wù)。其中,溫度漂移補(bǔ)償問(wèn)題一直是影響GaAs
    的頭像 發(fā)表于 02-02 11:20 ?158次閱讀

    SUSUMU PAT系列高精度芯片衰減器:高頻電路設(shè)計(jì)的理想選擇

    SUSUMU PAT系列高精度芯片衰減器:高頻電路設(shè)計(jì)的理想選擇 在電子電路設(shè)計(jì)中,衰減器是一種重要的無(wú)源器件,用于降低信號(hào)的幅度。SUSUMU的PAT系列高精度芯片衰減器憑借其出色的性能和獨(dú)特
    的頭像 發(fā)表于 01-22 11:25 ?189次閱讀

    高頻電路設(shè)計(jì)的“隱形衛(wèi)士”:談吸波材料的選型與應(yīng)用

    高頻電路設(shè)計(jì)的“隱形衛(wèi)士”:談吸波材料的選型與應(yīng)用
    的頭像 發(fā)表于 12-03 16:53 ?483次閱讀
    <b class='flag-5'>高頻</b><b class='flag-5'>電路設(shè)計(jì)</b>的“隱形衛(wèi)士”:談吸波材料的選型與應(yīng)用

    高頻PCB布線“避坑指南”:4大核心技巧讓信號(hào)完整性提升90%

    技巧 一、核心布線原則 多層板設(shè)計(jì) 高頻電路集成度高,采用至少四層板(頂層、底層、電源層、地層),利用中間層設(shè)置屏蔽和就近接地,降低寄生電感,縮短信號(hào)傳輸路徑,減少交叉干擾。例如,四層板比雙面板噪聲低20dB。 電源層與地平面相
    的頭像 發(fā)表于 11-21 09:23 ?630次閱讀
    <b class='flag-5'>高頻</b>PCB<b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓信號(hào)完整性提升90%

    電子產(chǎn)品生產(chǎn)中的電路布線設(shè)計(jì)與激光焊錫的關(guān)系

    。一、電路布線設(shè)計(jì)電路布線設(shè)計(jì)是電子產(chǎn)品硬件開(kāi)發(fā)的核心環(huán)節(jié),直接決定了電路性能、可靠性與制造可行性。在高速數(shù)字
    的頭像 發(fā)表于 11-19 16:29 ?256次閱讀
    電子產(chǎn)品生產(chǎn)中的<b class='flag-5'>電路</b>板<b class='flag-5'>布線</b>設(shè)計(jì)與激光焊錫的關(guān)系

    TINA-TI 模擬電路設(shè)計(jì)、仿真和分析軟件中文教程

    電子發(fā)燒友網(wǎng)站提供《TINA-TI 模擬電路設(shè)計(jì)、仿真和分析軟件中文教程.pdf》資料免費(fèi)下載
    發(fā)表于 09-03 17:10 ?3次下載

    如何理解芯片設(shè)計(jì)中的后端布局布線

    后端布局布線(Place and Route,PR)是集成電路設(shè)計(jì)中的一個(gè)重要環(huán)節(jié),它主要涉及如何在硅片上合理地安排電路元器件的位置,并通過(guò)布線將這些元器件連接起來(lái),以確保芯片能夠正確
    的頭像 發(fā)表于 08-15 17:33 ?1427次閱讀

    PMOS電路設(shè)計(jì)分析

    今天分享一個(gè)PMOS的電路設(shè)計(jì),詳細(xì)了解下各個(gè)元器件在電路中起到的作用。
    的頭像 發(fā)表于 07-21 16:15 ?3360次閱讀
    PMOS<b class='flag-5'>電路設(shè)計(jì)分析</b>

    如何學(xué)好電路設(shè)計(jì)?(文末分享電路設(shè)計(jì)資料合集)

    學(xué)好電路設(shè)計(jì)是硬件工程師的核心能力之一,需要系統(tǒng)的理論學(xué)習(xí)、實(shí)踐積累和持續(xù)迭代。通過(guò)以下路徑,結(jié)合至少3-5個(gè)完整項(xiàng)目經(jīng)驗(yàn),高效掌握電路設(shè)計(jì)技能;一、夯實(shí)基礎(chǔ)理論電路分析基礎(chǔ)掌握基爾霍
    的頭像 發(fā)表于 05-22 11:40 ?1398次閱讀
    如何學(xué)好<b class='flag-5'>電路設(shè)計(jì)</b>?(文末分享<b class='flag-5'>電路設(shè)計(jì)</b>資料合集)

    跟著華為學(xué)硬件電路設(shè)計(jì),華為全套硬件電路設(shè)計(jì)學(xué)習(xí)資料都在這里了!

    是無(wú)數(shù)失敗的集合,華為作為遙遙領(lǐng)先的代表,今天就來(lái)推薦一下華為全套的電路設(shè)計(jì)資料。 資料主要包含了數(shù)字電路寄存器級(jí)電路整理介紹,模擬電路
    發(fā)表于 03-25 13:59

    三星貼片電容的ESR值是否適合高頻電路設(shè)計(jì)?

    高頻電路設(shè)計(jì)中,電容的選擇至關(guān)重要,而ESR(等效串聯(lián)電阻)是衡量電容性能的一個(gè)重要參數(shù)。三星貼片電容作為電子元件領(lǐng)域的佼佼者,其ESR值是否適合高頻電路設(shè)計(jì),一直是工程師們關(guān)注的焦
    的頭像 發(fā)表于 03-18 14:10 ?1000次閱讀

    如何選擇適合高頻電路的貼片電容?

    高頻電路設(shè)計(jì)中,選擇合適的貼片電容是至關(guān)重要的。電容作為電路中的關(guān)鍵元件,不僅影響著電路的性能,還關(guān)系到整個(gè)系統(tǒng)的穩(wěn)定性和可靠性。以下是一些關(guān)于
    的頭像 發(fā)表于 03-17 14:34 ?1438次閱讀

    高速 MOS 驅(qū)動(dòng)電路設(shè)計(jì)和應(yīng)用指南

    關(guān)于接地和高邊柵極驅(qū)動(dòng)電路、AC 耦合和變壓器隔離的解決方案。其中一個(gè)章節(jié)專(zhuān)門(mén)來(lái)解決同步整流器應(yīng)用中柵極驅(qū)動(dòng)對(duì) MOSFET 的要求。 另外,文章中還有一些一步一步的參數(shù)分析設(shè)計(jì)實(shí)例。*附件:高速M(fèi)OS驅(qū)動(dòng)
    發(fā)表于 03-14 14:53

    【PCB】PCB 電路布線設(shè)計(jì)

    ,對(duì)此兩種電路設(shè)計(jì)而言皆為常識(shí),但基于不同理由,在模擬電路設(shè)計(jì)中,通常用于電源供應(yīng)上之旁路電容,將使高頻信號(hào)轉(zhuǎn)向;否則高頻信號(hào)將透過(guò)電源接腳,而進(jìn)入敏感模擬芯片。一般而言,這些
    發(fā)表于 03-12 13:36