91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在什么情況下以移除PCB上的許多去耦電容

PCB線路板打樣 ? 來源:LONG ? 2019-08-07 14:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

您正在設(shè)計(jì)最新的子系統(tǒng),并且有人告訴您盡可能多地放置100 nF去耦電容,盡可能接近所有集成電路,就像我們在上一顆衛(wèi)星上所做的那樣。作為一名設(shè)計(jì)工程師,很自然地質(zhì)疑這種解耦的定性方法。它的目的是什么?為什么100 nF?其他價(jià)值怎么樣?多少個(gè)電容?有多接近芯片和方向?
您是否知道在某些情況下,您可以移除PCB上的許多去耦電容,而不會(huì)影響子系統(tǒng)的性能或可靠性?如何優(yōu)化去耦,避免過度設(shè)計(jì)設(shè)計(jì),減少BOM,并提供更便宜,更可靠的硬件,正確的第一次?

為什么要去耦?
配電網(wǎng)絡(luò)(PDN)的目的是為其必須提供的每個(gè)集成電路提供定義的穩(wěn)壓電壓。然而,在DC-DC轉(zhuǎn)換器和其負(fù)載之間,PDN內(nèi)有許多互連;例如跡線,焊盤,過孔,平面,封裝引線,鍵合線等,如下圖所示:

在什么情況下以移除PCB上的許多去耦電容

圖1提供FPGA的PDN及其互連的示例。

如果每個(gè)芯片的電流消耗恒定,由于各種互連的串聯(lián)電阻,這將導(dǎo)致PDN內(nèi)的恒定IR壓降。然而,集成電路的瞬態(tài)需求在每個(gè)時(shí)鐘周期變化,并且PDN的阻抗包括電感和電容元件。通過復(fù)阻抗的快速變化的電流將產(chǎn)生稱為軌道下垂或軌道坍塌的電壓降,如果電容器無法供電,則可能導(dǎo)致紋波過大,調(diào)節(jié)器不穩(wěn)定,時(shí)序裕度減小,電壓下降或功能故障它的負(fù)載與所需的電流。下垂會(huì)將噪聲注入電源和接地層,從而在PCB邊緣發(fā)出不必要的EMI,而去耦也可以減少這種干擾。
調(diào)節(jié)器對瞬態(tài)電流需求的響應(yīng)要慢于它所提供的器件的運(yùn)行速度。在PDN內(nèi)旁路或去耦電容器的目的是通過存儲(chǔ)在下垂期間釋放的電荷來消除瞬態(tài)電壓降。去耦的作用是為每個(gè)集成電路提供這種電容,在很寬的頻率范圍內(nèi)具有最小的寄生阻抗。整個(gè)環(huán)路電感決定了從PDN到負(fù)載的電荷傳輸速度,每個(gè)電容器都會(huì)引入固有的ESR和ESL,以及不需要的安裝,通孔和平面擴(kuò)展電感。 PDN設(shè)計(jì)的目標(biāo)是通過最小化電感來最大化電容的有效性,從而將阻抗保持在所需帶寬上的目標(biāo)值以下。這將供電軌的任何變化限制在可接受的規(guī)定極限,例如, 5%的波紋。點(diǎn)擊航天工業(yè)希望利用需要低電壓,高電流電源軌的超深亞微米集成電路的性能優(yōu)勢。這些芯片在更快的頻率下工作,并且當(dāng)它們更頻繁地切換時(shí),每個(gè)周期中消耗的能量也更頻繁地消耗。將所有這些結(jié)合起來意味著更高的電流將在更短的時(shí)間內(nèi)發(fā)生變化,并且可以容忍的相對噪聲量將減少。
多少去耦?
在設(shè)計(jì)PDN時(shí),目標(biāo)應(yīng)該是選擇最小數(shù)量的去耦電容,以確保阻抗在所需帶寬內(nèi)保持低于目標(biāo)值。
來自直流的低頻在10 kHz時(shí),調(diào)節(jié)器控制著集成電路看到PDN的阻抗。從10到100 kHz,大容量電解電容鉭電容提供低阻抗去耦路徑,之后PCB級去耦接管。

離散板級去耦的有效性受到很大影響其整體回路電感包括固有ESR和ESL,以及安裝,通孔和平面擴(kuò)展電感。在更高的頻率下,PCB的電源和接地層的平行板電容接管以提供低阻抗路徑。原則上,分布式平面電容提供了提供高達(dá)GHz頻率的低電感的潛力;然而,由于芯片封裝PDN的串聯(lián)電感,PCB級去耦限制在幾百M(fèi)Hz。

通過利用相鄰電源和地平面之間的嵌入電容,即通過增加平面的相對面積通過減小它們的間隔和/或通過使用具有更高相對介電常數(shù)的電介質(zhì),可以將更寬帶寬上的平面間電容的有效性提高到可以去除許多物理的,離散的去耦電容器的水平。電介質(zhì)厚度影響平面擴(kuò)展電感,并且最小化這種間隔降低了電容器的整體安裝電感,使其能夠進(jìn)一步遠(yuǎn)離其負(fù)載。然而,在實(shí)踐中,ESA的ECSS-Q-ST-70-12C標(biāo)準(zhǔn)規(guī)定了最小間隙為100μm(3.9密耳),這限制了嵌入式解耦對ESA任務(wù)的有效性。
高于幾百M(fèi)Hz,芯片看到的阻抗由片內(nèi)電容(柵極和電源接地金屬化)決定,而板級去耦將無法將其降低到封裝的固有PDN電感以下。 BR>對于要去耦的每個(gè)電源軌,可以通過根據(jù)器件數(shù)據(jù)手冊中規(guī)定的最大容許紋波以及瞬態(tài)電流計(jì)算目標(biāo)阻抗來啟動(dòng)PDN的設(shè)計(jì):

在什么情況下以移除PCB上的許多去耦電容


對于許多組件,僅列出最大功耗,并且可以使用多種方法來推斷峰值瞬態(tài)需求,例如 0.5 * Imax 。一些FPGA供應(yīng)商在地點(diǎn)和路線之后或者從功率預(yù)測電子表格中提供更多的定量估計(jì)。
我們還可以通過假設(shè)去耦提供在某段時(shí)間內(nèi)必須流動(dòng)的所有電荷來估算所需的電容總量,Δt:

在什么情況下以移除PCB上的許多去耦電容


例如,如果ADC從3.3V電壓軌消耗2W且指定紋波為5%,并且穩(wěn)壓器在不到10μs內(nèi)無法響應(yīng)電壓變化,那么我們需要提供37μF的去耦。低于此值,電容器上的電壓下降將超過允許的5%紋波。

對于每個(gè)電壓軌,還可以估算并聯(lián)所需的最小電容數(shù),以滿足目標(biāo)阻抗直至最大頻率:

在什么情況下以移除PCB上的許多去耦電容


等式表明,為了減少電容器的數(shù)量,必須減少ESL。每個(gè)電容器的環(huán)路電感越低,在更高頻率下實(shí)現(xiàn)目標(biāo)阻抗所需的電感越少。具有較低固有ESL的較小電容器是可用的,例如, AVX將在今年晚些時(shí)候提供符合空間要求的0402,并且應(yīng)盡一切努力減少整體回路電感,即附件,通孔和平面擴(kuò)展電感的幾何形狀。
設(shè)計(jì)人員通常只會(huì)增加電容器的數(shù)量希望通過并聯(lián)添加更多電容來降低環(huán)路電感。然而,當(dāng)電容器緊密間隔時(shí),由于通孔之間的互感,在平面和電容器焊盤之間看到的電感不會(huì)降低為1/N,這是標(biāo)準(zhǔn)做法。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6489

    瀏覽量

    159439
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2981

    瀏覽量

    23603
  • 華強(qiáng)PCB
    +關(guān)注

    關(guān)注

    8

    文章

    1831

    瀏覽量

    29264
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44650
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    什么情況下用安規(guī)電容?

    安規(guī)電容指符合特定安規(guī)標(biāo)準(zhǔn),電容器失效后,不會(huì)導(dǎo)致電擊,不危及人身安危的電容器,根據(jù)應(yīng)用場景和連接方式的不同,安規(guī)電容分為X
    的頭像 發(fā)表于 01-21 17:20 ?715次閱讀
    <b class='flag-5'>什么情況下</b>用安規(guī)<b class='flag-5'>電容</b>?

    什么情況下用安規(guī)電容

    安規(guī)電容是指符合特點(diǎn)安規(guī)標(biāo)準(zhǔn),電容器失效后,不會(huì)導(dǎo)致電擊,不危及人身安危的電容器。根據(jù)應(yīng)用場景和鏈接方式的不同,安規(guī)電容分為X
    的頭像 發(fā)表于 01-21 16:40 ?711次閱讀
    <b class='flag-5'>什么情況下</b>用安規(guī)<b class='flag-5'>電容</b>?

    【「高速數(shù)字設(shè)計(jì)(基礎(chǔ)篇)」閱讀體驗(yàn)】第五章 去電容

    ,從根源減少噪聲。 這章的核心策略“遠(yuǎn)交近攻”特別有意思: 近攻:IC附近擺小容量、高頻率響應(yīng)的電容(比如陶瓷電容),它們能快速響應(yīng)高頻噪聲,就像給IC裝了個(gè)“貼身充電寶”。 遠(yuǎn)交
    發(fā)表于 11-19 20:35

    【「高速數(shù)字設(shè)計(jì)(基礎(chǔ)篇)」閱讀體驗(yàn)】+第五章去電容閱讀體驗(yàn)

    電容PCB設(shè)計(jì)中用于穩(wěn)定電源電壓、濾除高頻噪聲的關(guān)鍵元件,其作用與布局要求直接影響電路性能。以下是核心要點(diǎn)總結(jié): 一、去電容的作用
    發(fā)表于 11-06 17:01

    PCB板為了節(jié)省AC電容打孔空間,你有沒動(dòng)過這個(gè)念頭?

    跌的這么厲害呢?正常情況下(via-out),信號從電容的管腳1進(jìn)入后,經(jīng)過電容本體,從管腳2離開,最后進(jìn)入換層過孔。 至于via-in的信號流向分析,熟悉高速先生文章的朋友一定會(huì)記得,之前我們介紹
    發(fā)表于 08-11 16:16

    請問DTU的設(shè)備號都在什么情況下需要填寫,填寫的規(guī)則是什么?

    DTU的設(shè)備號都在什么情況下需要填寫,填寫的規(guī)則是什么?
    發(fā)表于 08-07 07:50

    請問CYW20835sleep mode的情況下,不進(jìn)入SDS或HIDOF的情況下,底電流最低是多少?

    請問CYW20835sleep mode的情況下,不進(jìn)入SDS或HIDOF的情況下,底電流最低是多少?
    發(fā)表于 07-07 07:54

    訓(xùn)練完模型后用cls_video.pycanmvIDE運(yùn)行,按著步驟操作但是攝像頭沒有識別到是什么情況?

    訓(xùn)練完模型后用cls_video.pycanmvIDE運(yùn)行,按著步驟操作但是攝像頭沒有識別到是什么情況啊,沒有框出現(xiàn)
    發(fā)表于 06-10 06:57

    PCB設(shè)計(jì)如何用電源去電容改善高速信號質(zhì)量

    的去電容,像下圖這樣(當(dāng)然了,BGA和電容位于PCB不同的布局面,本視圖是為了大家更清楚的看到二者的相對位置)。 增加電容前后,3個(gè)電源
    發(fā)表于 05-19 14:28

    PCB設(shè)計(jì)如何用電源去電容改善高速信號質(zhì)量

    PCB設(shè)計(jì)電源去電容改善高速信號質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?796次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)如何用電源去<b class='flag-5'>耦</b><b class='flag-5'>電容</b>改善高速信號質(zhì)量

    什么情況下用M12線性傳感器?

    工業(yè)自動(dòng)化和精密測量領(lǐng)域,M12線性傳感器憑借其獨(dú)特的性能優(yōu)勢,成為眾多行業(yè)不可或缺的關(guān)鍵組件。
    的頭像 發(fā)表于 05-14 14:42 ?610次閱讀

    FX2LP如何在不更改硬件的情況下對其進(jìn)行重新編程?

    我正在使用 FX2LP/ CY7C68013A-128AXC設(shè)備(定制板),我有一些問題需要您的幫助。 1如果我的 EEPROM 已經(jīng)有固件并且正在運(yùn)行,如何在不更改硬件的情況下對其進(jìn)行重新
    發(fā)表于 05-06 11:16

    面試??迹簽槭裁葱酒娫匆_的去電容一般選100nF?

    電流可不是慢慢來的,而是跳得特別快,像一陣陣“脈沖”。但是電源線和PCB走線又都有寄生電感,所以反應(yīng)沒那么快,電壓就容易抖一,這就是“電源噪聲”。去電容就相當(dāng)于個(gè)小“水庫”,緊挨著
    發(fā)表于 04-22 11:38

    DS1232LPS-2+T&amp;R,什么情況下,5腳RST會(huì)一直輸出高電平?

    DS1232LPS-2+T&R,這款芯片在什么情況下,5腳RST會(huì)一直輸出高電平?(正常時(shí)序是電有個(gè)400多ms的高電平后,一直處于低電平,如果7腳沒有及時(shí)喂狗,會(huì)觸發(fā)復(fù)位,也就是重復(fù)400多ms的高電平后,一直處于低電平)
    發(fā)表于 04-18 07:51

    開關(guān)電源的 PCB 布線設(shè)計(jì)有例子

    摘要:開關(guān)電源 PCB 排版是開發(fā)電源產(chǎn)品中的一個(gè)重要過程。許多情況下,一個(gè)紙上設(shè)計(jì)得非常完美的電源可能在初次調(diào)試時(shí)無法正常工作,原因是該電源的 PCB 排版存在著
    發(fā)表于 03-10 16:54