91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于為FPGA和ASIC生成Verilog和VHDL代碼分析和應(yīng)用介紹

MATLAB ? 來(lái)源:djl ? 2019-09-18 14:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

HDL Coder 利用 MATLAB 函數(shù)、Simulink 模型和 Stateflow 圖生成可移植、可綜合的 Verilog 和 VHDL 代碼。生成的 HDL 代碼可用于 FPGA 編程ASIC 原型開(kāi)發(fā)和設(shè)計(jì)。

HDL Coder 提供了一個(gè) Workflow Advisor,可以自動(dòng)執(zhí)行 Xilinx 和 Altera FPGA 編程。您可以控制 HDL 架構(gòu)和實(shí)施、突出顯示關(guān)鍵路徑,并估算硬件資源利用率。HDL Coder 在 Simulink 模型與生成的 Verilog 和 VHDL 代碼之間提供了可追溯性,使高完整性應(yīng)用程序的代碼驗(yàn)證遵守 DO-254 和其他標(biāo)準(zhǔn)。

主要特性

獨(dú)立于目標(biāo)的、可綜合的 VHDL 和 Verilog 代碼

代碼生成支持MATLAB 函數(shù)、系統(tǒng)對(duì)象以及 Simulink 模塊

使用 Stateflow 實(shí)施 Mealy 和 Moore 有限狀態(tài)機(jī)以及控制邏輯

用于 Xilinx 和 Altera 應(yīng)用程序面板編程的 Workflow Advisor

資源共享和重定時(shí),用以平衡面積速度

符合 DO-254 的代碼到模型和模型到代碼可追溯性

舊有代碼集成

關(guān)于為FPGA和ASIC生成Verilog和VHDL代碼分析和應(yīng)用介紹

使用 HDL Coder 從 MATLAB 或 Simulink 生成 HDL 代碼。您可以使用 MATLAB 函數(shù)、Simulink 模型或?qū)烧呓Y(jié)合使用來(lái)生成可綜合的 VHDL 和 Verilog 代碼。

主要功能

1.生成HDL代碼

使用 HDL Coder,只需幾個(gè)步驟便可為 FPGA 和 ASIC 實(shí)施生成可綜合的 HDL 代碼:

將 MATLAB 代碼、Simulink 模塊和 Stateflow 圖組合使用,進(jìn)行設(shè)計(jì)建模。

優(yōu)化模型以滿足面積速度設(shè)計(jì)目標(biāo)。

使用為 MATLAB 和 Simulink 集成的 HDL Workflow Advisor 生成 HDL 代碼。

使用 HDL Verifier 驗(yàn)證生成的代碼。

2.優(yōu)化 HDL 代碼

在 MATLAB 或 Simulink 中,通過(guò)采用分布式流水線、流式處理和資源共享,可以優(yōu)化 HDL 代碼以實(shí)現(xiàn)速度面積目標(biāo)。在 MATLAB 中,您可以使用高級(jí)循環(huán)優(yōu)化,如循環(huán)流和循環(huán)展開(kāi),用于包含 for 循環(huán)或矩陣運(yùn)算的 MATLAB 設(shè)計(jì)。您可以將 MATLAB 代碼中的持續(xù)陣列或矩陣變量映射到 Block RAM。在 Simulink 中,您可以實(shí)施信號(hào)處理和多媒體應(yīng)用中常用的多聲道設(shè)計(jì)和序列化技術(shù)。

關(guān)于為FPGA和ASIC生成Verilog和VHDL代碼分析和應(yīng)用介紹

適用于 MATLAB 的 HDL Workflow Advisor 提供了多個(gè)優(yōu)化選項(xiàng),如 RAM 映射、流水線、資源共享和循環(huán)展開(kāi)

關(guān)于為FPGA和ASIC生成Verilog和VHDL代碼分析和應(yīng)用介紹

面積速度優(yōu)化。用一個(gè)乘法器取代四個(gè)乘法器,降低了設(shè)計(jì)面積成本,數(shù)據(jù)率提升4倍。

3. FPGA 設(shè)計(jì)自動(dòng)化

HDL 中的 HDL Workflow Advisor 可以自動(dòng)執(zhí)行將 MATLAB 算法和 Simulink 模型實(shí)施到 Xilinx 和 Altera FPGA 的工作流程。HDL Workflow Advisor 集成了 FPGA 設(shè)計(jì)流程的所有步驟,包括:

檢查 Simulink 模型的 HDL 代碼生成兼容性

生成 HDL 代碼、HDL 測(cè)試工作臺(tái)和協(xié)同仿真模型

通過(guò)與 Xilinx ISE 和 Altera Quartus II 集成,執(zhí)行合成和時(shí)序分析

估算設(shè)計(jì)中的資源使用

使用關(guān)鍵路徑時(shí)序回注 Simulink 模型

關(guān)于為FPGA和ASIC生成Verilog和VHDL代碼分析和應(yīng)用介紹

使用關(guān)鍵路徑時(shí)序回注 Simulink 模型。HDL Workflow Advisor 會(huì)在 Simulink 中突出顯示關(guān)鍵路徑時(shí)序,以幫助識(shí)別速度瓶頸并提高設(shè)計(jì)性能。

您可以查看合成后時(shí)序報(bào)告并回注 Simulink 模型,以識(shí)別時(shí)序約束瓶頸。與合成工具的這一集成實(shí)現(xiàn)了快速設(shè)計(jì)迭代,并顯著縮短了 FPGA 設(shè)計(jì)周期時(shí)間。

4.驗(yàn)證 HDL 代碼

HDL Coder 可以生成 VHDL 和 Verilog 測(cè)試工作臺(tái)以快速驗(yàn)證生成的 HDL 代碼。您可以使用各種選項(xiàng)自定義 HDL 測(cè)試工作臺(tái),測(cè)試HDL 代碼。您還可以生成腳本文件,在 HDL 仿真器中自動(dòng)處理代碼編譯和仿真。

HDL Coder 與 HDL Verifier 配套使用,可以自動(dòng)生成兩類協(xié)同仿真模型:

HDL 協(xié)同仿真模型,用于使用 Simulink 和 HDL 仿真器(如 Cadence Incisive 或 Mentor Graphics ModelSim 和 Questa)執(zhí)行 HDL 協(xié)同仿真

FPGA 在環(huán) (FIL) 協(xié)同仿真模型,用于使用 Simulink 和 FPGA 板驗(yàn)證設(shè)計(jì)

關(guān)于為FPGA和ASIC生成Verilog和VHDL代碼分析和應(yīng)用介紹

自動(dòng)生成 FPGA 在環(huán) (FIL) 模型,用于視頻銳化。FIL 仿真可以在硬件上高效地執(zhí)行設(shè)計(jì)空間探查。

5. 記錄和追蹤HDL 代碼

HDL Coder 會(huì)將生成的代碼記錄在 HTML 報(bào)告中,該報(bào)告包括帶超鏈接 的HDL 代碼和生成的 HDL 文件表。通過(guò) HDL 代碼中的超鏈接,可以導(dǎo)航到與代碼對(duì)應(yīng)的 MATLAB 算法或 Simulink 模塊。

為滿足 DO-254 等標(biāo)準(zhǔn)對(duì)高完整性應(yīng)用程序的代碼可追溯性要求,HDL Coder 讓您能夠執(zhí)行以下操作:

從生成的 HDL 代碼導(dǎo)航到 MATLAB 代碼

在 Simulink 模塊與生成的 HDL 代碼之間導(dǎo)航,實(shí)現(xiàn)雙向追蹤

插入用戶注釋和描述,增加代碼可讀性

關(guān)于為FPGA和ASIC生成Verilog和VHDL代碼分析和應(yīng)用介紹

MATLAB 中的代碼生成報(bào)告,使您可以從生成的 VHDL 和 Verilog 代碼導(dǎo)航到 MATLAB 代碼。

將 Simulink Verification and Validation 與 HDL Coder 搭配使用,可以將系統(tǒng)需求作為注釋嵌入到從 Simulink 或 Stateflow 生成的 HDL 代碼中。這樣,您便可以使整個(gè)工作流程完全透明,包括從系統(tǒng)需求到生成的 HDL 代碼。

關(guān)于為FPGA和ASIC生成Verilog和VHDL代碼分析和應(yīng)用介紹

Simulink 中的 HDL 代碼生成報(bào)告,使您可以在模型與生成的 HDL 代碼之間導(dǎo)航。

6.HDL 編碼標(biāo)準(zhǔn)

用于工業(yè) FPGA 和 ASIC 應(yīng)用(如航空航天工業(yè)中的 DO-254)的開(kāi)發(fā)過(guò)程可能建議使用特定的 RTL 編碼指南。HDL Coder 旨在生成滿足通用行業(yè)編碼指南(如 RMM 和 STARC)的 VHDL 和 Verilog 代碼。HDL Coder 還可生成報(bào)告,幫助您確定 Simulink 模型和 MATLAB 代碼中不合適的結(jié)構(gòu),這樣您可以調(diào)整您的模型,使生成的 RTL 符合這些編碼指南。

HDL Coder 還可以生成第三方 lint 工具腳本,用于檢查您生成的 HDL 代碼。HDL Coder 自動(dòng)生成的代碼可通過(guò)多種行業(yè)標(biāo)準(zhǔn)的 lint 工具的檢查,例如Atrenta SpyGlass, Real Intent Ascent Lint, Synopsys Leda, 和 Mentor Graphics HDL Designer。HDL Coder 可生成允許與任何 lint 工具集成的自定義腳本。

使用 HDL Coder 生成的代碼遵循 RTL 編碼原則,通過(guò):

避免 FSM 狀態(tài)可訪問(wèn)性和編碼問(wèn)題

避免仿真和綜合語(yǔ)義之間的差異

避免在實(shí)現(xiàn)代價(jià)高昂的操作

避免下游工具流問(wèn)題

遵循命名規(guī)則和RTL編碼習(xí)慣

強(qiáng) RTL 建模的清晰度并降低復(fù)雜性

增強(qiáng)對(duì)時(shí)鐘資源(時(shí)鐘、啟用、復(fù)位)和控制信號(hào)的檢查

支持代碼的可測(cè)性和可追溯性

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 編碼
    +關(guān)注

    關(guān)注

    6

    文章

    1039

    瀏覽量

    56964
  • 代碼
    +關(guān)注

    關(guān)注

    30

    文章

    4967

    瀏覽量

    73948
  • 腳本
    +關(guān)注

    關(guān)注

    1

    文章

    409

    瀏覽量

    29187
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高層次綜合在FPGA設(shè)計(jì)中的價(jià)值與局限

    一條是“硬核派”,直接用 Verilog/VHDL 寫(xiě) RTL,控制信號(hào)級(jí)細(xì)節(jié),精打細(xì)算每個(gè)資源。
    的頭像 發(fā)表于 02-27 15:32 ?212次閱讀

    使用Vivado ILA進(jìn)行復(fù)雜時(shí)序分析的完整流程

    在 HDL 代碼中標(biāo)記待觀測(cè)信號(hào),添加 (* mark_debug = "true" *) 屬性(Verilog)或 keep 屬性(VHDL
    的頭像 發(fā)表于 02-04 11:28 ?271次閱讀

    基于FPGA VHDL的FSK調(diào)制與解調(diào)設(shè)計(jì)

    VHDL誕生于1982年。在1987年底,VHDL被IEEE和美國(guó)國(guó)防部確認(rèn)為標(biāo)準(zhǔn)硬件描述語(yǔ)言。
    的頭像 發(fā)表于 01-27 10:58 ?323次閱讀
    基于<b class='flag-5'>FPGA</b> <b class='flag-5'>VHDL</b>的FSK調(diào)制與解調(diào)設(shè)計(jì)

    FPGA 入門(mén)必看:VerilogVHDL 編程基礎(chǔ)解析!

    很多開(kāi)發(fā)者第一次接觸FPGA,都會(huì)有同樣的疑問(wèn):FPGA是硬件,不是軟件,怎么寫(xiě)程序?答案就是用硬件描述語(yǔ)言(HDL),最常用的就是VerilogVHDL。今天,我們就帶你入門(mén),搞清
    的頭像 發(fā)表于 01-19 09:05 ?443次閱讀
    <b class='flag-5'>FPGA</b> 入門(mén)必看:<b class='flag-5'>Verilog</b> 與 <b class='flag-5'>VHDL</b> 編程基礎(chǔ)解析!

    【產(chǎn)品介紹】Modelsim:HDL語(yǔ)言仿真軟件

    仿真技術(shù),編譯仿真速度快,編譯的代碼與平臺(tái)無(wú)關(guān),便于保護(hù)IP核,個(gè)性化的圖形界面和用戶接口,用戶加快調(diào)錯(cuò)提供強(qiáng)有力的手段,是FPGA/ASIC設(shè)計(jì)的首選仿真軟件。
    的頭像 發(fā)表于 11-13 11:41 ?493次閱讀
    【產(chǎn)品<b class='flag-5'>介紹</b>】Modelsim:HDL語(yǔ)言仿真軟件

    使用NucleiStudio生成tb仿真需要的.verilog文件

    project編譯后生成仿真需要的.verilog文件: 1.打開(kāi)一個(gè)工程,右鍵選擇工程名,打開(kāi)Properties: 2.選擇C/C++ Build -&gt;setting,在
    發(fā)表于 11-05 07:07

    語(yǔ)法糾錯(cuò)和testbench的自動(dòng)生成

    ;path 如果環(huán)境變量添加成功后,可以在cmd中查看xvlog的版本: 然后在該拓展設(shè)置中選擇linting的工具xvlog: 選擇后,在寫(xiě)完Verilog代碼后保存一下會(huì)自動(dòng)
    發(fā)表于 10-27 07:07

    NucleiStudio如何生成.verilog文件和.dasm文件,以及對(duì).dasm文件中自定義指令反匯編結(jié)果分析

    文件,以及對(duì).dasm文件中自定義指令反匯編結(jié)果分析。 一、如何生成.verilog和.dasm文件文件 項(xiàng)目右鍵選擇Properties 選擇C/C++ Build下面的Setting 更改
    發(fā)表于 10-24 06:33

    如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫(xiě)測(cè)試

    本篇將詳細(xì)介紹如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫(xiě)測(cè)試。SRAM是一種非易失性存儲(chǔ)器,具有高速讀取和寫(xiě)入的特點(diǎn)。在FPGA中實(shí)現(xiàn)SRAM讀寫(xiě)測(cè)試,包括設(shè)計(jì)SRA
    的頭像 發(fā)表于 10-22 17:21 ?4338次閱讀
    如何利用<b class='flag-5'>Verilog</b> HDL在<b class='flag-5'>FPGA</b>上實(shí)現(xiàn)SRAM的讀寫(xiě)測(cè)試

    使用Simulink自動(dòng)生成浮點(diǎn)運(yùn)算HDL代碼(Part 1)

    ,生成的HDL代碼與目標(biāo)無(wú)關(guān)??梢栽谌魏瓮ㄓ?b class='flag-5'>FPGA或ASIC上部署該設(shè)計(jì)。 下面介紹如何在Simulink中創(chuàng)建單精度浮點(diǎn)乘法 直接使用乘
    發(fā)表于 10-22 06:48

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+AI芯片的需求和挑戰(zhàn)

    ②Transformer引擎③NVLink Switch系統(tǒng)④機(jī)密計(jì)算⑤HBM FPGA: 架構(gòu)的主要特點(diǎn):可重構(gòu)邏輯和路由,可以快速實(shí)現(xiàn)各種不同形式的神經(jīng)網(wǎng)絡(luò)加速。 ASIC介紹了幾種
    發(fā)表于 09-12 16:07

    為什么我選擇VHDL入門(mén)

    在群里交流提問(wèn)的時(shí)候,大家總是驚訝并疑惑:為什么我要選擇 VHDL入門(mén)?因?yàn)楹孟?99% 搞 FPGA 開(kāi)發(fā)的人都在用 Verilog。 我的選擇,是通過(guò)網(wǎng)上搜索的討論而做出的,為了留存,我這里水一
    的頭像 發(fā)表于 06-25 11:18 ?1203次閱讀
    為什么我選擇<b class='flag-5'>VHDL</b>入門(mén)

    進(jìn)群免費(fèi)領(lǐng)FPGA學(xué)習(xí)資料!數(shù)字信號(hào)處理、傅里葉變換與FPGA開(kāi)發(fā)等

    的實(shí)現(xiàn)、多抽樣率數(shù)字信號(hào)系統(tǒng)、DFT和FFT算法、未來(lái)很可能實(shí)現(xiàn)的高級(jí)算法以及自適應(yīng)濾波器等。給出了Verilog代碼和術(shù)語(yǔ)。 02、數(shù)字信號(hào)處理――原理、算法與應(yīng)用 系統(tǒng)地闡述了數(shù)字信號(hào)處理
    發(fā)表于 04-07 16:41

    一文詳解Verilog HDL

    (Application Specific Integrated Circuit,ASIC)和現(xiàn)場(chǎng)可編程門(mén)陣列(Field Programmabl Gate Array,FPGA)的實(shí)現(xiàn)。
    的頭像 發(fā)表于 03-17 15:17 ?4289次閱讀
    一文詳解<b class='flag-5'>Verilog</b> HDL

    為什么MotorControl Workbench無(wú)法生成代碼?

    我使用MotorControl Workbench5.4.4生成單電機(jī)驅(qū)動(dòng)代碼,使用正交編碼器精度1024,檢查引腳沒(méi)問(wèn)題后,進(jìn)入生成頁(yè)面,識(shí)別到STM32CubeMX版本6.12.
    發(fā)表于 03-14 06:28