91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高頻電路PCB設(shè)計有什么技巧

PCB線路板打樣 ? 來源:ct ? 2019-08-15 11:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高頻電路PCB的設(shè)計是一個復(fù)雜的過程,很多因素都可能直接關(guān)系到高頻電路的工作性能。高頻電路設(shè)計布線對整個設(shè)計至關(guān)重要,特別推薦以下高頻電路PCB設(shè)計的十大技巧:

一、多層板布線

高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須,也是降低干擾的有效手段。在PCB Layout階段,合理的選擇一定層數(shù)的印制板尺寸,能充分利用中間層來設(shè)置屏蔽,更好地實現(xiàn)就近接地,并有效地降低寄生電感和縮短信號的傳輸長度,同時還能大幅度地降低信號的交叉干擾等,所有這些方法都對高頻電路的可靠性有利。有資料顯示,同種材料時,四層板要比雙面板的噪聲低20dB。但是,同時也存在一個問題,PCB半層數(shù)越高,制造工藝越復(fù)雜,單位成本也就越高,這就要求我們在進(jìn)行PCB Layout時,除了選擇合適的層數(shù)的PCB板,還需要進(jìn)行合理的元器件布局規(guī)劃,并采用正確的布線規(guī)則來完成設(shè)計。

二、高速電子器件管腳間的引線彎折越少越好

高頻電路布線的引線最好采用全直線,需要轉(zhuǎn)折,可用45度折線或者圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高銅箔的固著強(qiáng)度,而在高頻電路中,滿足這一要求卻可以減少高頻信號對外的發(fā)射和相互間的耦合。

三、高頻電路器件管腳間的引線越短越好

信號的輻射強(qiáng)度是和信號線的走線長度成正比的,高頻的信號引線越長,它就越容易耦合到靠近它的元器件上去,所以對于諸如信號的時鐘、晶振、DDR的數(shù)據(jù)、LVDS線、USB線、HDMI線等高頻信號線都是要求盡可能的走線越短越好。

四、高頻電路器件管腳間的引線層間交替越少越好

所謂“引線的層間交替越少越好”是指元件連接過程中所用的過孔(Via)越少越好。據(jù)側(cè),一個過孔可帶來約0.5pF的分布電容,減少過孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯的可能性。

五、注意信號線近距離平行走線引入的“串?dāng)_”

高頻電路布線要注意信號線近距離平行走線所引入的“串?dāng)_”,串?dāng)_是指沒有直接連接的信號線之間的耦合現(xiàn)象。由于高頻信號沿著傳輸線是以電磁波的形式傳輸?shù)?,信號線會起到天線的作用,電磁場的能量會在傳輸線的周圍發(fā)射,信號之間由于電磁場的相互耦合而產(chǎn)生的不期望的噪聲信號稱為串?dāng)_(Crosstalk)。PCB板層的參數(shù)、信號線的間距、驅(qū)動端和接收端的電氣特性以及信號線端接方式對串?dāng)_都有一定的影響。所以為了減少高頻信號的串?dāng)_,在布線的時候要求盡可能的做到以下幾點:

在布線空間允許的條件下,在串?dāng)_較嚴(yán)重的兩條線之間插入一條地線或地平面,可以起到隔離的作用而減少串?dāng)_。當(dāng)信號線周圍的空間本身就存在時變的電磁場時,若無法避免平行分布,可在平行信號線的反面布置大面積“地”來大幅減少干擾。

在布線空間許可的前提下,加大相鄰信號線間的間距,減小信號線的平行長度,時鐘線盡量與關(guān)鍵信號線垂直而不要平行。如果同一層內(nèi)的平行走線幾乎無法避免,在相鄰兩個層,走線的方向務(wù)必卻為相互垂直。

數(shù)字電路中,通常的時鐘信號都是邊沿變化快的信號,對外串?dāng)_大。所以在設(shè)計中,時鐘線宜用地線包圍起來并多打地線孔來減少分布電容,從而減少串?dāng)_。對高頻信號時鐘盡量使用低電壓差分時鐘信號并包地方式,需要注意包地打孔的完整性。

閑置不用的輸入端不要懸空,而是將其接地或接電源(電源在高頻信號回路中也是地),因為懸空的線有可能等效于發(fā)射天線,接地就能抑制發(fā)射。實踐證明,用這種辦法消除串?dāng)_有時能立即見效。

六、集成電路塊的電源引腳增加高頻退藕電容

每個集成電路塊的電源引腳就近增一個高頻退藕電容。增加電源引腳的高頻退藕電容,可以有效地抑制電源引腳上的高頻諧波形成干擾。

七、高頻數(shù)字信號的地線和模擬信號地線做隔離

模擬地線、數(shù)字地線等接往公共地線時要用高頻扼流磁珠連接或者直接隔離并選擇合適的地方單點互聯(lián)。高頻數(shù)字信號的地線的地電位一般是不一致的,兩者直接常常存在一定的電壓差,而且,高頻數(shù)字信號的地線還常常帶有非常豐富的高頻信號的諧波分量,當(dāng)直接連接數(shù)字信號地線和模擬信號地線時,高頻信號的諧波就會通過地線耦合的方式對模擬信號進(jìn)行干擾。所以通常情況下,對高頻數(shù)字信號的地線和模擬信號的地線是要做隔離的,可以采用在合適位置單點互聯(lián)的方式,或者采用高頻扼流磁珠互聯(lián)的方式。

八、避免走線形成的環(huán)路

各類高頻信號走線盡量不要形成環(huán)路,若無法避免則應(yīng)使環(huán)路面積盡量小。

九、必須保證良好的信號阻抗匹配

信號在傳輸?shù)倪^程中,當(dāng)阻抗不匹配的時候,信號就會在傳輸通道中發(fā)生信號的反射,反射會使合成信號形成過沖,導(dǎo)致信號在邏輯門限附近波動。

消除反射的根本辦法是使傳輸信號的阻抗良好匹配,由于負(fù)載阻抗與傳輸線的特性阻抗相差越大反射也越大,所以應(yīng)盡可能使信號傳輸線的特性阻抗與負(fù)載阻抗相等。同時還要注意PCB上的傳輸線不能出現(xiàn)突變或拐角,盡量保持傳輸線各點阻抗連續(xù),否則在傳輸線各段之間也將會出現(xiàn)反射。這就要求在進(jìn)行高速PCB布線時,必須要遵守以下布線規(guī)則:

USB布線規(guī)則。要求USB信號差分走線,線寬10mil,線距6mil,地線和信號線距6mil。

HDMI布線規(guī)則。要求HDMI信號差分走線,線寬10mil,線距6mil,每兩組HDMI差分信號對的間距超過20mil。

LVDS布線規(guī)則。要求LVDS信號差分走線,線寬7mil,線距6mil,目的是控制HDMI的差分信號對阻抗為100+-15%歐姆

DDR布線規(guī)則。DDR1走線要求信號盡量不走過孔,信號線等寬,線與線等距,走線必須滿足2W原則,以減少信號間的串?dāng)_,對DDR2及以上的高速器件,還要求高頻數(shù)據(jù)走線等長,以保證信號的阻抗匹配。

十、保傳輸?shù)耐暾?/h2>

保持信號傳輸?shù)耐暾裕乐褂捎诘鼐€分割引起的“地彈現(xiàn)象”。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4404

    文章

    23878

    瀏覽量

    424243
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44637
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB設(shè)計中的散熱考慮:通過設(shè)計有效提升電路板散熱效能

    本文探討PCB設(shè)計中的關(guān)鍵散熱考量因素,從布局規(guī)劃、材料選擇到結(jié)構(gòu)設(shè)計,全面解析如何通過優(yōu)化設(shè)計提升電路板的散熱能力,確保電子產(chǎn)品的穩(wěn)定運行與長期可靠性。
    的頭像 發(fā)表于 12-17 13:57 ?291次閱讀

    PCB設(shè)計 | AI如何顛覆PCB設(shè)計?從手動布線到智能自動化的30年演進(jìn)

    BarryOlney任澳大利亞In-CircuitDesignPtyLtd(iCD)公司執(zhí)行董事。該公司深耕PCB設(shè)計服務(wù)領(lǐng)域,專門研究電路板級仿真技術(shù)。其開發(fā)的iCDDesignIntegrity
    的頭像 發(fā)表于 11-27 18:30 ?4518次閱讀
    <b class='flag-5'>PCB設(shè)計</b> | AI如何顛覆<b class='flag-5'>PCB設(shè)計</b>?從手動布線到智能自動化的30年演進(jìn)

    高頻PCB布線“避坑指南”:4大核心技巧讓信號完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設(shè)計有什么技巧?高頻PCB設(shè)計布線技巧。高頻
    的頭像 發(fā)表于 11-21 09:23 ?611次閱讀
    <b class='flag-5'>高頻</b><b class='flag-5'>PCB</b>布線“避坑指南”:4大核心技巧讓信號完整性提升90%

    PCB設(shè)計中單點接地與多點接地的區(qū)別與設(shè)計要點

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計中的單點接地與多點接地有什么區(qū)別?單點接地與多點接地區(qū)別與設(shè)計要點。在PCB設(shè)計中,接地系統(tǒng)的設(shè)計是影響電路性能的關(guān)鍵因素之一。單點接地和多點接地是兩種
    的頭像 發(fā)表于 10-10 09:10 ?1989次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中單點接地與多點接地的區(qū)別與設(shè)計要點

    深度解讀PCB設(shè)計布局準(zhǔn)則

    無論您是在進(jìn)行高速設(shè)計,還是正在設(shè)計一塊高速PCB,良好的電路板設(shè)計實踐都有助于確保您的設(shè)計能夠按預(yù)期工作并實現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計
    的頭像 發(fā)表于 09-01 14:24 ?7453次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計</b>布局準(zhǔn)則

    揭秘高頻PCB設(shè)計:體積表面電阻率測試儀如何確保信號完整性

    高頻 PCB 的設(shè)計與應(yīng)用中,信號完整性是決定設(shè)備性能的核心,無論是通信基站、雷達(dá)系統(tǒng)還是高端電子設(shè)備,都依賴高頻 PCB 中信號的穩(wěn)定傳輸。體積表面電阻率測試儀雖不參與
    的頭像 發(fā)表于 08-29 09:22 ?605次閱讀
    揭秘<b class='flag-5'>高頻</b><b class='flag-5'>PCB設(shè)計</b>:體積表面電阻率測試儀如何確保信號完整性

    上海圖元軟件國產(chǎn)高端PCB設(shè)計解決方案

    在當(dāng)今快速發(fā)展的電子行業(yè)中,高效、精確的PCB(印刷電路板)設(shè)計工具是確保產(chǎn)品競爭力的關(guān)鍵。為滿足市場對高性能、多功能PCB設(shè)計工具的需求,上海圖元軟件推薦一款專為專業(yè)人士打造的國產(chǎn)高端PCB
    的頭像 發(fā)表于 08-08 11:12 ?4250次閱讀
    上海圖元軟件國產(chǎn)高端<b class='flag-5'>PCB設(shè)計</b>解決方案

    PCB設(shè)計與工藝規(guī)范

    作為一名PCB Layout工程師,印制電路板(PCB)設(shè)計是吃飯的本事。不僅要兢兢業(yè)業(yè)“拉線”,而且要有“全局意識”,清楚整個流程是怎么樣的。通常來說,電路板的設(shè)計主要包含前期準(zhǔn)備、
    的頭像 發(fā)表于 08-04 17:22 ?1277次閱讀
    <b class='flag-5'>PCB設(shè)計</b>與工藝規(guī)范

    趨勢觀察 高頻通信時代,Dk值為何成了PCB設(shè)計“生命線”?

    在高速、高頻電路日益普及的今天,介電常數(shù)(Dk)正在成為PCB設(shè)計中繞不開的重要參數(shù)之一。尤其是在5G通信、雷達(dá)、衛(wèi)星導(dǎo)航等領(lǐng)域,高頻信號對板材性能的要求遠(yuǎn)高于傳統(tǒng)
    的頭像 發(fā)表于 05-16 18:06 ?1293次閱讀

    原理圖和PCB設(shè)計中的常見錯誤

    在電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程中難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計中的常見錯誤,整理成一份實用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?1196次閱讀

    高頻PCB設(shè)計中出現(xiàn)的干擾分析及對策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計所不同的諸多干擾,歸納起來,主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EM)四個方面。通過分析高頻PCB的各種干擾問題,結(jié)合工作中實踐,提出了有效的解決方案。 純分享貼,有需要可以直接
    發(fā)表于 04-29 17:39

    PCB設(shè)計中容易遇到的問題

    印制電路板(PCB)設(shè)計是電子產(chǎn)品開發(fā)中的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個PCB設(shè)計中容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?1138次閱讀

    開關(guān)電源的輸入電容的PCB設(shè)計技巧

    在設(shè)計開關(guān)電源電路PCB時,輸入電容的布局和布線至關(guān)重要,它直接影響電路的性能、效率和EMI表現(xiàn)。以下是輸入電容的PCB設(shè)計技巧: 1. 盡量靠近功率開關(guān)和輸入端 理由:輸入電容的
    發(fā)表于 04-07 11:06

    SMT貼片前必知!PCB設(shè)計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設(shè)計進(jìn)行審查和確認(rèn)需關(guān)注哪些問題?SMT貼片加工前的PCB設(shè)計審查流程。在SMT貼片加工中,PCB設(shè)計的審查和確認(rèn)是確保加
    的頭像 發(fā)表于 04-07 10:02 ?1071次閱讀

    PCB】四層電路板的PCB設(shè)計

    摘要 詳細(xì)介紹有關(guān)電路板的PCB設(shè)計過程以及應(yīng)注意的問題。在設(shè)計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線及交互式 布線的優(yōu)點及不足之處;介紹PCB電路
    發(fā)表于 03-12 13:31