91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

你是否關(guān)注過焊盤的設(shè)計

PCB線路板打樣 ? 來源:深聯(lián)電路 ? 作者:深聯(lián)電路 ? 2020-04-13 17:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在進(jìn)行PCB板設(shè)計中設(shè)計PCB焊盤時,就需要嚴(yán)格按照相關(guān)要求標(biāo)準(zhǔn)去設(shè)計。因為在SMT貼片加工中,PCB焊盤的設(shè)計十分重要,焊盤設(shè)計的會直接影響著元器件的焊接性、穩(wěn)定性和熱能傳遞,關(guān)系著貼片加工質(zhì)量,那么PCB焊盤設(shè)計標(biāo)準(zhǔn)是什么呢?

一、PCB焊盤的形狀和尺寸設(shè)計標(biāo)準(zhǔn):

1、調(diào)用PCB標(biāo)準(zhǔn)封裝庫。

2、有焊盤單邊最小不小于0.25mm,整個焊盤直徑最大不大于元件孔徑的3倍。

3、盡量保證兩個焊盤邊緣的間距大于0.4mm。

4、孔徑超過1.2mm或焊盤直徑超過3.0mm的焊盤應(yīng)設(shè)計為菱形或梅花形焊盤

5、布線較密的情況下,推薦采用橢圓形與長圓形連接盤。單面板焊盤的直徑或最小寬度為1.6mm;雙面板的弱電線路焊盤只需孔直徑加0.5mm即可,焊盤過大容易引起無必要的連焊。

二、PCB焊盤過孔大小標(biāo)準(zhǔn):

焊盤的內(nèi)孔一般不小于0.6mm,因為小于0.6mm的孔開模沖孔時不易加工,通常情況下以金屬引腳直徑值加上0.2mm作為焊盤內(nèi)孔直徑,如電阻的金屬引腳直徑為0.5mm時,其焊盤內(nèi)孔直徑對應(yīng)為0.7mm,焊盤直徑取決于內(nèi)孔直徑。

三、PCB焊盤的可靠性設(shè)計要點:

1.對稱性,為保證熔融焊錫表面張力平衡,兩端焊盤必須對稱。

2.焊盤間距,焊盤的間距過大或過小都會引起焊接缺陷,因此要確保元件端頭或引腳與焊盤的間距適當(dāng)。

3.焊盤剩余尺寸,元件端頭或引腳與焊盤搭接后的剩余尺寸必須保證焊點能夠形成彎月面。

4.焊盤寬度,應(yīng)與元件端頭或引腳的寬度基本一致。

深聯(lián)電路無鉛噴錫電梯板

正確的PCB焊盤設(shè)計,在貼片加工時如果有少量的歪斜,可以在再流焊時由于熔融焊錫表面張力的作用而得到糾正。而如果PCB焊盤設(shè)計不正確,即使貼裝位置十分準(zhǔn)確,再流焊后容易會出現(xiàn)元件位置偏移、吊橋等焊接缺陷,因此對于進(jìn)行PCB設(shè)計時,PCB焊盤設(shè)計需要十分注意。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4405

    文章

    23878

    瀏覽量

    424348
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44640
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    過孔,真的了解嗎?PCB設(shè)計中的“隱形殺手”揭秘

    Q過孔打在盤上,到底是"妙招"還是"餿主意"?A在PCB設(shè)計中,過孔和是兩個最基本的元素,但它們的關(guān)系卻常常讓工程師們頭疼不已。有人為了節(jié)省空間將過
    的頭像 發(fā)表于 03-04 07:34 ?3853次閱讀
    過孔<b class='flag-5'>焊</b><b class='flag-5'>盤</b>,<b class='flag-5'>你</b>真的了解嗎?PCB設(shè)計中的“隱形殺手”揭秘

    allegro17.2版本在pcb里編輯器件,不顯示數(shù)據(jù)

    allegro17.2版本在pcb里編輯器件,不顯示數(shù)據(jù),重裝軟件也一樣,是不是哪沒設(shè)置好
    發(fā)表于 01-19 20:27

    相同PCB單板,相同信號的AC電容,為啥反不同?

    耦合電容的矩形反,會比兼容設(shè)計的異形反的挖空層面多了一層?是不是哪里搞錯了? 高速先生松了口氣,投出去的板子沒有問題,小劉的問題是個好問題。 之前的文章介紹
    發(fā)表于 12-23 09:24

    波峰引腳的爬錫高度有標(biāo)準(zhǔn)么?另外引腳高度與的面積要如何搭配才比較合適?

    波峰引腳的爬錫高度有標(biāo)準(zhǔn)么?另外引腳高度與的面積要如何搭配才比較合適?
    發(fā)表于 10-13 10:28

    PCB工藝有哪幾種?

    PCB工藝對元器件焊接可靠性等很關(guān)鍵,不同工藝適用于不同場景,常見分類及說明如下:
    的頭像 發(fā)表于 09-10 16:45 ?966次閱讀
    PCB<b class='flag-5'>焊</b><b class='flag-5'>盤</b>工藝有哪幾種?

    PCB覆銅后,只有GND與覆銅區(qū)域間隙太小

    其他與覆銅區(qū)域間隙正常,如何把GND與覆銅區(qū)域間隙調(diào)整正常?目前幾乎挨在一起了
    發(fā)表于 08-14 11:56

    PCB反的樣子越詭異,高速過孔的性能越好?

    線的阻抗在±10%,但是有哪家板廠可以給大家保證過孔的阻抗±10%的嗎?目測到目前為止應(yīng)該是沒有的哈。另外在長通道的鏈路傳輸中,大家肯定都知道傳輸線的損耗占絕大部分的比例,但是是否敢相信,有可能一
    發(fā)表于 08-04 16:00

    如何從PCB移除阻層和錫膏層

    使用屬性中 Solder Mask Expansion 的 “ Tented ” 選項:該選項會移除所有阻層,導(dǎo)致頂層 / 底層的
    的頭像 發(fā)表于 07-22 18:07 ?5219次閱讀
    如何從PCB<b class='flag-5'>焊</b><b class='flag-5'>盤</b>移除阻<b class='flag-5'>焊</b>層和錫膏層

    PCB設(shè)計中過孔為什么要錯開位置?

    在PCB設(shè)計中,過孔(Via)錯開位置(即避免過孔直接放置在盤上)是出于電氣性能、工藝可靠性及信號完整性的綜合考量,具體原因如下: 1. 防止焊料流失,確保焊接質(zhì)量
    的頭像 發(fā)表于 07-08 15:16 ?1070次閱讀

    Allegro Skill布線功能-隔層挖空

    在高速PCB設(shè)計中,對于射頻信號的,其相鄰層挖空的設(shè)計具有重要作用。首先射頻信號的通常較大,容易形成分布電容,從而破壞微帶線或帶狀線的特性阻抗連續(xù)性。通過在
    的頭像 發(fā)表于 06-06 11:47 ?2492次閱讀
    Allegro Skill布線功能-<b class='flag-5'>焊</b><b class='flag-5'>盤</b>隔層挖空

    PCB設(shè)計中的命名規(guī)范

    1.命名規(guī)范 獲取完整文檔資料可下載附件哦?。。?!如果內(nèi)容有幫助可以關(guān)注、點贊、評論支持一下哦~
    發(fā)表于 05-29 16:01

    氮氣回流 vs 普通回流:如何選擇更適合的SMT貼片加工焊接工藝?

    氮氣回流 vs 普通回流:如何選擇更適合的SMT貼片加工焊接工藝?
    的頭像 發(fā)表于 05-26 14:03 ?2190次閱讀
    氮氣回流<b class='flag-5'>焊</b> vs 普通回流<b class='flag-5'>焊</b>:如何選擇更適合<b class='flag-5'>你</b>的SMT貼片加工焊接工藝?

    PCB單層板LAYOUT,QFN封裝的中間接地走線出不來怎么辦?

    設(shè)計如下: 此封裝設(shè)計看起來沒有任何問題。但是一些產(chǎn)品實際應(yīng)用中,會存在很大的問題。比如:PCB為單層板,芯片只有散熱33是接地管腳,如果按0.15mm的線寬線距設(shè)計,此封裝就會導(dǎo)致GND
    發(fā)表于 04-27 15:08

    Allegro Skill封裝原點-優(yōu)化

    在PCB設(shè)計中,部分文件可能因從Altium Designer或PADS軟件轉(zhuǎn)換而來,導(dǎo)致兼容性問題。這些問題通常表現(xiàn)為貼片會自動增加Thermal Pad、Anti Pad以及
    的頭像 發(fā)表于 03-31 11:44 ?1944次閱讀
    Allegro Skill封裝原點-優(yōu)化<b class='flag-5'>焊</b><b class='flag-5'>盤</b>

    BGA設(shè)計與布線

    BGA(BallGridArray)封裝因其高密度引腳和優(yōu)異的電氣性能,廣泛應(yīng)用于現(xiàn)代電子設(shè)備中。BGA設(shè)計與布線是PCB設(shè)計中的關(guān)鍵環(huán)節(jié),直接影響焊接可靠性、信號完整性和熱管
    的頭像 發(fā)表于 03-13 18:31 ?2028次閱讀
    BGA<b class='flag-5'>焊</b><b class='flag-5'>盤</b>設(shè)計與布線