91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速電路板需要在意什么問題

PCB線路板打樣 ? 來源:pcb論壇網 ? 作者:pcb論壇網 ? 2020-05-02 11:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

設計高速電路板的注意事項

我最近針對一篇關于PCB特性阻抗的文章寫了封信。該文闡述了工藝過程的變化是怎樣引起實際阻抗發(fā)生變化的,以及怎樣用精確的現場解決工具(field solver)來預見這種現象。我在信中指出,即使沒有工藝的變化,其它因素也會引起實際阻抗很大的不同。在設計高速電路板時,自動化設計工具有時不能發(fā)現這種不很明顯但卻非常重要的問題。然而,只要在設計的早期步驟當中采取一些措施就可以避免這種問題。我把這種技術稱做“防衛(wèi)設計”(defensive design)。

疊層數問題

一個好的疊層結構是對大多數信號整體性問題和EMC問題的最好防范措施,同時也最易被人們誤解。這里有幾種因素在起作用,能解決一個問題的好方法可能會導致其它問題的惡化。很多系統(tǒng)設計供應商會建議電路板中至少應該有一個連續(xù)平面以控制特性阻抗和信號質量,只要成{****}承受得起,這是個很好的建議。EMC咨詢專家時常建議在外層上放置地線填充(ground fill)或地線層來控制電磁輻射和對電磁干擾的靈敏度,在一定條件下這也是一種好建議。

然而,由于瞬態(tài)電流的原因,在某些普通設計中采用這種方法可能會遇到麻煩。首先,我們來看一對電源層/地線層這種簡單的情況:它可看作為一個電容(圖1)??梢哉J為電源層和地線層是電容的兩個極板。要想得到較大的電容值,就需將兩個極板靠得更近(距離D),并增大介電常數(εr)。電容越大則阻抗越低,這是我們所希望的,因為這樣可以抑制噪聲。不管其它層怎樣安排,主電源層和地線層應相鄰,并處于疊層的中部。如果電源層和地線層間距較大,就會造成很大的電流環(huán)并帶來很大的噪聲。如果對一個8層板,將電源層放在一側而將地線層放在另一側,將會導致如下問題:

1、最大的串擾。由于交互電容增大,各信號層之間的串擾比各層本身的串擾還大。

2、最大的環(huán)流。電流圍繞各電源層流動且與信號并行,大量電流進入主電源層并通過地線層返回。EMC特性會由于環(huán)流的增大而惡化。

3、失去對阻抗的控制。信號離控制層越遠,由于周圍有其它導體,因此阻抗控制的精度就越低。

4、由于容易造成焊錫短路,可能會增加產品的成本。

我們必須在性能和成本之間進行折衷選擇,為此,我在這里對怎樣安排數字電路板以獲得最好的SI和EMC特性,談談自己的見解。

PCB的各層分布一般是對稱的。依筆者拙見,不應將多于兩個的信號層相鄰放置;否則,很大程度上將失去對SI的控制。最好將內部信號層成對地對稱放置。除非有些信號需要連線到SMT器件,我們應盡量減少外層的信號布線。

對層數較多的電路板,我們可將這種放置方法重復很多次。也可以增加額外的電源層和地線層;只要保證在兩個電源層之間沒有成對的信號層即可。

高速信號的布線應安排在同一對信號層內;除非遇到因SMT器件的連接而不得不違反這一原則。一種信號的所有走線都應有共同的返回路徑(即地線層)。有兩種思路和方法來判斷什么樣的兩個層能看成一對:

1、保證在相等距離的位置返回信號完全相等。這就是說,應將信號對稱地布線在內部地線層的兩側。這樣做的優(yōu)點是容易控制阻抗和環(huán)流;缺點是地線層上有很多過孔,而且有一些無用的層。

2、相鄰布線的兩個信號層。優(yōu)點是地線層中的過孔可控制到最少(用埋式過孔);缺點是對某些關鍵信號這種方法的有效性下降。

我喜歡采用第二種方法。元件驅動和接收信號的接地連接最好能夠直接連接到與信號布線層相鄰的層面。作為一個簡單的布線原則,表層布線寬度按英寸計應小于按毫微妙計的驅動器上升時間的三分之一(例如:高速TTL的布線寬度為1英寸)。

如果是多電源供電,在各個電源金屬線之間必須鋪設地線層使它們隔開。不能形成電容,以免導致電源之間的AC耦合。

上述措施都是為了減少環(huán)流和串擾,并增強阻抗控制能力。地線層還會形成一個有效的 EMC“屏蔽盒”。在考慮對特性阻抗的影響的前提下,不用的表層區(qū)域都可以做成地線層。

特性阻抗

一種好的疊層結構就能夠作到對阻抗的有效控制,其走線可形成易懂和可預測的傳輸線結構。現場解決工具能很好地處理這類問題,只要將變量數目控制到最少,就可以得到相當精確的結果。

但是,當三個以上的信號層疊在一起時,情況就不一定是這樣了,其理由很微妙。目標阻抗值取決于器件的工藝技術。高速CMOS技術一般能達到約70Ω;高速TTL器件一般能達到約80Ω至100Ω。因為阻抗值通常對噪聲容限和信號切換有很大的影響,所以進行阻抗選擇時需要非常仔細;產品說明書對此應當給出指導。

現場解決工具的初始結果可能會遇到兩種問題。首先是視野受到限制的問題,現場解決工具只對附近走線的影響做分析,而不考慮影響阻抗的其它層上的非平行走線。現場解決工具在布線前,即分配走線寬度時無法知道細節(jié),但上述成對安排的方法可使這個問題變得最小。

值得一提的是不完全電源層(partial power planes)的影響。外層電路板上在布線后經常擠滿了接地銅線,這樣就有利于抑制EMI和平衡涂敷(balance plating)。如果只對外層采取這樣的措施,則本文所推薦的疊層結構對特性阻抗的影響非常微小。

大量采用相鄰信號層的效果是非常顯著的。某些些現場解決工具不能發(fā)現銅箔的存在,因為它只能檢查印制線和整個層面,所以對阻抗的分析結果是不正確的。當鄰近的層上有金屬時,它就象一個不太可靠的地線層一樣。如果阻抗過低,瞬時電流就會很大,這是一個實際而且敏感的EMI問題。

導致阻抗分析工具失敗的另一個原因是分布式電容。這些分析工具一般不能反映引腳和過孔的影響(這種影響通常用仿真器來進行分析)。這種影響可能會很大,特別是在背板上。其原因非常簡單:

特性阻抗通常可用下述公式計算: √L/C

其中,L和C分別是單位長度的電感和電容。

如果引腳是均勻排布的,附加的電容將大大影響這個計算結果。公式將變成:

√L/(C+C\‘)

C\’是單位長度的引腳電容。

如果象在背板上那樣連接器之間用直線相連,就可用總線路電容以及除了第一和最后一個引腳之外的總引腳電容。這樣,有效阻抗就就會降低,甚至可能從80Ω降到8Ω。為了求得有效值,需將原阻抗值除以:

√(1+C\‘/C)

這種計算對于元件選擇是很重要的。

延遲模擬時,應該考慮元件和封裝的電容(有時還應包括電感)。要注意兩個問題。首先,仿真器可能不能正確模擬分布式電容;其次,還要注意不同生產情況對不完全層面和非平行走線的影響。許多現場解決工具都不能分析沒有全電源或地線層的疊層分布。然而,如果與信號層相鄰的是一個地線層,那么計算出的延遲會相當糟糕,比如電容,會有最大的延遲;如果一個雙面板的兩層都布有許多地線和VCC銅箔,這種情況就更嚴重。如果過程不是自動化的話,在一個CAD系統(tǒng)中設置這些東西將會是很繁亂的。

EMC

EMC的影響因素很多,其中許多因素通常都沒能得到分析,即使得到分析,也往往是在設計完成以后,這就太遲了。下面是一些影響EMC的因素:

電源層的槽縫會構成了四分之一波長的天線。對于金屬容器上需開安裝槽的場合,應采用鉆孔方法來代替。

感性元件。我曾碰到過一位設計人員,他遵循了所有的設計規(guī)則,也作了仿真,但他的電路板仍然有很多輻射信號。原因是:在頂層有兩個電感相互平行放置,構成了變壓器。

由于不完全接地層的影響,內層低阻抗引起外層較大的瞬態(tài)電流。

采用防衛(wèi)設計可以避免這些問題中的大多數。首先應該作出正確的疊層結構和布線方略,這樣就有了好的開始。

這里沒有涉及某些基本問題,比如網絡拓撲、信號失真原因和串擾計算方法;只是分析了一些敏感的問題,以幫助讀者應用從EDA系統(tǒng)得到的結果。任何分析都要依賴于所采用的模型,分析不到的因素也會對結果產生影響。過于復雜就象太不精確一樣,避免過多參量的變化,如印制線寬度等,有助于整齊、一致的設計。

責任編輯:ct

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4407

    文章

    23883

    瀏覽量

    424447
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    44647
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    FlexViz:KiCad 柔性電路板 3D 折疊可視化插件

    布局中定義 折疊標記 ,并通過數學變換實時渲染出 PCB 彎折后的? 3D 交互模型 。? ” 眾所周知,KiCad 原生的 3D 查看器雖然強大,但它默認只能顯示平面的板子。以前,對于使用 KiCad 設計撓性電路板(FPC)或軟硬結合板的工程師來說,想要檢查折彎后的干涉情況或空間結構,通常
    的頭像 發(fā)表于 02-03 11:21 ?134次閱讀
    FlexViz:KiCad 柔性<b class='flag-5'>電路板</b> 3D 折疊可視化插件

    電路板三防漆有毒嗎

    三防漆(防潮、防霉、防鹽霧)是保護電路板不可或缺的材料。然而無論是工程師、愛好者還是普通消費者,心中常有一個疑慮:電路板三防漆有毒嗎?三防漆的安全性取決于產品類型、使用狀態(tài)和操作方式。今天,我們就來
    的頭像 發(fā)表于 01-16 16:43 ?320次閱讀
    <b class='flag-5'>電路板</b>三防漆有毒嗎

    電路板離子污染的核心危害和主要來源

    電路板離子污染是電子制造業(yè)及相關應用領域中不容忽視的質量隱患,其本質是電路板在生產、存儲或使用過程中殘留的可電離物質(如助焊劑殘留、手指汗液鹽分、環(huán)境粉塵等),這些物質在潮濕環(huán)境下會形成導電通路,成為導致電路板腐蝕、漏電、壽命縮
    的頭像 發(fā)表于 12-29 16:06 ?576次閱讀

    電子產品生產中的電路板布線設計與激光焊錫的關系

    。一、電路板布線設計電路板布線設計是電子產品硬件開發(fā)的核心環(huán)節(jié),直接決定了電路性能、可靠性與制造可行性。在高速數字電路和高頻模擬
    的頭像 發(fā)表于 11-19 16:29 ?257次閱讀
    電子產品生產中的<b class='flag-5'>電路板</b>布線設計與激光焊錫的關系

    高速數字電路設計與安裝技巧

    內容簡介: 詳細介紹印制電路板高速化與頻率特性,高速化多層印制電路板的靈活運用方法,時鐘信號線的傳輸延遲主要原因.高速數字
    發(fā)表于 09-06 15:21

    FCT自動測試設備:電路板性能檢測利器

    FCT自動測試設備能夠實現對電路板的功能自動化測試,提高測試覆蓋率。設備通過預設的測試程序和自動化操作流程,對電路板的各項功能和性能指標進行檢測和驗證。例如,在通信設備的電路板測試中,FCT測試設備
    的頭像 發(fā)表于 08-07 16:35 ?2171次閱讀
    FCT自動測試設備:<b class='flag-5'>電路板</b>性能檢測利器

    電路板設計

    用手觸摸電路板上的電阻腿腳脈沖信號輸出就正常是什么原因
    發(fā)表于 07-28 05:12

    AN 224:高速電路板指南

    電子發(fā)燒友網站提供《AN 224:高速電路板指南.pdf》資料免費下載
    發(fā)表于 07-14 15:45 ?2次下載

    蔡司X射線檢測設備分析電路板PCB的質量

    在人工智能(AI)技術飛速躍進的今天,算力需求呈現出爆發(fā)式增長態(tài)勢。這一強勁需求驅動了數據通信行業(yè)的快速發(fā)展。在此背景下,作為高速通信技術的核心硬件支撐,PCB(印制電路板)的技術迭代升級速度
    的頭像 發(fā)表于 07-09 12:01 ?600次閱讀
    蔡司X射線檢測設備分析<b class='flag-5'>電路板</b>PCB的質量

    了解電路板氣密性檢測儀,讓電路板品控更靠譜-岳信儀器

    在電子制造領域,電路板的質量控制至關重要,而電路板氣密性檢測儀則是保障其品質的關鍵工具。電路板氣密性檢測儀基于先進的檢測原理工作。常見方法有壓差法,通過對電路板內部充入一定壓力氣體,然
    的頭像 發(fā)表于 07-04 14:17 ?416次閱讀
    了解<b class='flag-5'>電路板</b>氣密性檢測儀,讓<b class='flag-5'>電路板</b>品控更靠譜-岳信儀器

    激光焊錫工藝在電路板產品的主要應用

    現代工業(yè)制造已經快速向智能化的方向發(fā)展,而產品想要實現更豐富的智能功能,就需要各種集成電路板塊的支持,而一旦缺少這種重要的芯片應用基礎設備,所有的智能化生產都只是一場空談而已。那么目前對工業(yè)生產有著強力支撐作用的電路板產品的主要
    的頭像 發(fā)表于 06-09 10:05 ?824次閱讀

    【案例3.9】電路板無法啟動的故障分析

    【案例3.9】電路板無法啟動的故障分析【現象描述】某設計,CPU以菊花鏈的方式接兩片Flash存儲器,CPU的引導程序存儲在Flash存儲器中,兩片Flash存儲器互為冗余備份。上電測試發(fā)現,多塊
    的頭像 發(fā)表于 06-07 09:04 ?791次閱讀
    【案例3.9】<b class='flag-5'>電路板</b>無法啟動的故障分析

    射頻電路板設計技巧

    在現代電子系統(tǒng)中,射頻(RF)電路板設計已變得越來越復雜和關鍵。隨著通信技術的快速發(fā)展,從5G移動通信到衛(wèi)星通信、雷達系統(tǒng),射頻電路的性能直接影響整個系統(tǒng)的質量和可靠性。射頻電路板設計是一項精細而
    的頭像 發(fā)表于 03-28 18:31 ?1084次閱讀
    射頻<b class='flag-5'>電路板</b>設計技巧

    警惕靜電:電路板的隱形殺手? ?

    在 PCBA 加工領域,靜電猶如一個潛伏在暗處的隱形殺手,時刻威脅著電路板的安全與性能。稍有不慎,它就能給電路板帶來難以估量的損害,造成巨大的經濟損失。今天,就讓我們深入了解一下靜電給電路板帶來
    的頭像 發(fā)表于 03-18 13:09 ?1815次閱讀
    警惕靜電:<b class='flag-5'>電路板</b>的隱形殺手?  ?

    【PCB】PCB 電路板布線設計

    電路板布線設計數字設計電路布局要達到良好效果,仔細布線是完成電路板設計重要關鍵。數字與模擬布線作法有相似處,本文將?述這兩種布線方式比較,另外討論旁路電容、電源供應及接地布線、電壓誤差,以及因
    發(fā)表于 03-12 13:36