91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB設(shè)計(jì)怎樣有技巧的布線

PCB線路板打樣 ? 來(lái)源:pcb世家 ? 作者:pcb世家 ? 2019-12-21 11:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

差分線對(duì)的工作原理是使接收到的信號(hào)等于兩個(gè)互補(bǔ)并且彼此互為參考的信號(hào)之間的差值,因此可以極大地降低信號(hào)的電氣噪聲效應(yīng)。而單端信號(hào)的工作原理是接收信號(hào)等于信號(hào)與電源或地之間的差值 ,因此信號(hào)或電源系統(tǒng)上的噪聲不能被有效抵消。這就是差分信號(hào)對(duì)高速信號(hào)如此有效的原因,也是它用于快速串行總線和雙倍數(shù)據(jù)率存儲(chǔ)器的原因。

在差分線對(duì)中,正負(fù)兩邊都必須始終在相同的環(huán)境下沿著傳輸路徑傳送。正負(fù)兩邊必須緊靠在一起,以使正負(fù)信號(hào)經(jīng)由這些信號(hào)上相應(yīng)點(diǎn)的電磁場(chǎng)而彼此耦合。差分線對(duì)是對(duì)稱的,因此它們的環(huán)境也必須對(duì)稱。當(dāng)然,完美的對(duì)稱是不可能實(shí)現(xiàn)的,因?yàn)橹辽俅嬖谥叽绻?。但設(shè)計(jì)師如果遵循一些基本規(guī)則還是可以獲得接近理想的最佳差分信號(hào)結(jié)果。

建議

確保信號(hào)同一時(shí)間出現(xiàn)在每條線路的同一點(diǎn)上。要使走線的各段等長(zhǎng),如圖中相同的字母表示的那樣。如果差分線對(duì)帶有串聯(lián)端接電阻或共模濾波器,那么這些器件到差分驅(qū)動(dòng)器正負(fù)兩端引腳的連接距離應(yīng)該是相等的。

最好按點(diǎn)到點(diǎn)布線,在任何情況下都要讓分支線或支路 (圖中的C)保持在0.6Tr英寸以內(nèi),這里Tr指驅(qū)動(dòng)器輸出上升時(shí)間。圖中的A和E要盡可能使用相同的長(zhǎng)度限制規(guī)則。

采用現(xiàn)場(chǎng)解決工具(field solver)設(shè)計(jì)走線間隔,這樣可以方便地獲得偶模和奇模阻抗值。50歐姆的電路板并不意味著偶模、奇?;虿罘痔卣髯杩挂彩?0歐姆。

如果為了終止某個(gè)差分信號(hào)而將它端接到地或參考電壓,就應(yīng)考慮應(yīng)害噪聲著雜環(huán)境的影響被奇模阻抗。

還應(yīng)考慮端接偶?;蚬材#ㄅ寄V档囊话耄┮越K止有害噪聲。

如果在兩條線間端接,應(yīng)考慮差模阻抗(奇模阻抗的兩倍)。

記住,只有在差分線對(duì)緊密耦合時(shí),來(lái)自同一個(gè)源的輻射噪聲才能被有效抑制,因?yàn)橹挥挟?dāng)走線彼此靠得非常近時(shí),周圍的電磁場(chǎng)才可能接近相同。

延長(zhǎng)走線長(zhǎng)度以便補(bǔ)償互補(bǔ)輸出信號(hào)之間的任何偏移都要在靠近驅(qū)動(dòng)器處進(jìn)行。

盡可能只以差分方式延長(zhǎng)走線長(zhǎng)度,記住左右彎曲的數(shù)量和風(fēng)格應(yīng)該保持平衡。

圖:在差分線對(duì)中,正負(fù)兩邊都必須始終在相同的環(huán)境下沿著傳輸路徑傳送。

避免

用單端特征阻抗代替奇模和偶模阻抗作為終端阻抗:緊密耦合的差分線對(duì)是專門針對(duì)互補(bǔ)信號(hào)設(shè)計(jì)的。

只是保證走線總長(zhǎng)度相等,而不是確保走線的每一段都相等。

差分線對(duì)的布線跨越電源或地平面的間隙。

在使用自動(dòng)布線工具時(shí)忘記定義差分線對(duì),這樣只能得到單端布線。

讓測(cè)試工程師在差分線對(duì)每一邊的不同位置增加測(cè)試焊盤。測(cè)試焊盤相當(dāng)于高阻抗器件的輸入,因此很容易使差分線對(duì)失去平衡。

其它信號(hào)的布線過(guò)于平行地接近差分線對(duì),或正好在下面或上面的另一層上,它們產(chǎn)生的串?dāng)_可能讓差分信號(hào)失去平衡。

?在不相關(guān)的電源或地平面(例如單獨(dú)的模擬電源平面) 的上面或下面布線差分線對(duì)。

忘了考慮板外連接去向。在利用仿真檢查目標(biāo)電路時(shí),系統(tǒng)中其它板上的連接器、電纜和差分拓?fù)涠紤?yīng)被建模。

被探針或測(cè)試設(shè)備的寄生電感和電容所蒙蔽。如果在差分線對(duì)的一邊放置一個(gè)探針,很可能會(huì)致使差分線對(duì)失去平衡,這時(shí)的測(cè)量很容易被誤導(dǎo),設(shè)備也很可能在這種測(cè)試情況下出現(xiàn)假故障。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4407

    文章

    23885

    瀏覽量

    424492
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44650
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB設(shè)計(jì) | AI如何顛覆PCB設(shè)計(jì)?從手動(dòng)布線到智能自動(dòng)化的30年演進(jìn)

    軟件整合了iCDStackup、PDN和CPWPlanner??稍趙ww.icd.com.au網(wǎng)站上下載此軟件。傳統(tǒng)的PCB設(shè)計(jì)過(guò)程往往既耗時(shí)又耗力。布線復(fù)雜的P
    的頭像 發(fā)表于 11-27 18:30 ?4619次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b> | AI如何顛覆<b class='flag-5'>PCB設(shè)計(jì)</b>?從手動(dòng)<b class='flag-5'>布線</b>到智能自動(dòng)化的30年演進(jìn)

    PCB設(shè)計(jì)與打樣的6大核心區(qū)別,看完少走3個(gè)月彎路!

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)PCB打樣什么區(qū)別?PCB設(shè)計(jì)和打樣之間的區(qū)別。PCB設(shè)計(jì)(Printed Circuit
    的頭像 發(fā)表于 11-26 09:17 ?590次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>與打樣的6大核心區(qū)別,看完少走3個(gè)月彎路!

    高頻PCB布線“避坑指南”:4大核心技巧讓信號(hào)完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設(shè)計(jì)有什么技巧?高頻PCB設(shè)計(jì)布線技巧。高頻PCB布線
    的頭像 發(fā)表于 11-21 09:23 ?642次閱讀
    高頻<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓信號(hào)完整性提升90%

    高速PCB設(shè)計(jì)EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設(shè)計(jì)EMI什么規(guī)則?高速電路PCB設(shè)計(jì)EMI方法與技巧。在
    的頭像 發(fā)表于 11-10 09:25 ?648次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    深度解讀PCB設(shè)計(jì)布局準(zhǔn)則

    無(wú)論您是在進(jìn)行高速設(shè)計(jì),還是正在設(shè)計(jì)一塊高速PCB,良好的電路板設(shè)計(jì)實(shí)踐都有助于確保您的設(shè)計(jì)能夠按預(yù)期工作并實(shí)現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計(jì)
    的頭像 發(fā)表于 09-01 14:24 ?7474次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計(jì)</b>布局準(zhǔn)則

    高速PCB設(shè)計(jì)挑戰(zhàn) Allegro Skill布線功能 自動(dòng)創(chuàng)建match_group

    在進(jìn)行高速PCB設(shè)計(jì)的過(guò)程中,常常會(huì)遇到一個(gè)挑戰(zhàn),那就是高速信號(hào)的時(shí)序匹配問(wèn)題。為了確保信號(hào)的同步到達(dá),設(shè)計(jì)者需要對(duì)特定的高速信號(hào)組進(jìn)行等長(zhǎng)設(shè)計(jì)。手動(dòng)進(jìn)行這樣的操作可能會(huì)非常繁瑣且容易
    的頭像 發(fā)表于 06-16 11:54 ?2427次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>挑戰(zhàn)  Allegro Skill<b class='flag-5'>布線</b>功能 自動(dòng)創(chuàng)建match_group

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識(shí)2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長(zhǎng)規(guī)則7、芯片引腳布線二、信號(hào)走線下方添加公共接地
    的頭像 發(fā)表于 05-28 19:34 ?2361次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    PCB設(shè)計(jì)電源去耦電容改善高速信號(hào)質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?797次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>如何用電源去耦電容改善<b class='flag-5'>高速</b>信號(hào)質(zhì)量

    符合EMC的PCB設(shè)計(jì)準(zhǔn)則

    時(shí)源芯微專業(yè)EMC/EMI/EMS整改 EMC防護(hù)器件 就ESD問(wèn)題而言,設(shè)計(jì)上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計(jì)及線距,PCB設(shè)計(jì)中應(yīng)該注意的要點(diǎn): (1) PCB板邊間距規(guī)范:
    的頭像 發(fā)表于 05-15 16:42 ?871次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求的多個(gè)高速數(shù)字接口。從
    的頭像 發(fā)表于 05-07 14:50 ?1653次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    高速PCB板的電源布線設(shè)計(jì)

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來(lái)越低,速度越來(lái)越快。進(jìn)入新的時(shí)代后,這對(duì)于PCB板的設(shè)計(jì)提出了更高的要求。本文正是基于這種背景下,對(duì)高速PCB設(shè)計(jì)中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    DDR模塊的PCB設(shè)計(jì)要點(diǎn)

    高速PCB設(shè)計(jì)中,DDR模塊是絕對(duì)繞不過(guò)去的一關(guān)。無(wú)論你用的是DDR、DDR2還是DDR3,只要設(shè)計(jì)不規(guī)范,后果就是——信號(hào)反射、時(shí)序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?2906次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計(jì)</b>要點(diǎn)

    必學(xué)!PCB設(shè)計(jì)布線技巧、電機(jī)控制、電源管理設(shè)計(jì)教程等精華資料

    1、建議收藏,這31條PCB設(shè)計(jì)布線技巧相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了
    的頭像 發(fā)表于 04-22 08:05 ?647次閱讀
    必學(xué)!<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>布線</b>技巧、電機(jī)控制、電源管理設(shè)計(jì)教程等精華資料

    建議收藏,這31條PCB設(shè)計(jì)布線技巧

    相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    發(fā)表于 04-19 10:46

    PCB】四層電路板的PCB設(shè)計(jì)

    步驟??梢赃@樣說(shuō),前面各項(xiàng)準(zhǔn)備工作都是為它而做的。PCB布線單面布線、雙面布線和多層布線。
    發(fā)表于 03-12 13:31