91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCB布局設計檢視有哪一些要素

PCB線路板打樣 ? 來源:pcb世家 ? 作者:pcb世家 ? 2019-12-05 15:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 已確定優(yōu)選工藝路線,所有器件已放置PCB板面。

2 坐標原點為板框左、下延伸線交點,或者左下邊插座的左下焊盤。

3 PCB實際尺寸、***件位置等與工藝結構要素圖吻合,有限制器件高度要求的區(qū)域的器件布局滿足結構要素圖要求。

4 撥碼開關、復位器件,指示燈等位置合適,拉手條與其周圍器件不產(chǎn)生位置干涉。

5 板外框平滑弧度197mil,或者按結構尺寸圖設計。

6 普通板有200mil工藝邊;背板左右兩邊留有工藝邊大于400mil,上下兩邊留有工藝邊大于680mil。 器件擺放與開窗位置不沖突。

7 各種需加的附加孔(ICT定位孔125mil、拉手條孔、橢圓孔及光纖支架孔)無遺漏,且設置正確。

8 過波峰焊加工的器件pin間距、器件方向、器件間距、器件庫等考慮到波峰焊加工的要求。

9 器件布局間距符合裝配要求:表面貼裝器件大于20mil、IC大于80mil、BGA大于200mil。

10 壓接件在元件面距高于它的器件大于120mil,焊接面壓接件貫通區(qū)域無任何器件。

11 高器件之間無矮小器件,且高度大于10mm的器件之間5mm內(nèi)未放置貼片器件和矮、小的插裝器件。

12 極性器件有極性絲印標識。同類型有極性插裝元器件X、Y向各自方向相同。

13 所有器件有明確標識,沒有P*,REF等不明確標識。

14 含貼片器件的面有3個定位光標,呈“L”狀放置。定位光標中心離板邊緣距離大于240mil。

15 如需做拼板處理,布局考慮到便于拼版,便于PCB加工與裝配。

16 有缺口的板邊(異形邊)應使用銑槽和郵票孔的方式補齊。郵票孔為非金屬化空,一般為直徑40mil,邊緣距16mil。

17 用于調(diào)試的測試點在原理圖中已增加,布局中位置擺放合適。

布局的熱設計要求18 發(fā)熱元件及外殼裸露器件不緊鄰導線和熱敏元件,其他器件也應適當遠離。

19 散熱器放置考慮到對流問題,散熱器投影區(qū)域內(nèi)無高器件干涉,并用絲印在安裝面做了范圍標示。

20 布局考慮到散熱通道的合理順暢。

21 電解電容適當離開高熱器件。

22 考慮到大功率器件和扣板下器件的散熱問題。

布局的信號完整性要求23 始端匹配靠近發(fā)端器件,終端匹配靠近接收端器件。

24 退耦電容靠近相關器件放置25 晶體、晶振及時鐘驅(qū)動芯片等靠近相關器件放置。

26 高速與低速,數(shù)字與模擬按模塊分開布局。

27 根據(jù)分析仿真結果或已有經(jīng)驗確定總線的拓撲結構,確保滿足系統(tǒng)要求。

28 若為改板設計,結合測試報告中反映的信號完整性問題進行仿真并給出解決方案。

29 對同步時鐘總線系統(tǒng)的布局滿足時序要求。

EMC要求30 電感、繼電器和變壓器等易發(fā)生磁場耦合的感性器件不相互靠近放置。 有多個電感線圈時,方向垂直,不耦合。

31 為避免單板焊接面器件與相鄰單板間發(fā)生電磁干擾,單板焊接面不放置敏感器件和強輻射器件。

32 接口器件靠近板邊放置,已采取適當?shù)腅MC防護措施(如帶屏蔽殼、電源地挖空等措施),提高設計的EMC能力。

33 保護電路放在接口電路附近,遵循先防護后濾波原則。

34 發(fā)射功率很大或特別敏感的器件(例如晶振、晶體等)距屏蔽體、屏蔽罩外殼500mil以上。

35 復位開關的復位線附近放置了一個0.1uF電容,復位器件、復位信號遠離其他強**件、信號。

層設置與電源地分割要求37 兩信號層直接相鄰時須定義垂直布線規(guī)則。

38 主電源層盡可能與其對應地層相鄰,電源層滿足20H規(guī)則。

39 每個布線層有一個完整的參考平面。

40 多層板層疊、芯材(CORE)對稱,防止銅皮密度分布不均勻、介質(zhì)厚度不對稱產(chǎn)生翹曲。

41 板厚不超過4.5mm,對于板厚大于2.5mm(背板大于3mm)的應已經(jīng)工藝人員確認PCB加工、裝配、裝備無問題,PC卡板厚為1.6mm。

42 過孔的厚徑比大于10:1時得到PCB廠家確認。

43 光模塊的電源、地與其它電源、地分開,以減少干擾。

44 關鍵器件的電源、地處理滿足要求。

45 有阻抗控制要求時,層設置參數(shù)滿足要求。

電源模塊要求46 電源部分的布局保證輸入輸出線的順暢、不交叉。

47 單板向扣板供電時,已在單板的電源出口及扣板的電源入口處,就近放置相應的濾波電路。

其他方面的要求48 布局考慮到總體走線的順暢,主要數(shù)據(jù)流向合理。

49 根據(jù)布局結果調(diào)整排阻、FPGA、EPLD、總線驅(qū)動等器件的管腳分配以使布線最優(yōu)化。

50 布局考慮到適當增大密集走線處的空間,以避免不能布通的情況。

51 如采取特殊材料、特殊器件(如0.5mmBGA等)、特殊工藝,已經(jīng)充分考慮到到貨期限、可加工性,且得到PCB廠家、工藝人員的確認。

52 扣板連接器的管腳對應關系已得到確認,以防止扣板連接器方向、方位搞反。

53 如有ICT測試要求,布局時考慮到ICT測試點添加的可行性,以免布線階段添加測試點困難。

54 含有高速光模塊時,布局優(yōu)先考慮光口收發(fā)電路。

55 布局完成后已提供1:1裝配圖供項目人對照器件實體核對器件封裝選擇是否正確。

56 開窗處已考慮內(nèi)層平面成內(nèi)縮,并已設置合適的禁止布線區(qū)。

責任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4404

    文章

    23877

    瀏覽量

    424229
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    44637
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    三防漆PCB設計六大關鍵要素解析 |鉻銳特實業(yè)|東莞三防漆

    鉻銳特實業(yè)|東莞三防漆廠家|將三防漆防護前置到PCB設計階段!本文深度解析布局間距、禁涂區(qū)規(guī)劃、材料選型、熱應力控制等六大關鍵要素,幫助工程師從源頭提升產(chǎn)品在惡劣環(huán)境下的可靠性和壽命。
    的頭像 發(fā)表于 01-16 14:21 ?423次閱讀
    三防漆<b class='flag-5'>PCB</b>設計六大關鍵<b class='flag-5'>要素</b>解析 |鉻銳特實業(yè)|東莞三防漆

    PCB布局布線的相關基本原理和設計技巧

    IC輸出5V經(jīng)過段比較長的路徑才到達MCU),還是把電源IC放置到中間偏右(電源IC的輸出5V的線到達MCU就比較短,但輸入電源線就經(jīng)過比較長PCB板)?或是更好的
    發(fā)表于 11-14 06:11

    GPIO輸入輸出調(diào)用方法的理解與分享

    和GPIOB。 變量mask表示GPIO的哪一些端口進行操作。例如:gpio_enable_output(GPIOA, 0x1)表示為將GPIOA[0]端口定義為輸出模式。gpio_enable_input
    發(fā)表于 10-29 06:24

    技術資訊 I 在 Allegro PCB 中如何快速布局

    鍵放置器件,遵循定的設計規(guī)則,它會優(yōu)先把電氣連接的元件往塊兒湊,將老工程師的“只可意會不可言傳”的布局經(jīng)驗數(shù)字化、自動化。上期我們介
    的頭像 發(fā)表于 09-26 23:31 ?6238次閱讀
    技術資訊 I 在 Allegro <b class='flag-5'>PCB</b> 中如何快速<b class='flag-5'>布局</b>

    三極管 PCB 布局問題與優(yōu)化建議

    的三極管,換PCB布局,性能差異竟然非常大。這說明三極管的PCB布局問題不容忽視。下面結合常見問題和優(yōu)化經(jīng)驗進行分析。
    的頭像 發(fā)表于 09-25 14:00 ?728次閱讀
    三極管 <b class='flag-5'>PCB</b> <b class='flag-5'>布局</b>問題與優(yōu)化建議

    深度解讀PCB設計布局準則

    無論您是在進行高速設計,還是正在設計塊高速PCB,良好的電路板設計實踐都有助于確保您的設計能夠按預期工作并實現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB
    的頭像 發(fā)表于 09-01 14:24 ?7452次閱讀
    深度解讀<b class='flag-5'>PCB</b>設計<b class='flag-5'>布局</b>準則

    電路板上助焊劑殘留的處理方法

    焊錫是在焊接線路中連接電子元器件的重要工業(yè)原材料,在pcb線路板上錫的工藝中有浸錫,印刷過回焊爐,還有種是機器焊錫機焊接或手工烙鐵焊接這幾種,但不管是哪一些工藝焊接后的PCB板上或多
    的頭像 發(fā)表于 06-19 15:36 ?1974次閱讀

    Debian和Ubuntu哪個好一些

    兼容性對比Debian和Ubuntu哪個好一些,并為您揭示如何通過RAKsmart服務器釋放Linux系統(tǒng)的最大潛能。
    的頭像 發(fā)表于 05-07 10:58 ?1134次閱讀

    4500字,講述DC/DC電源PCB布局

    最小化 PCB的傳導損耗和熱阻。 純分享貼,需要可以直接下載附件獲取完整文檔! (如果內(nèi)容幫助可以關注、點贊、評論支持下哦~)
    發(fā)表于 04-29 14:00

    如何布線才能降低MDDESD風險?PCB布局的抗干擾設計技巧

    在現(xiàn)代電子產(chǎn)品日益集成化、小型化的趨勢下,MDDESD(靜電二極管)防護設計變得至關重要。除了元器件選型,PCB的布線與布局也是影響ESD抗擾性能的關鍵因素。作為FAE,本文將結合實戰(zhàn)經(jīng)驗,分享一些
    的頭像 發(fā)表于 04-25 09:43 ?761次閱讀
    如何布線才能降低MDDESD風險?<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>的抗干擾設計技巧

    解決噪聲問題試試從PCB布局布線入手

    ,導致產(chǎn)品延期和開發(fā)成本增加。 本文將提供有關印刷電路板(PCB)布局布線的指南,以幫助設計師避免此類噪聲問題。作為例子的開關調(diào)節(jié)器布局采用雙通道同步開關控制器 ADP1850,第
    發(fā)表于 04-22 09:46

    GaN E-HEMTs的PCB布局經(jīng)驗總結

    GaN E-HEMTs的PCB布局經(jīng)驗總結
    的頭像 發(fā)表于 03-13 15:52 ?1341次閱讀
    GaN E-HEMTs的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>經(jīng)驗總結

    如何做好非隔離式開關電源的PCB布局

    難。因此,開關電源設計初期的正確 PCB 布局就非常關鍵。 電源設計者要很好地理解技術細節(jié),以及最終產(chǎn)品的功能需求。因此,從電路板設計項目開始,電源設計者應就關鍵性電源布局,與
    發(fā)表于 03-13 14:13

    PCB】四層電路板的PCB設計

    摘要 詳細介紹有關電路板的PCB設計過程以及應注意的問題。在設計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線及交互式 布線的優(yōu)點及不足之處;介紹PCB
    發(fā)表于 03-12 13:31

    DC-DC 的 PCB布局設計小技巧

    的穩(wěn)定性和它的性能起著至關重要的影響,不恰當?shù)?b class='flag-5'>PCB布局,可能會導致系列的問題,比如: 1,效率過低芯片過熱 2、驅(qū)動波形的不穩(wěn)定 3、EMI問題 4、輸出紋波過大超標 5、芯片不工作或者直接燒毀這些不
    發(fā)表于 03-11 10:48