91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb設(shè)計(jì)和電源之間怎樣來(lái)權(quán)衡

PCB線路板打樣 ? 來(lái)源:ct ? 2019-10-25 17:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在進(jìn)行比較復(fù)雜的板子設(shè)計(jì)時(shí),你必須進(jìn)行一些設(shè)計(jì)權(quán)衡,而這些權(quán)衡會(huì)存在一些影響到PCB電源分配網(wǎng)絡(luò)設(shè)計(jì)的因素。

當(dāng)電容安裝在PCB板上時(shí),會(huì)存在一個(gè)額外的回路電感,這個(gè)電感就與電容的安裝有關(guān)系?;芈冯姼兄档拇笮∫蕾囉谠O(shè)計(jì),回路電感的大小取決于電容到過(guò)孔這段線的線寬和線長(zhǎng)。走線的長(zhǎng)度即連接電容和電源/地平面的長(zhǎng)度、兩個(gè)孔間的距離、孔的直徑、電容的焊盤等等。如圖1所示為各種電容的安裝圖形:

pcb設(shè)計(jì)和電源之間怎樣來(lái)權(quán)衡

圖1 最佳的和最差的電容布局

對(duì)于電容的安裝和傳播電感,接下來(lái)是三種不同情況的設(shè)計(jì)。圖2表示的是各種設(shè)計(jì)情況對(duì)回路電感量的引入情況:

pcb設(shè)計(jì)和電源之間怎樣來(lái)權(quán)衡

圖2 最佳的和最差的電容布局

情況1-差的設(shè)計(jì)

設(shè)計(jì)人員不關(guān)注電源分配網(wǎng)絡(luò)(PDN)的設(shè)計(jì)。

孔的間距沒(méi)有優(yōu)化。

電源和地平面間的距離沒(méi)有優(yōu)化。

孔到電容引腳之間的走線距離較長(zhǎng)。

對(duì)于整個(gè)回路電感大小來(lái)講,回路電感主要來(lái)自所布的線,因?yàn)榕c其它兩種情況比較,差的設(shè)計(jì)的線長(zhǎng)是它們(較好的設(shè)計(jì)和非常好的設(shè)計(jì))的5倍。從安裝電容的底層到最近平面的距離也是回路電感大小的主要因素,因?yàn)檫@是沒(méi)有優(yōu)化的(10mil),走線對(duì)整個(gè)回路電感大小的影響非常大。同樣,因?yàn)樵O(shè)計(jì)人員在電源和地之間用了10mil的電介質(zhì)材料,那么回路電感的次要因素來(lái)自傳播電感。過(guò)孔間的距離沒(méi)有優(yōu)化的效果相對(duì)于小孔的長(zhǎng)度就沒(méi)有那么顯著,孔的影響在比較長(zhǎng)的過(guò)孔時(shí)會(huì)變得更大。

情況2-好的設(shè)計(jì)

設(shè)計(jì)人員關(guān)注了部分電源分配網(wǎng)絡(luò)(PDN)的設(shè)計(jì)。

孔的間距有所改善,孔的長(zhǎng)度保持不變。

電源和地平面間的距離有所改善。

過(guò)孔到電容引腳之間的走線距離經(jīng)過(guò)了優(yōu)化。

走線的回路電感依然還是整個(gè)回路電感的主要貢獻(xiàn)者。好的設(shè)計(jì)的走線回路電感要比差的設(shè)計(jì)情況的走線回路電感小2.7倍左右,因?yàn)樵O(shè)計(jì)人員減小了電介質(zhì)的厚度,從10mil減小到了5mil,傳播電感減小了一半。由于減小了過(guò)孔間的距離,過(guò)孔的影響有了一點(diǎn)點(diǎn)改善。

權(quán)衡多路設(shè)計(jì)的情況

在一塊有多路外設(shè)的PCB打樣板上,你的設(shè)計(jì)就不能再共享一個(gè)供電電源。這也許需要你通過(guò)你的設(shè)計(jì)去執(zhí)行DDR的電源接口,聯(lián)合各種I/O口的電源軌跡,或者聯(lián)合各種接收端的電源軌跡以減少PCB的BOM成本和PCB的布局復(fù)雜度。

電源軌跡共享增加了PDN的復(fù)雜度,同時(shí)在PCB上和die的位置處也增加了大量的噪聲。對(duì)于多路的情況,設(shè)計(jì)電源的分配解決方法主要有兩步:

1、低頻解決方法

2、高頻解決方法

在非常低頻的時(shí)候,第一步確保VRM的大小是否適合處理各種電流的需要。

低頻去耦一定要考慮清楚各種組合電源供電電流的情況。Bulk電容一定要選擇能覆蓋目標(biāo)阻抗所覆蓋的頻段,做到精確的知道頻率范圍是有困難的,因?yàn)檫@有一個(gè)區(qū)域超過(guò)了阻抗曲線。這是在die上給定的電源區(qū)域,建立在自己的最大電流消耗上,而不是與其它路電流相關(guān)聯(lián)的由同一個(gè)供電電源供電組合的電流消耗。對(duì)于設(shè)計(jì),bulk電容去耦的頻率范圍估計(jì)是從DC到大約5~10MHz。

這個(gè)例子是電源共享在核心電源供電(Vcc)和PCI Express hard IP Block(VccHIP)電源供電,例外的原因是:

VCC的電流會(huì)比VCCHIP的大很多。

對(duì)比VCC和VCCHIP,VCC的BGA的過(guò)孔電感會(huì)比VCCHIP低很多。

對(duì)比VCC和VCCHIP,VCC的截止頻率會(huì)比VCCHIP低很多。

因此,對(duì)于電源設(shè)計(jì)情況,在BGA過(guò)孔處使用最高截止頻率去耦是不適用的。如圖3所示的是VCC、VCCHIP電源路組合阻抗曲線不符合目標(biāo)阻抗的情況,相當(dāng)于不符合VCCHIP的截止頻率去耦,這是因?yàn)槿ヱ铍娙菪Ч幌拗屏恕?/p>

pcb設(shè)計(jì)和電源之間怎樣來(lái)權(quán)衡

圖3 VCCHIP的截止頻率阻抗曲線

在這種情況下,你必須基于PCB去耦項(xiàng)目用整個(gè)瞬態(tài)電流來(lái)計(jì)算目標(biāo)阻抗曲線,相當(dāng)于電源路截止頻率的最大的電流消耗。在VCC和VCCHIP電源路共享的例子中,你必須用VCC電源路的截止頻率。如圖3所示為核心電源去耦的截止頻率的組合電源路的阻抗曲線。對(duì)于核心電源,用沿著BGA的球或者過(guò)孔的(VCC+VCCHIP)的總電流得到阻抗曲線。那么你可以檢查核對(duì)結(jié)果是否符合單個(gè)電源設(shè)計(jì)指導(dǎo)的目標(biāo)阻抗。

基于同樣的去耦項(xiàng)目與圖4-A一樣,圖4-B所示為VCCHIP電源的阻抗曲線。但是,當(dāng)?shù)玫竭@條曲線時(shí),只有對(duì)于VCCHIP需要考慮電流消耗和BGA過(guò)孔數(shù)。如圖4-B所示,直到VCCHIP電源的截止頻率,VCCHIP的阻抗曲線都達(dá)到了目標(biāo)阻抗。

最終的去耦項(xiàng)目必須達(dá)到各自目標(biāo)阻抗的頻率。如果存在一些特殊的違反設(shè)計(jì)目標(biāo)的情況,可以盡量小的調(diào)整以優(yōu)化去耦項(xiàng)目。

遇到類似的情況,可以根據(jù)VCC和VCCHIP的例子對(duì)任何供電電源組合進(jìn)行優(yōu)化。

在一塊PCB板上,當(dāng)有多個(gè)FPGA需要從同一個(gè)電源供電時(shí),你可以使用相似的方法來(lái)應(yīng)對(duì)這種情況。對(duì)于設(shè)計(jì)低頻解決方案一定要用芯片的總電流消耗,對(duì)于高頻解決方案設(shè)計(jì),一定要用其中一個(gè)芯片的電流消耗。你可以使用同樣數(shù)目的電容給其他芯片在高頻情況時(shí)去耦。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4405

    文章

    23878

    瀏覽量

    424370
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44641
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB設(shè)計(jì)中元件錯(cuò)位的具體原因和解決方法

    隨著電子設(shè)備持續(xù)小型化,PCB設(shè)計(jì)師面臨著前所未有的精度要求。然而,ECAD與MCAD流程之間的脫節(jié)仍然導(dǎo)致代價(jià)高昂的錯(cuò)位問(wèn)題。
    的頭像 發(fā)表于 01-12 10:26 ?2790次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中元件錯(cuò)位的具體原因和解決方法

    PCB設(shè)計(jì)與打樣的6大核心區(qū)別,看完少走3個(gè)月彎路!

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)PCB打樣有什么區(qū)別?PCB設(shè)計(jì)和打樣之間的區(qū)別。PCB設(shè)計(jì)(Printed Circuit
    的頭像 發(fā)表于 11-26 09:17 ?583次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>與打樣的6大核心區(qū)別,看完少走3個(gè)月彎路!

    從入門到精通:PCB設(shè)計(jì)必須遵守的5大核心原則

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)需要遵守的原則有哪些?PCB設(shè)計(jì)必須遵守的原則。在PCB設(shè)計(jì)中,為確保電路性能、可靠性和可制造性,需嚴(yán)格遵守以下核心原則: ? PCB設(shè)計(jì)
    的頭像 發(fā)表于 11-13 09:21 ?869次閱讀

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB走線導(dǎo)致RE超標(biāo)案例

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB走線導(dǎo)致RE超標(biāo)案例
    的頭像 發(fā)表于 09-28 15:05 ?702次閱讀
    【EMC技術(shù)案例】共模電感與<b class='flag-5'>電源</b>模塊<b class='flag-5'>之間</b><b class='flag-5'>PCB</b>走線導(dǎo)致RE超標(biāo)案例

    深度解讀PCB設(shè)計(jì)布局準(zhǔn)則

    無(wú)論您是在進(jìn)行高速設(shè)計(jì),還是正在設(shè)計(jì)一塊高速PCB,良好的電路板設(shè)計(jì)實(shí)踐都有助于確保您的設(shè)計(jì)能夠按預(yù)期工作并實(shí)現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計(jì)布局準(zhǔn)則
    的頭像 發(fā)表于 09-01 14:24 ?7462次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計(jì)</b>布局準(zhǔn)則

    PCB設(shè)計(jì)與工藝規(guī)范

    作為一名PCB Layout工程師,印制電路板(PCB)設(shè)計(jì)是吃飯的本事。不僅要兢兢業(yè)業(yè)“拉線”,而且要有“全局意識(shí)”,清楚整個(gè)流程是怎么樣的。通常來(lái)說(shuō),電路板的設(shè)計(jì)主要包含前期準(zhǔn)備、PCB設(shè)計(jì)
    的頭像 發(fā)表于 08-04 17:22 ?1291次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>與工藝規(guī)范

    PCB設(shè)計(jì),輕松歸檔,效率倍增!

    PCB設(shè)計(jì)一鍵歸檔簡(jiǎn)化流程,提升效率,一鍵歸檔,盡在掌握!在電子產(chǎn)品設(shè)計(jì)領(lǐng)域,PCB設(shè)計(jì)工作完成后,需要輸出不同種類的文件給到PCB生產(chǎn)商,產(chǎn)線制造部門,測(cè)試部門,同時(shí)還需將設(shè)計(jì)文件進(jìn)行歸檔管理
    的頭像 發(fā)表于 05-26 16:17 ?719次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>,輕松歸檔,效率倍增!

    開關(guān)電源PCB設(shè)計(jì)

    引言印制線路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件,它提供電路元件和器件之間的電氣連接,它是各種電子設(shè)備最基本的組成部分,它的性能直接關(guān)系到電子設(shè)備質(zhì)量的好壞。如果這部分設(shè)計(jì)不當(dāng),會(huì)使電源
    發(fā)表于 05-21 16:00

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    PCB設(shè)計(jì)電源去耦電容改善高速信號(hào)質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?792次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>如何用<b class='flag-5'>電源</b>去耦電容改善高速信號(hào)質(zhì)量

    符合EMC的PCB設(shè)計(jì)準(zhǔn)則

    板邊緣(含通孔邊界)與其他布線之間的最小間距應(yīng)設(shè)定為大于0.3mm,以確保電氣隔離與機(jī)械穩(wěn)定性。 (2) 板邊GND走線布局:為優(yōu)化電磁兼容性(EMC),建議PCB板邊緣采用完整的GND(地線)走線進(jìn)行包圍,形成有效的屏蔽層。 (3) GND與其他布線間距:GND走線與其
    的頭像 發(fā)表于 05-15 16:42 ?862次閱讀

    開關(guān)電源PCB布板技術(shù)

    涉及到開關(guān)電源PCB設(shè)計(jì)規(guī)范和開關(guān)電源PCB布板技術(shù)。 還有電腦電源PCB設(shè)計(jì)、抄板經(jīng)驗(yàn)。
    發(fā)表于 05-07 17:08

    開關(guān)電源與LDO線性穩(wěn)壓器的PCB設(shè)計(jì)技巧

    電源設(shè)計(jì),是PCB設(shè)計(jì)中最核心、也最容易翻車的模塊之一。
    的頭像 發(fā)表于 04-22 13:41 ?2329次閱讀
    開關(guān)<b class='flag-5'>電源</b>與LDO線性穩(wěn)壓器的<b class='flag-5'>PCB設(shè)計(jì)</b>技巧

    開關(guān)電源的輸入電容的PCB設(shè)計(jì)技巧

    在設(shè)計(jì)開關(guān)電源電路的PCB時(shí),輸入電容的布局和布線至關(guān)重要,它直接影響電路的性能、效率和EMI表現(xiàn)。以下是輸入電容的PCB設(shè)計(jì)技巧: 1. 盡量靠近功率開關(guān)和輸入端 理由:輸入電容的主要作用是為
    發(fā)表于 04-07 11:06

    SMT貼片前必知!PCB設(shè)計(jì)審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對(duì)PCB設(shè)計(jì)進(jìn)行審查和確認(rèn)需關(guān)注哪些問(wèn)題?SMT貼片加工前的PCB設(shè)計(jì)審查流程。在SMT貼片加工中,PCB設(shè)計(jì)的審查和確認(rèn)是確保加
    的頭像 發(fā)表于 04-07 10:02 ?1081次閱讀

    PCB】四層電路板的PCB設(shè)計(jì)

    電流不應(yīng)流經(jīng)低速器件。 ⑤在電源地線之間加上去耦電容,以提高電源回路的抗干擾能力。 4 具體實(shí)例 以下實(shí)例是基于ARM、自主移動(dòng)的嵌入式系統(tǒng)核心板的PCB設(shè)計(jì)。 部分內(nèi)容截取....
    發(fā)表于 03-12 13:31