91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

ADI的時鐘IC是提高系統(tǒng)性能的關鍵

PCB線路板打樣 ? 來源:陳青青 ? 2019-09-15 16:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

美國馬薩諸塞州諾伍德市 - 全球領先的信號處理應用高性能半導體公司ADI公司今天推出了一系列時鐘IC,可滿足當今高性能電子應用中最嚴格的信號處理要求,如作為無線基礎設施收發(fā)器,儀器儀表和寬帶基礎設施。在這些應用中,信號處理方案正在達到驚人的速度,并且抖動或時鐘邊沿的不確定性可能導致傳輸錯誤并對系統(tǒng)的整體性能產生不利影響。 ADI公司的新型時鐘IC具有超低抖動性能(亞皮秒級),使器件能夠提供極其干凈的系統(tǒng)時鐘,從而顯著降低系統(tǒng)關鍵信號鏈的噪聲。

除了低抖動之外,ADI的時鐘IC還通過集成幾個關鍵功能來提高系統(tǒng)性能,從而無需多個分立元件,減少電路板空間,最終降低BOM(物料清單)成本。這些功能包括低相位噪聲PLL(鎖相環(huán))頻率合成器內核,可編程分頻器和可調延遲模塊。結合亞皮秒級抖動性能,這些特性使ADI的時鐘IC成為業(yè)界最佳的關鍵信號路徑器件性能,如模數(shù)轉換器ADC),數(shù)模轉換器DAC) ,直接數(shù)字合成器(DDS)和混合信號前端(MxFE)設備。

“作為數(shù)據轉換的行業(yè)領導者,ADI不斷尋求為客戶提供最高水平的系統(tǒng)性能,而ADI的時鐘IC是提高系統(tǒng)性能的關鍵,”產品線總監(jiān)Kevin Kattmann表示。高速轉換器Analog Devices。 “隨著頻率和數(shù)據速率越來越高,系統(tǒng)的精度和轉換器的性能越來越受到時鐘信號質量的限制.ADI的新系列時鐘IC結合了同類最佳的信號完整性和創(chuàng)新功能,允許客戶實現(xiàn)最佳系統(tǒng)性能,同時大大簡化時鐘樹設計任務?!?/p>

ADI公司的時鐘IC產品包括時鐘分配和時鐘生成器件。

ADI的時鐘分配IC - AD9510,AD9511和AD9512

ADI公司的時鐘分配IC系列包括AD9510,AD9511和AD9512。與其他解決方案相比,這些器件在寬頻率范圍內具有亞皮秒級性能,集成度更高,可編程性更強。

具有亞皮秒抖動的低相位噪聲時鐘輸出

低相位噪聲和低抖動是降低信號路徑中總噪聲的關鍵。 ADI的時鐘分配IC具有LVPECL輸出,以及用戶可選的LVDS和CMOS選項:

LVPECL輸出工作在800 MHz,附加抖動小于250 fs(飛秒)rms。

LVDS和CMOS輸出分別工作在800 MHz和250 MHz。

在LVDS和CMOS模式下,附加抖動均小于300 fs rms。

LVPECL和LVDS時鐘輸出的電壓電平均可編程,允許系統(tǒng)設計人員確定給定應用的最佳電壓擺幅。 AD9510提供最大的靈活性,混合LVPECL,LVDS和CMOS邏輯,總共8個獨立時鐘輸出。對于需要較少輸出的設計,AD9511和AD9512將五個獨立輸出封裝在更小的封裝中,同時降低功耗。

可編程分頻器

通過使用具有顯著增強功能的分頻器,ADI的時鐘分配IC消除了產生門延遲和相移所需的額外元件。每個時鐘分頻器可編程為1到32之間的任何整數(shù)比,在處理一個PCB(印刷電路板)上的多個頻率時提供靈活性。除法功能還包括用戶可選擇的偏移字,用于實現(xiàn)通道到通道的相位控制。由于器件在分頻器模塊內部執(zhí)行相位控制,因此它們比相應的分立器件實現(xiàn)更低的抖動。

可編程延遲

ADI的時鐘分配IC具有片上可編程延遲,允許用戶調整數(shù)據轉換器和數(shù)字ASICFPGA之間的設置和保持時間要求(現(xiàn)場) - 可編程門陣列)和數(shù)字上/下變頻器,無需添加額外的時鐘硬件。所有三款AD951x產品均包含至少一個精細延遲調節(jié)通道,可編程滿量程范圍為1 ns至10 ns。 6位延遲字提供64種獨特的延遲設置,步長低至16 ps。

集成PLL頻率合成器內核

AD9510和AD9511均集成了低電平相位噪聲,1.5 GHz PLL頻率合成器核心芯片。 PLL針對時鐘應用進行了優(yōu)化,包括可編程參考分頻器,低噪聲相位頻率檢測器,精密電荷泵和可編程反饋分頻器。對于不需要片上PLL的應用,AD9512提供兩個1.5 GHz時鐘輸入和五個獨立時鐘輸出。

可用性和定價

AD9510現(xiàn)已開始提供樣片,并于2005年2月開始量產.AD9511和AD9512開始采樣于2004年12月,量產于2005年3月.AD9510采用64引腳LFCSP(引腳架構芯片級封裝),千片批購價為每片11.95美元。所有三款AD951x產品均可在-40C至+ 85C的擴展工業(yè)范圍內工作。

ADI的時鐘IC是提高系統(tǒng)性能的關鍵

Click to Enlarge

ADI的時鐘發(fā)生器IC

除時鐘分配外,ADI還支持今年早些時候發(fā)布的AD9540的時鐘生成。 AD9540時鐘發(fā)生器專為滿足高性能數(shù)據轉換器嚴格的時鐘要求而設計,有助于降低系統(tǒng)成本并提供寶貴的靈活性。 AD9540具有高性能PLL電路,包括靈活的200 MHz相位頻率檢測器和數(shù)字可編程電荷泵電流。該器件還提供低抖動(小于700 fs rms),655 MHz CML模式(PECL兼容)輸出驅動器,具有可編程壓擺率。支持高達2.7 GHz的外部VCO(壓控振蕩器)速率。極其精細的頻率調諧分辨率(48位調諧字)和14位相位調整可實現(xiàn)對輸出相位和頻率的超精確控制。 AD9540的額定工作溫度范圍為-40°C至+ 85°C擴展工業(yè)溫度范圍。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • ADI
    ADI
    +關注

    關注

    151

    文章

    46104

    瀏覽量

    277314
  • 分頻器
    +關注

    關注

    43

    文章

    536

    瀏覽量

    53375
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    LMX1204:高性能低噪聲時鐘利器的深度剖析

    LMX1204:高性能低噪聲時鐘利器的深度剖析 引言 在當今高速電子系統(tǒng)設計中,時鐘信號的質量對系統(tǒng)性能起著至關重要的作用。低噪聲、高頻率的
    的頭像 發(fā)表于 02-06 16:30 ?901次閱讀

    攻克網絡通信時鐘挑戰(zhàn):高性能差分晶振解決方案

    ,正成為應對高端網絡通信時鐘挑戰(zhàn)的關鍵解決方案。一、DXO差分輸出振蕩器優(yōu)勢差分晶振相較于傳統(tǒng)單端(CMOS)晶振能夠顯著提升系統(tǒng)性能,主要體現(xiàn)在:抗干擾能力強:
    的頭像 發(fā)表于 02-05 09:59 ?610次閱讀
    攻克網絡通信<b class='flag-5'>時鐘</b>挑戰(zhàn):高<b class='flag-5'>性能</b>差分晶振解決方案

    Linux系統(tǒng)性能調試工具—strace

    今天給大家分享一個linux內核自帶的調試工具,該工具可用于查看和定位系統(tǒng)問題,進程運行過程探索,進行進程監(jiān)控,對每個系統(tǒng)調用都可以監(jiān)測,有助于我們優(yōu)化系統(tǒng)性能
    的頭像 發(fā)表于 01-30 17:03 ?1913次閱讀
    Linux<b class='flag-5'>系統(tǒng)性能</b>調試工具—strace

    Linux系統(tǒng)性能優(yōu)化與調試的思路?

    在開發(fā)過程中,對系統(tǒng)性能的要求越來越高,在求職的過程中很多崗位不單單是要求驅動開發(fā)或者系統(tǒng)開發(fā),會解決系統(tǒng)性能瓶頸問題,往往是加分項,有些公司特別是大廠都會把性能優(yōu)化單獨劃分一個崗位。
    的頭像 發(fā)表于 01-30 16:58 ?627次閱讀
    Linux<b class='flag-5'>系統(tǒng)性能</b>優(yōu)化與調試的思路?

    深度解讀Linux系統(tǒng)性能瓶頸定位策略

    在實際生產環(huán)境中,系統(tǒng)性能問題往往來得突然又難以定位。某天下午,你可能會接到告警:電商平臺響應時間從平時的200ms突然飆升到2秒,用戶投訴激增,運營團隊焦急萬分。這時候,如何快速準確地找到性能瓶頸,就成了運維工程師的核心能力。
    的頭像 發(fā)表于 01-26 17:42 ?805次閱讀

    探索LMX1860-SEP:高性能時鐘解決方案

    探索LMX1860-SEP:高性能時鐘解決方案 在電子設計領域,時鐘信號的穩(wěn)定性和低噪聲特性對于系統(tǒng)性能至關重要。今天,我們將深入探討一款高性能
    的頭像 發(fā)表于 01-26 10:30 ?230次閱讀

    提高系統(tǒng)效率幾個誤解解析

    :CPU用大一點的CACHE,就應該快了 點 評:CACHE的增大,并不一定就導致系統(tǒng)性能提高,在某些情況下關閉CACHE反而比使用CACHE還快。原因是搬到CACHE中的數(shù)據必須得到多次 重復使用
    發(fā)表于 12-15 06:09

    時鐘設計優(yōu)化實戰(zhàn)

    1、時鐘設計,芯片性能的節(jié)拍器 在現(xiàn)代 IC 設計中,時鐘網絡的優(yōu)化是實現(xiàn)高性能、高可靠性和低功耗的關鍵
    的頭像 發(fā)表于 10-09 10:07 ?537次閱讀

    Linux系統(tǒng)性能優(yōu)化技巧

    經過10年一線運維經驗,我發(fā)現(xiàn)大多數(shù)工程師只掌握了Linux優(yōu)化的冰山一角。今天分享的這些秘技,能讓你的系統(tǒng)性能提升200%以上!
    的頭像 發(fā)表于 08-27 14:34 ?969次閱讀

    精準時鐘,驅動未來 ----瀾起科技發(fā)布多款高性能時鐘芯片

    ,將為人工智能、高速通信、工業(yè)控制等關鍵領域提供精準、可靠的時鐘信號支撐。 瀾起科技高性能時鐘芯片 作為電子系統(tǒng)的"心臟",
    的頭像 發(fā)表于 08-08 08:54 ?888次閱讀

    Linux系統(tǒng)性能調優(yōu)方案

    關鍵要點預覽:本文將深入解析Linux系統(tǒng)性能瓶頸的根本原因,提供可直接落地的調優(yōu)方案,讓你的系統(tǒng)性能提升30-50%!
    的頭像 發(fā)表于 08-06 17:49 ?879次閱讀

    Linux系統(tǒng)性能指南

    Linux服務器運行了很多應用,在高負載下,服務器可能會出現(xiàn)性能瓶頸,例如CPU利用率過高、內存不足、磁盤I/O瓶頸等,從而導致系統(tǒng)卡頓,服務無法正常運行等問題。所以針對以上問題,可以通過調整內核參數(shù)和系統(tǒng)的相關組件,優(yōu)化應用程
    的頭像 發(fā)表于 06-23 14:12 ?1787次閱讀
    Linux<b class='flag-5'>系統(tǒng)性能</b>指南

    升降速曲線對直線電機系統(tǒng)性能影響的研究

    速曲線對直線電機系統(tǒng)性能影響的研究.pdf【免責聲明】本文系網絡轉載,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請第一時間告知,刪除內容!
    發(fā)表于 06-17 08:48

    利用ADC提高汽車系統(tǒng)性能

    汽車行業(yè)的自動化和數(shù)字化趨勢日益明顯,從高級駕駛輔助系統(tǒng)(ADAS)到信息娛樂系統(tǒng),現(xiàn)代汽車越來越依賴數(shù)字技術。
    的頭像 發(fā)表于 06-06 15:48 ?2309次閱讀
    利用ADC<b class='flag-5'>提高</b>汽車<b class='flag-5'>系統(tǒng)性能</b>

    HMC347ALP3E單刀雙擲SPDT射頻開關ADI

    。 低插入損耗:1.8 dB @ 10 GHz,確保信號傳輸?shù)母咝浴?非反射設計:減少信號反射,提高系統(tǒng)性能。 封裝:采用 3x3 mm QFN 表貼封裝,適合高密度 PCB 設計。 電氣特性 控制
    發(fā)表于 03-14 09:45