91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

怎樣在PCB設(shè)計中消除反射噪聲

PCB線路板打樣 ? 來源:ct ? 2019-09-10 17:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

什么是反射噪音?它對定制PCB的功能有什么影響?如何通過更好的設(shè)計實踐來緩解它?

這篇文章是受到“信號完整性院長”啟發(fā)的系列文章之一,Eric Bogatin博士在Altium Live 2018上的主題演講。

該系列的其他文章包括:

什么是電感以及它如何應(yīng)用于接地反彈?

如何減少接地反彈:使用PCB設(shè)計降低噪聲最佳實踐。

最小阻抗路徑:如何使用返回路徑實現(xiàn)更好的PCB設(shè)計

本文重點(diǎn)介紹反射噪聲以及如何通過智能布局減少噪聲選擇。

什么是反射噪聲?

每當(dāng)我們從PCB上的一個數(shù)字集成電路向另一個數(shù)字集成電路發(fā)送信號時,我們就會改變狀態(tài)。信號線。狀態(tài)的變化以及電磁場中伴隨的變化可以描述為當(dāng)波在電路中移動時的波。波浪是將能量從一個位置傳遞到另一個位置的現(xiàn)象,導(dǎo)體引導(dǎo)傳播路徑。

怎樣在PCB設(shè)計中消除反射噪聲

當(dāng)電線的電位發(fā)生變化時,這是對電線周圍磁能的一種藝術(shù)印象。

當(dāng)反射噪聲產(chǎn)生時電磁波遇到從一個介質(zhì)到下一個介質(zhì)的邊界。當(dāng)波遇到邊界時,部分能量作為信號傳播,部分能量被反射。

怎樣在PCB設(shè)計中消除反射噪聲

這個動畫說明,當(dāng)波浪從一種介質(zhì)傳播到另一種介質(zhì)時,并非所有能量都被傳輸 - 一部分能量被反射回其源頭。

對于電氣工程師來說,發(fā)生這種邊界的介質(zhì)通常用其電阻來描述;也就是說,邊界是阻抗變化的地方。

阻抗由電阻和電抗元件組成。電阻器將電路的能量作為熱量耗散。電路中的可恢復(fù)能量存在于滲透并圍繞導(dǎo)體,電感器電容器的電磁場中。

每當(dāng)電路中的阻抗發(fā)生變化時,一定量的反射將會發(fā)生。反射波將返回下一個邊界(阻抗發(fā)生變化的位置)并再次反射。

怎樣在PCB設(shè)計中消除反射噪聲

此1D波形圖顯示了兩點(diǎn)之間反射的波脈沖。能量隨時間/距離衰減。

該過程將無限期地持續(xù),直到能量被電路吸收或消散到環(huán)境中。

為什么反射噪聲成問題?

對于信號線,驅(qū)動器接收器上會有反射點(diǎn)。工程師的工作是盡量減少反射信號的數(shù)量,并通過阻抗匹配最大化傳輸信號的數(shù)量。

如果不可能,額外的能量需要在積累和淹沒之前消散。輸出帶有噪聲的信號。

如果反射脈沖的能量在下一個脈沖產(chǎn)生之前沒有消散,那么能量將累積并增加一種稱為疊加的現(xiàn)象。幸運(yùn)的是,信號在通過電阻元件時會衰減。所以一個簡單的串聯(lián)電阻將消除大多數(shù)振鈴。

評估數(shù)字信號中的噪聲

傅里葉定理教導(dǎo)任何波或波脈沖都可以分解成一系列正弦和/或余弦波。如果你想更深入地了解這個概念,我推薦這個視頻在伊利諾伊大學(xué)的Bill Hammack的諧波分析儀上。

如果你有一個足夠小的上升/下降時間,一個脈沖可以保持?jǐn)?shù)十個小振幅波。

在下圖中,您可以看到無阻尼數(shù)字信號切換邏輯狀態(tài)從低到高。

怎樣在PCB設(shè)計中消除反射噪聲

TI Lightcrafter上捕獲的無阻尼數(shù)字信號(黃色,通道1),因為它將邏輯狀態(tài)從低切換為現(xiàn)在看看下面的圖像,其中左圖顯示了復(fù)合波脈沖通過逐漸疊加的減小幅度的奇次諧波而產(chǎn)生的復(fù)合波脈沖,現(xiàn)在看看下面的圖像。原始波。對于實際感興趣的信號,我們可以將波形分解為一系列正弦波。

怎樣在PCB設(shè)計中消除反射噪聲

如上圖所示,真正的數(shù)字信號具有較大的帶寬,并且該能量的任何部分都可能在電路中產(chǎn)生共振。這與具有非常窄的帶寬且易于計算共振的RF信號形成對比。

如果你設(shè)法產(chǎn)生駐波,你將產(chǎn)生巨大的噪聲源,可以壓倒附近的任何信號線

怎樣在PCB設(shè)計中消除反射噪聲

這個gif表明在特定波長反射的波(橙色)可以與其反射相結(jié)合(藍(lán)色)創(chuàng)建一個高振幅駐波(綠色)。這種現(xiàn)象將發(fā)生在1/2波長的奇整數(shù)倍處,其中波長是跡線長度的兩倍。

如何降低反射噪聲

您可以使用幾種方法來管理設(shè)計中的反射噪聲。以下是您可以使用的一些技術(shù)的概述。

保持恒定阻抗

您應(yīng)該考慮的第一件事是如何保持跟蹤的恒定阻抗只要有可能。請記?。寒?dāng)阻抗發(fā)生變化時會發(fā)生反射。

計算跡線的阻抗

為了保持恒定的阻抗,你要'我需要能夠計算出跡線的阻抗。您的PCB程序應(yīng)該允許您這樣做,但也有在線工具可供使用。

一旦確定了跟蹤和空間寬度,請沿著路線維護(hù)它們。

跡線的一致性

要保持差分對或單端跡線的恒定阻抗,必須保持恒定的跡線寬度,恒定間距和常數(shù)與所有其他導(dǎo)體分離。如果使用隨機(jī)軌跡在阻抗控制對上進(jìn)行路由,則會改變阻抗并創(chuàng)建反射點(diǎn)。

怎樣在PCB設(shè)計中消除反射噪聲

使用阻抗變化的阻抗匹配電路

當(dāng)你必須改變時阻抗(例如從線性放大器天線),使用阻抗匹配電路(使用史密斯圖表,在線工具等計算......)。

減少反射點(diǎn)

您還可以考慮如何首先減少反射點(diǎn)的出現(xiàn)。

在電路板邊緣觀察過孔

對于高速電路設(shè)計人員來說,Vias可能是個問題。如果通孔超出信號走線延伸到未使用的層,則電路的阻抗會突然改變。在電路板邊緣的過渡處,存在阻抗不匹配,因為跡線離開通孔(~50-150歐姆)并進(jìn)入空氣(~377歐姆)。這會在該位置產(chǎn)生反射點(diǎn),嚴(yán)重降低信號。

反鉆您的過濾器

解決方案是讓您的PCB制造商“反鉆”您的過孔在未使用的外層上從板上移除通孔。反鉆通過顯著改善邏輯轉(zhuǎn)換。

來自Sanmina-SCI的反鉆過孔

緩解現(xiàn)有反射噪聲

使用阻尼電阻

另一項重要技術(shù)是在所有驅(qū)動信號源附近串聯(lián)使用阻尼電阻,并具有快速上升/下降時間。這有時被稱為緩沖電阻。

任何發(fā)生的信號反射都將每次通過電阻器都會快速衰減。這些通常是靠近驅(qū)動信號源(例如,時鐘源,GPIO等)放置的<100Ω電阻。

一般的想法是創(chuàng)建一個阻尼電路 - 信號上升到適當(dāng)?shù)倪壿嬰娖揭淮危瑳]有過多的過沖和振鈴。

摘要

對于高速信號線,保持恒定阻抗對于設(shè)計工作電路至關(guān)重要。將信號從一個IC移動到另一個IC時,請使用阻尼電阻以防止振鈴。

如果您有其他意見或問題,請在下面分享!

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4407

    文章

    23886

    瀏覽量

    424526
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44652
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    淺談晶振PCB設(shè)計的要點(diǎn)

    電路設(shè)計,系統(tǒng)晶振時鐘頻率很高,干擾諧波出來的能量也強(qiáng),諧波除了會從輸入與輸出兩條線導(dǎo)出來外,也會從空間輻射出來,這也導(dǎo)致PCB設(shè)計
    的頭像 發(fā)表于 12-18 17:28 ?724次閱讀
    淺談晶振<b class='flag-5'>在</b><b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的要點(diǎn)

    PCB設(shè)計單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計要點(diǎn)

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計的單點(diǎn)接地與多點(diǎn)接地有什么區(qū)別?單點(diǎn)接地與多點(diǎn)接地區(qū)別與設(shè)計要點(diǎn)。PCB設(shè)計,接地系統(tǒng)的
    的頭像 發(fā)表于 10-10 09:10 ?2106次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計要點(diǎn)

    深度解讀PCB設(shè)計布局準(zhǔn)則

    無論您是進(jìn)行高速設(shè)計,還是正在設(shè)計一塊高速PCB,良好的電路板設(shè)計實踐都有助于確保您的設(shè)計能夠按預(yù)期工作并實現(xiàn)批量生產(chǎn)。本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計
    的頭像 發(fā)表于 09-01 14:24 ?7480次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計</b>布局準(zhǔn)則

    PCB設(shè)計,輕松歸檔,效率倍增!

    PCB設(shè)計一鍵歸檔簡化流程,提升效率,一鍵歸檔,盡在掌握!電子產(chǎn)品設(shè)計領(lǐng)域,PCB設(shè)計工作完成后,需要輸出不同種類的文件給到PCB生產(chǎn)商,產(chǎn)線制造部門,測試部門,同時還需將設(shè)計文件進(jìn)
    的頭像 發(fā)表于 05-26 16:17 ?729次閱讀
    <b class='flag-5'>PCB設(shè)計</b>,輕松歸檔,效率倍增!

    原理圖和PCB設(shè)計的常見錯誤

    電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計
    的頭像 發(fā)表于 05-15 14:34 ?1220次閱讀

    高頻PCB設(shè)計中出現(xiàn)的干擾分析及對策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計所不同的諸多干擾,歸納起來,主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EM)四個方面。通過分析高頻PCB的各種干擾問題,結(jié)合工作實踐,提出了有
    發(fā)表于 04-29 17:39

    DDR模塊的PCB設(shè)計要點(diǎn)

    高速PCB設(shè)計,DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?2920次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計</b>要點(diǎn)

    解決噪聲問題試試從PCB布局布線入手

    路徑。然后,電流路徑?jīng)Q定了器件該低噪聲布局布線設(shè)計的位置。 PCB布局布線指南 第一步:確定電流路徑 開關(guān)轉(zhuǎn)換器設(shè)計
    發(fā)表于 04-22 09:46

    Altium DesignerPCB設(shè)計規(guī)則設(shè)置

    使用 Altium Designer 進(jìn)行PCB設(shè)計時,除了電氣間距(Clearance)等基礎(chǔ)規(guī)則外, 導(dǎo)線寬度、阻焊層、內(nèi)電層連接、銅皮敷設(shè)等規(guī)則也同樣重要 。這些設(shè)置不僅影響布線效率,還決定了成品板的可制造性與可靠性。
    的頭像 發(fā)表于 04-17 13:54 ?8206次閱讀
    Altium Designer<b class='flag-5'>中</b><b class='flag-5'>PCB設(shè)計</b>規(guī)則設(shè)置

    PCB設(shè)計容易遇到的問題

    印制電路板(PCB)設(shè)計是電子產(chǎn)品開發(fā)的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個PCB設(shè)計容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?1168次閱讀

    提升PCB設(shè)計效率的秘訣

    PCB設(shè)計過程,你是否曾為找不到某個元器件而抓狂?或者密密麻麻的器件苦苦排列,只為讓布局更合理?如果你有類似的經(jīng)歷,那你一定不能錯過
    的頭像 發(fā)表于 04-15 10:01 ?1336次閱讀
    提升<b class='flag-5'>PCB設(shè)計</b>效率的秘訣

    PCB設(shè)計的濾波技術(shù):信號處理與電源穩(wěn)定的關(guān)鍵(上)

    濾波PCB設(shè)計扮演著雙重角色:既包括專門的信號濾波器設(shè)計,也涉及大量電源濾波電容的運(yùn)用。濾波之所以不可或缺,主要基于兩方面原因:其一,傳導(dǎo)噪聲無法完全通過其他方式抑制,尤其是信號進(jìn)
    的頭像 發(fā)表于 04-11 18:48 ?2065次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的濾波技術(shù):信號處理與電源穩(wěn)定的關(guān)鍵(上)

    SMT貼片前必知!PCB設(shè)計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設(shè)計進(jìn)行審查和確認(rèn)需關(guān)注哪些問題?SMT貼片加工前的PCB設(shè)計審查流程。SMT貼片加工
    的頭像 發(fā)表于 04-07 10:02 ?1114次閱讀

    PCB Layout的三種走線策略

    布線(Layout)是PCB設(shè)計工程師最基本的工作技能之一。走線的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過Layout得以實現(xiàn)并驗證,由此可見,布線高速PCB設(shè)計
    發(fā)表于 03-13 11:35

    PCB】四層電路板的PCB設(shè)計

    摘要 詳細(xì)介紹有關(guān)電路板的PCB設(shè)計過程以及應(yīng)注意的問題。設(shè)計過程針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線及交互式 布線的優(yōu)點(diǎn)及不足之處;介紹PCB
    發(fā)表于 03-12 13:31