91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB高速是怎樣來界定的

PCB線路板打樣 ? 來源:ct ? 作者:維庫電子市場網(wǎng) ? 2019-09-23 14:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果一個數(shù)字系統(tǒng)的時鐘頻率達到或者超過50MHz,而且工作在這個頻率之上的電路已經(jīng)占到了整個電子系統(tǒng)一定的分量(比如說1/3),這就稱為高速電路。

實際上信號的諧波頻率比信號本身的重復(fù)頻率高,是信號快速變化的上升沿與下降沿引發(fā)了信號傳輸?shù)姆穷A(yù)期結(jié)果。因此,通常約定如果走線傳播延時大于20%驅(qū)動端的信號上升時間,則認為此類信號是高速信號并可能產(chǎn)生傳輸線效應(yīng)。

定義了傳輸線效應(yīng)發(fā)生的前提條件,又如何判斷傳播延時是否大于20%驅(qū)動端的信號上升時間呢?信號上升時間的典型值一般可通過器件手冊查出,而信號的傳播時間在PCB設(shè)計中由實際布線長度和傳播速度決定。例如,“FR4”板上信號傳播速度大約為6in/ns(1in=2.54 cm),但如果過孔多,器件引腳多,速度將降低,高速邏輯器件的信號上升時間大約為0.2ns,則安全的走線長度將不會超過0.24in。

假設(shè)“Tr”為信號上升時問,“TD”為信號線傳播延時,有如下經(jīng)驗法則:如果民≥5TD,信號落在安全區(qū)域;如果2TD≥Tr≥5TD,信號落在不確定區(qū)域;如果Tr≤2TD,信號落在問題區(qū)域。對于落在不確定區(qū)域及問題區(qū)域的信號,應(yīng)該使用高速電路設(shè)計方法。

與低速情況下的數(shù)字設(shè)計相比,高速數(shù)字設(shè)計著重強調(diào)了數(shù)字電路之間用來傳輸信號的路徑和互連,從發(fā)送信號芯片到接收信號芯片間的完整的電流路徑,包括封裝、走線、連接器、插座,以及許多其他的結(jié)構(gòu)。高速數(shù)字電路的設(shè)計主要研究互連對信號傳播的影響、信號間的相互作用,以及和外界的相互作用。

來源:維庫電子市場網(wǎng)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4407

    文章

    23885

    瀏覽量

    424496
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44650
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高速PCB諧振威力,不容小覷

    高速先生成員--姜杰 如果大家對平面諧振腔的印象還停留在方方正正的銅皮上,這篇文章可能會顛覆你的認知…… 高速先生最近在做SMA測試板的仿真時,遇到一個奇怪的現(xiàn)象:同一塊PCB,某些層面走線的
    發(fā)表于 02-03 14:36

    高速PCB諧振威力,不容小覷

    高速PCB諧振威力,不容小覷
    的頭像 發(fā)表于 02-03 14:31 ?114次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>諧振威力,不容小覷

    是德科技高頻高速PCB板全流程測試解決方案

    甚至更高的速率邁進,“高頻高速”已成為PCB行業(yè)的必爭之地。與之一同到來的是更嚴苛的材料Dk/Df控制,更復(fù)雜的阻抗匹配,以及更棘手的信號完整性挑戰(zhàn)。在這個機遇與挑戰(zhàn)并存的時刻,一塊完美的高頻高速
    的頭像 發(fā)表于 01-21 10:52 ?4451次閱讀
    是德科技高頻<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>板全流程測試解決方案

    高速PCB打樣必知:細節(jié)決定成敗,這些點你不能忽視!

    23年P(guān)CBA一站式行業(yè)經(jīng)驗PCBA加工廠家今天為大家講講高速pcb打樣需要注意什么細節(jié)?高速pcb打樣需要注意的細節(jié)。在高速
    的頭像 發(fā)表于 12-16 09:19 ?341次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>打樣必知:細節(jié)決定成敗,這些點你不能忽視!

    高速PCB設(shè)計EMI避坑指南:5個實戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設(shè)計EMI有什么規(guī)則?高速電路PCB設(shè)計EMI方法與技巧。在高速
    的頭像 發(fā)表于 11-10 09:25 ?648次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計EMI避坑指南:5個實戰(zhàn)技巧

    為什么高速信號鏈路 = 芯片 + PCB + 極細同軸線束三者匹配?

    高速信號鏈路的性能,不取決于單一環(huán)節(jié),而是“芯片 + PCB + 極細同軸線束”三者的整體匹配;芯片是信號的源,PCB高速通道,線束是關(guān)鍵橋梁;三者只有協(xié)同優(yōu)化,才能實現(xiàn)
    的頭像 發(fā)表于 11-03 18:48 ?1680次閱讀
    為什么<b class='flag-5'>高速</b>信號鏈路 = 芯片 + <b class='flag-5'>PCB</b> + 極細同軸線束三者匹配?

    SILEX希高速圖像傳輸解決方案

    SILEX希高速圖像傳輸解決方案
    的頭像 發(fā)表于 08-27 11:25 ?646次閱讀

    高速PCB鋪銅到底怎么鋪

    在日常PCB設(shè)計中,我們經(jīng)常會看到整版大面積鋪銅,看起來既專業(yè)又美觀,好像已經(jīng)成了“默認操作”。但你真的了解這樣做的后果嗎?尤其是在電源類板子和高速信號板中,鋪銅可不是越多越好,處理不好反而會影響電氣性能甚至埋下安全隱患!
    的頭像 發(fā)表于 07-24 16:25 ?3356次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>鋪銅到底怎么鋪

    高速AC耦合電容挨得很近,PCB串擾會不會很大……

    高速先生成員--黃剛 做過類似CPU服務(wù)器板PCB設(shè)計的朋友都知道,CPU與CPU之間會有很多很多對高速互連的走線,也就是很多圈內(nèi)人稱為Interlaken的走線。你說這一大把互聯(lián)的高速
    發(fā)表于 07-22 16:56

    第1000座高速公路換電站上線運營

    近日,蔚第1,000座高速公路換電站——蔚換電站|G5011蕪合高速福山服務(wù)區(qū)合肥方向正式上線運營,蔚宣布完成
    的頭像 發(fā)表于 07-14 14:28 ?960次閱讀

    高速PCB設(shè)計挑戰(zhàn) Allegro Skill布線功能 自動創(chuàng)建match_group

    在進行高速PCB設(shè)計的過程中,常常會遇到一個挑戰(zhàn),那就是高速信號的時序匹配問題。為了確保信號的同步到達,設(shè)計者需要對特定的高速信號組進行等長設(shè)計。手動進行這樣的操作可能會非常繁瑣且容易
    的頭像 發(fā)表于 06-16 11:54 ?2427次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計挑戰(zhàn)  Allegro Skill布線功能 自動創(chuàng)建match_group

    高頻高速PCB測試解決方案

    高頻高速PCB廣泛應(yīng)用于AI、高速通信、數(shù)據(jù)中心和消費電子等領(lǐng)域。其性能的穩(wěn)定性和可靠性決定了整個系統(tǒng)的信號完整性和運行效率。高速PCB產(chǎn)業(yè)
    的頭像 發(fā)表于 05-20 09:13 ?1877次閱讀
    高頻<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>測試解決方案

    PCB設(shè)計如何用電源去耦電容改善高速信號質(zhì)量

    PCB設(shè)計電源去耦電容改善高速信號質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?798次閱讀
    <b class='flag-5'>PCB</b>設(shè)計如何用電源去耦電容改善<b class='flag-5'>高速</b>信號質(zhì)量

    高速PCB板的電源布線設(shè)計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進入新的時代后,這對于PCB板的設(shè)計提出了更高的要求。本文正是基于這種背景下,對高速PCB設(shè)計中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    高速PCB設(shè)計基礎(chǔ)篇

    基本概念 v 高速電路定義 v 電磁干擾(EMI)和 電磁兼容(EMC) v 信號完整性(signal integrity) v 反射(reflection) v 串擾(crosstalk
    發(fā)表于 04-21 15:50