91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

達芬奇架構的優(yōu)勢

姚小熊27 ? 來源:lw ? 作者:新浪科技 ? 2019-09-09 11:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2019年6月,華為發(fā)布全新8系列手機SoC芯片麒麟810,首次采用華為自研達芬奇架構NPU,實現(xiàn)業(yè)界領先端側AI算力,在業(yè)界公認的蘇黎世聯(lián)邦理工學院推出的AI Benchmark榜單中,搭載麒麟810的手機霸榜TOP3,堪稱華為AI芯片的“秘密武器”,這其中華為自研的達芬奇架構舉足輕重。那么,達芬奇架構AI實力究竟怎么樣?一起來深入了解下。

源起:為什么要做達芬奇架構?

華為預測,到2025年全球的智能終端數(shù)量將會達到400億臺,智能助理的普及率將達到90%,企業(yè)數(shù)據(jù)的使用率將達到86%??梢灶A見,在不久的將來,AI將作為一項通用技術極大地提高生產(chǎn)力,改變每個組織和每個行業(yè)?;谶@樣的愿景,華為在2018全聯(lián)接大會上提出全棧全場景AI戰(zhàn)略。作為重要的技術基礎,AI芯片在其中發(fā)揮著重要作用,而華為也基于AI芯片提供了完整的解決方案,加速使能AI產(chǎn)業(yè)化。

為了實現(xiàn)AI在多平臺多場景之間的協(xié)同,華為創(chuàng)新設計達芬奇計算架構,在不同體積和功耗條件下提供強勁的AI算力。

初見:達芬奇架構的核心優(yōu)勢

達芬奇架構,是華為自研的面向AI計算特征的全新計算架構,具備高算力、高能效、靈活可裁剪的特性,是實現(xiàn)萬物智能的重要基礎。具體來說,達芬奇架構采用3D Cube針對矩陣運算做加速,大幅提升單位功耗下的AI算力,每個AI Core可以在一個時鐘周期內實現(xiàn)4096個MAC操作,相比傳統(tǒng)的CPUGPU實現(xiàn)數(shù)量級的提升。

同時,為了提升AI計算的完備性和不同場景的計算效率,達芬奇架構還集成了向量、標量、硬件加速器等多種計算單元。同時支持多種精度計算,支撐訓練和推理兩種場景的數(shù)據(jù)精度要求,實現(xiàn)AI的全場景需求覆蓋。 深耕:達芬奇架構的AI硬實力

科普1:常見的AI運算類型有哪些?在了解達芬奇架構的技術之前,我們先來弄清楚一下幾種AI運算數(shù)據(jù)對象:

標量(Scalar):由單獨一個數(shù)組成

向量(Vector):由一組一維有序數(shù)組成,每個數(shù)由一個索引(index)標識

矩陣(Matrix):由一組二維有序數(shù)組成,每個數(shù)由兩個索引(index)標識

張量(Tensor):由一組n維有序數(shù)組成,每個數(shù)由n個索引(index)標識

其中,AI計算的核心是矩陣乘法運算,計算時由左矩陣的一行和右矩陣的一列相乘,每個元素相乘之后的和輸出到結果矩陣。在此計算過程中,標量(Scalar)、向量(Vector)、矩陣(Matrix)算力密度依次增加,對硬件的AI運算能力不斷提出更高要求。 典型的神經(jīng)網(wǎng)絡模型計算量都非常大,這其中99%的計算都需要用到矩陣乘,也就是說,如果提高矩陣乘的運算效率,就能最大程度上提升AI算力——這也是達芬奇架構設計的核心:以最小的計算代價增加矩陣乘的算力,實現(xiàn)更高的AI能效。 科普2:各單元角色分工揭秘,Da Vinci Core是如何實現(xiàn)高效AI計算的?在2018年全聯(lián)接大會上,華為推出AI芯片Ascend 310(昇騰310),這是達芬奇架構的首次亮相,Ascend 310相當于AI芯片中的NPU。

其中,Da Vinci Core只是NPU的一個部分,Da Vinci Core內部還細分成很多單元,包括核心的3D Cube、Vector向量計算單元、Scalar標量計算單元等,它們各自負責不同的運算任務實現(xiàn)并行化計算模型,共同保障AI計算的高效處理。

3D Cube矩陣乘法單元:算力擔當

剛才已經(jīng)提到,矩陣乘是AI計算的核心,這部分運算由3D Cube完成,Buffer L0A、L0B、L0C則用于存儲輸入矩陣和輸出矩陣數(shù)據(jù),負責向Cube計算單元輸送數(shù)據(jù)和存放計算結果。

Vector向量計算單元:靈活的多面手

雖然Cube的算力很強大,但只能完成矩陣乘運算,還有很多計算類型要依靠Vector向量計算單元來完成。Vector的指令相對來說非常豐富,可以覆蓋各種基本的計算類型和許多定制的計算類型。

Scalar標量計算單元:流程控制的管家

Scalar標量運算單元主要負責AI Core的標量運算,功能上可以看作一個小CPU,完成整個程序的循環(huán)控制,分支判斷,Cube、Vector等指令的地址和參數(shù)計算以及基本的算術運算等。 科普3:3D Cube計算方式的獨特優(yōu)勢是什么?不同于以往的標量、矢量運算模式,華為達芬奇架構以高性能3D Cube計算引擎為基礎,針對矩陣運算進行加速,大幅提高單位面積下的AI算力,充分激發(fā)端側AI的運算潛能。以兩個N*N的矩陣A*B乘法為例:如果是N個1D 的MAC,需要N^2(即N的2次方)的cycle數(shù);如果是1個N^2的2D MAC陣列,需要N個Cycle;如果是1個N維3D的Cube,只需要1個Cycle。

圖中計算單元的數(shù)量只是示意,實際可靈活設計

華為創(chuàng)新設計的達芬奇架構將大幅提升算力,16*16*16的3D Cube能夠顯著提升數(shù)據(jù)利用率,縮短運算周期,實現(xiàn)更快更強的AI運算。這是什么意思呢?舉例來說,同樣是完成4096次運算,2D結構需要64行*64列才能計算,3D Cube只需要16*16*16的結構就能算出。其中,64*64結構帶來的問題是:運算周期長、時延高、利用率低。 達芬奇架構的這一特性也完美體現(xiàn)在麒麟810上。作為首款采用達芬奇架構NPU的手機SoC芯片,麒麟810實現(xiàn)強勁的AI算力,在單位面積上實現(xiàn)最佳能效,F(xiàn)P16精度和INT8量化精度業(yè)界領先,搭載這款SoC芯片的華為Nova 5、Nova 5i Pro及榮耀9X手機已上市,為廣大消費者提供多種精彩的AI應用體驗。 同時,麒麟810再度賦能HiAI生態(tài),支持自研中間算子格式IR開放,算子數(shù)量多達240+,處于業(yè)內領先水平。更多算子、開源框架的支持以及提供更加完備的工具鏈將助力開發(fā)者快速轉換集成基于不同AI框架開發(fā)出的模型,極大地增強了華為HiAI移動計算平臺的兼容性、易用性,提高開發(fā)者的效率,節(jié)約時間成本,加速更多AI應用的落地。

預見:達芬奇架構解鎖AI無限可能

基于靈活可擴展的特性,達芬奇架構能夠滿足端側、邊緣側及云端的應用場景,可用于小到幾十毫瓦,大到幾百瓦的訓練場景,橫跨全場景提供最優(yōu)算力。

以Ascend芯片為例,Ascend-Nano可以用于耳機電話等IoT設備的使用場景;Ascend-Tiny和Ascend-Lite用于智能手機的AI運算處理;在筆記本電腦等算力需求更高的便攜設備上,由Ascend 310(Ascend-Mini)提供算力支持;而邊緣側服務器上則需要由Multi-Ascend 310完成AI計算;至于超復雜的云端數(shù)據(jù)運算處理,則交由算力最高可達256 TFLOPS@FP16的Ascend 910(Ascend-Max)來完成。正是由于達芬奇架構靈活可裁剪、高能效的特性,才能實現(xiàn)對上述多種復雜場景的AI運算處理。 同時,選擇開發(fā)統(tǒng)一架構也是一個非常關鍵的決策。統(tǒng)一架構優(yōu)勢很明顯,那就是對廣大開發(fā)者非常利好?;谶_芬奇架構的統(tǒng)一性,開發(fā)者在面對云端、邊緣側、端側等全場景應用開發(fā)時,只需要進行一次算子開發(fā)和調試,就可以應用于不同平臺,大幅降低了遷移成本。不僅開發(fā)平臺語言統(tǒng)一,訓練和推理框架也是統(tǒng)一的,開發(fā)者可以將大量訓練模型放在本地和云端服務器,再將輕量級的推理工作放在移動端設備上,獲得一致的開發(fā)體驗。

在算力和技術得到突破性提升后,AI將廣泛應用于智慧城市、自動駕駛、智慧新零售、機器人、工業(yè)制造、云計算AI服務等場景。華為輪值董事長徐直軍在2018華為全聯(lián)接大會上表示,“全場景意味著可以實現(xiàn)智能無所不及,全棧意味著華為有能力為AI應用開發(fā)者提供強大的算力和應用開發(fā)平臺;有能力提供大家用得起、用得好、用得放心的AI,實現(xiàn)普惠AI”。 未來,AI將應用更加廣泛的領域,并逐漸覆蓋至生活的方方面面。達芬奇架構作為AI運算的重要技術基礎,將持續(xù)賦能AI應用探索,為各行各業(yè)的AI應用場景提供澎湃算力。

8月23日,采用達芬奇架構的又一款“巨無霸”將正式商用發(fā)布,這就是最新款的AI芯片Ascend 910,同時與之配套的新一代AI開源計算框架MindSpore也將同時亮相

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 智能
    +關注

    關注

    8

    文章

    1751

    瀏覽量

    122111
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    采用Prefetch+Cache架構有什么優(yōu)勢?

    我看官方說,采用Prefetch+Cache架構同頻CoreMark 計算力/功耗比超越同類產(chǎn)品,這優(yōu)勢就是低功耗么?要是具體芯片比較的話,應該怎么比?
    發(fā)表于 12-11 07:35

    輕松做出漂亮的LabVIEW界面-FlateUI2.0

    ,某種意義上將也是它的劣勢。 知識爆炸的年代,難得的是深耕某一個領域和技術,幾十年如一日,始終保持著熱情。 在我的認知里,啥都會=啥都不會,除非你是達芬奇那樣的天才。 不好意思,廢話有點多了,小伙伴們可以在
    發(fā)表于 12-05 14:37

    開發(fā)者指南 | 華為昇騰Ascend310B啟動鏡像制作與燒寫全攻略

    (Ascend310B)是一款高性能、低功耗的AI處理器,專為邊緣計算和推理應用場景而設計。它基于華為自研的達芬奇架構,具備強大的計算能力和高效的運算效率,能夠支持多
    的頭像 發(fā)表于 11-24 18:03 ?2048次閱讀
    開發(fā)者指南 | 華為昇騰Ascend310B啟動鏡像制作與燒寫全攻略

    高集成度、全數(shù)字化架構!SPAD-SoC優(yōu)勢和技術路線

    ),作為激光雷達的“數(shù)字心臟”,正憑借高度集成化和全數(shù)字化架構,重塑整個行業(yè)的格局。 ? SPAD-SoC 技術優(yōu)勢:高集成度、全數(shù)字化架構 ? SPAD-SoC是一種先進架構,它將S
    的頭像 發(fā)表于 11-24 07:16 ?8587次閱讀

    芯源MCU架構是不是基本都是ARM架構?還有其他的架構嗎?

    芯源MCU架構是不是基本都是ARM架構?還有其他的架構嗎?
    發(fā)表于 11-20 06:21

    常用 MCU 架構對比:ARM、AVR、PIC、RISC-V

    能影響系統(tǒng)穩(wěn)定性和成本。本文梳理了目前常見的四大MCU架構,幫助你快速了解各自優(yōu)勢、局限及應用場景,讓你在項目設計階段就能做出明智選擇。ARM架構代表產(chǎn)品:STM
    的頭像 發(fā)表于 11-17 10:54 ?1648次閱讀
    常用 MCU <b class='flag-5'>架構</b>對比:ARM、AVR、PIC、RISC-V

    正點原子FPGA達芬奇PRO核心板無法連接vivado,求救?。?!

    我自己畫的底板,底板主要提供5V、接地以及JTAG連接器。但是插上XC7A35T的核心板后,vivado顯示找不到target(vivado截圖見圖1)。圖2-3是我的底板原理圖,原理圖和pcb文件在附件,求大佬指點迷津??!*附件:PCB_Project_1.rar
    發(fā)表于 10-13 16:05

    宏集分享 | 集中式架構還是分布式架構?SCADA架構選型的新趨勢

    成為每家企業(yè)在部署SCADA系統(tǒng)時必須面對的重要抉擇。本篇文章將帶你全面了解不同SCADA架構優(yōu)勢與局限,以及像宏集CODRA這樣的行業(yè)先行者如何通過“Edget
    的頭像 發(fā)表于 08-08 18:15 ?661次閱讀
    宏集分享 | 集中式<b class='flag-5'>架構</b>還是分布式<b class='flag-5'>架構</b>?SCADA<b class='flag-5'>架構</b>選型的新趨勢

    驅動下一代E/E架構的神經(jīng)脈絡進化—10BASE-T1S

    隨著“中央+區(qū)域”架構的演進,10BASE-T1S憑借其獨特優(yōu)勢,將成為驅動下一代汽車電子電氣(E/E)架構“神經(jīng)系統(tǒng)”進化的關鍵技術。
    的頭像 發(fā)表于 07-08 18:17 ?797次閱讀
    驅動下一代E/E<b class='flag-5'>架構</b>的神經(jīng)脈絡進化—10BASE-T1S

    GPU架構深度解析

    、游戲娛樂等領域。本文將深入探討GPU架構的演變歷程、核心組件以及其在不同應用場景中的優(yōu)勢。1、GPU架構的演變早期的GPU采用固定功能流水線架構,專為圖形渲染任務而
    的頭像 發(fā)表于 05-30 10:36 ?1852次閱讀
    GPU<b class='flag-5'>架構</b>深度解析

    關于FLASHXIP下載問題求解

    1、環(huán)境是: Nuclei Studio IDE for C/C++ Developers Version: 2023-10 2、開發(fā)板是正點原子達芬奇 這是跑不起來程序,不知道是什么原因還望高手指導一下
    發(fā)表于 04-17 07:21

    汽車電氣架構中的電源架構

    隨著汽車電子化、智能化的快速發(fā)展,汽車電氣架構(E/E架構)已成為現(xiàn)代汽車的核心技術之一。
    的頭像 發(fā)表于 03-29 11:25 ?995次閱讀

    HBM技術的優(yōu)勢和應用場景

    近年來隨著人工智能浪潮的興起,數(shù)據(jù)中心和服務器市場對于內存性能的要求達到了前所未有的高度。HBM(高帶寬內存)憑借其卓越的性能優(yōu)勢,如高帶寬、低功耗、高集成度和靈活的架構,成為了這一領域的“香餑餑”,炙手可熱。
    的頭像 發(fā)表于 03-25 17:26 ?6452次閱讀
    HBM技術的<b class='flag-5'>優(yōu)勢</b>和應用場景

    龍芯中科發(fā)布2024年版龍架構生態(tài)白皮書

    近日,《龍架構生態(tài)白皮書(2024年)》正式發(fā)布。經(jīng)過三年轉型發(fā)展,龍芯自主CPU設計達到國際主流水平,基于龍架構CPU的新一代產(chǎn)品性能倍增、成本倍降,自主優(yōu)勢轉化為性價比和軟件生態(tài)優(yōu)勢
    的頭像 發(fā)表于 03-25 16:49 ?1536次閱讀

    FLASHXIP程序跑不起來是怎么回事?

    1、環(huán)境是: Nuclei Studio IDE for C/C++ Developers Version: 2023-10 2、開發(fā)板是正點原子達芬奇 這是跑不起來程序,不知道是什么原因還望高手指導一下
    發(fā)表于 03-07 14:20