“Simulation”。將“-L UVM”開關添加到位于“compilation”選項卡下的 xsim.compile.xvlog.more_options 以及位于“Elaboration”選項卡下的 xsim.elaborate.xelab_more_options(請參閱以下截屏)。此開關是使用預編譯的 UVM 庫所必需的。" />

91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Vivado仿真器中的通用驗證方法學(UVM)支持

YCqV_FPGA_EETre ? 來源:FPGA開發(fā)圈 ? 2020-06-03 16:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Vivado 集成設計環(huán)境支持將通用驗證方法學 (UVM) 應用于Vivado 仿真器。

Vivado 提供了預編譯的 UVM V1.2 庫。

請遵循以下步驟創(chuàng)建示例設計測試案例,以便在工程模式下使用 UVM。

本文隨附了 1 個簡單示例,可供您下載解壓使用。

1. 在 Vivado 2019.2 中創(chuàng)建新 RTL 工程。

2. 單擊“Add Directories”以將“src”和“verif”目錄添加至該工程中。指定 UVM 驗證文件僅用于仿真 (Simulation Only)。

3. 選擇工程所需的器件/開發(fā)板,然后單擊“Next”。

4. 檢查“Project Summary”,然后單擊“Finish”。

5. 使用來自“src”和“verif”目錄的新增源代碼創(chuàng)建工程后,請轉至“Settings”->“Simulation”。將“-L UVM”開關添加到位于“compilation”選項卡下的 xsim.compile.xvlog.more_options 以及位于“Elaboration”選項卡下的 xsim.elaborate.xelab_more_options(請參閱以下截屏)。此開關是使用預編譯的 UVM 庫所必需的。

此外,還可通過 Tcl 控制臺 (TclConsole) 設置下列屬性:

set_property -name {xsim.compile.xvlog.more_options} -value {-L uvm} -objects [get_filesets sim_1]

set_property -name {xsim.elaborate.xelab.more_options} -value {-L uvm} -objects [get_filesets sim_1]

6. 添加以上開關后,請確保已選中“adder_4_bit_tb_top.sv”文件作為頂層模塊,然后運行仿真。
仿真應可正常完成運行,但 Vivado“Hierarchy”視圖中的“Sources”窗口將顯示這些文件上的語法錯誤。

您可忽略“Hierarchy”視圖和Vivado Text Editor 中的有關 UVM 的語法錯誤,因為 UVM 支持是在 Vivado 2019.2 中專為仿真器新增的。

對應 HSV 的 UVM 支持將于后續(xù)版本中提供。

以下是非工程/批量模式下的 UVM 使用步驟:

a, 調用 Vivado 2019.2:

source/Xilinx/Vivado/2019.2/settings64.sh

b, 要以非工程模式運行仿真,請從當前工作目錄切換至“run”文件夾。

cd ./Adder_4_bit/run

c, 要在Vivado 中運行獨立仿真,可運行 run_xsim.csh(在 Linux 上)和 run_xsim.bat(在 Windows 上),或者也可在 Linux/Windows 中使用以下命令來運行 run.tcl。

Vivado –mode batch –source run.tcl

d, 完成仿真后,可以在 shell 中或命令提示符中查看 UVM 測試結果,如下所示:

工程模式和非工程模式的目錄結構:

“src”和“verif”文件夾包含設計和驗證環(huán)境相關的文件。

在非工程模式下,“Run”文件夾是運行仿真的位置。

UVM_test 則用于在 XSIM 中以“工程模式”運行仿真。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真器
    +關注

    關注

    14

    文章

    1052

    瀏覽量

    87651
  • Vivado
    +關注

    關注

    19

    文章

    858

    瀏覽量

    71201

原文標題:開發(fā)者分享 | Vivado 仿真器中的通用驗證方法學(UVM)支持

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Renesas E1/E20 仿真器使用指南:從入門到精通

    和廣泛的適用性,成為了眾多電子工程師的首選。今天,我們就來深入探討一下這款仿真器的使用方法、調試功能以及使用過程的注意事項。 文件下載: R5F104LLAFB#30.pdf 一、E1/E20
    的頭像 發(fā)表于 03-15 17:20 ?883次閱讀

    Renesas E1/E20 仿真器:設計與調試的全方位指南

    Renesas E1/E20 仿真器:設計與調試的全方位指南 在電子設計領域,仿真器是調試和驗證微控制(MCU)程序不可或缺的工具。Renesas 的 E1/E20
    的頭像 發(fā)表于 02-28 15:45 ?203次閱讀

    Renesas E1/E20仿真器:全面解析與應用指南

    過程中發(fā)揮著重要作用。本文將深入剖析Renesas E1/E20仿真器的各個方面,從規(guī)格參數(shù)到調試功能,再到實際使用的注意事項,希望能為電子工程師們提供全面而實用的參考。 文件下載
    的頭像 發(fā)表于 02-28 11:30 ?410次閱讀

    【產品介紹】Questa One Sim軟件

    仿真技術,全面提升性能支持通用驗證方法學(UVM)、SystemVerilog、VHDL、Sys
    的頭像 發(fā)表于 11-17 10:39 ?913次閱讀
    【產品介紹】Questa One Sim軟件

    Vivado仿真之后沒有出現(xiàn)仿真結果的解決方法

    ;Run Behavioral Simulation之后,會出現(xiàn)如下圖界面,此時,在Tcl Console并沒有出現(xiàn)仿真結果。 沒有出現(xiàn)仿真結果的原因是沒有給Vivado時間進行
    發(fā)表于 10-31 06:24

    Nucleistudio+Vivado協(xié)同仿真教程

    編譯完成后,我們會在工程目錄下發(fā)現(xiàn)生成了.verilog文件,此即為我們仿真需用到的文件,可以將改文件復制保存在tb目錄下 聯(lián)合仿真 在我們前面創(chuàng)建的Vivado工程添加
    發(fā)表于 10-23 06:22

    NVMe高速傳輸之擺脫XDMA設計24: UVM 驗證包設計

    UVM 驗證包的主要功能是對 DUT 提供激勵, 仿真驗證對應的功能, 并對測試結果進行自動對比分析與統(tǒng)計。 驗證包包含一個NoPHAE_e
    的頭像 發(fā)表于 09-14 11:29 ?4823次閱讀
    NVMe高速傳輸之擺脫XDMA設計24: <b class='flag-5'>UVM</b> <b class='flag-5'>驗證</b>包設計

    vivado仿真時GSR信號的影響

    利用vivado進行設計xilinx FPGA時,寫完設計代碼和仿真代碼后,點擊run simulation(啟動modelsim進行仿真)。
    的頭像 發(fā)表于 08-30 14:22 ?1425次閱讀
    <b class='flag-5'>vivado</b><b class='flag-5'>仿真</b>時GSR信號的影響

    NVMe高速傳輸之擺脫XDMA設計24: UVM 驗證包設計

    UVM 驗證包設計結構如圖 1 所示。 UVM 驗證包的主要功能是對 DUT 提供激勵, 仿真驗證
    發(fā)表于 08-29 14:33

    NVMe高速傳輸之擺脫XDMA設計23:UVM驗證平臺

    驗證的硬核 IP,因此在驗證過程可以只使用其接口進行模擬,這將極大減小驗證平臺復雜度和構建難度,同時對驗證的完備性影響較小.
    發(fā)表于 08-26 09:49

    NVMe高速傳輸之擺脫XDMA設計18:UVM驗證平臺

    驗證的硬核 IP,因此在驗證過程可以只使用其接口進行模擬,這將極大減小驗證平臺復雜度和構建難度,同時對驗證的完備性影響較小.
    發(fā)表于 07-31 16:39

    FMD仿真器燒錄說明

    FMD仿真器燒錄,離線燒錄說明
    發(fā)表于 04-30 17:27 ?2次下載

    概倫電子電路類型驅動SPICE仿真器NanoSpice X介紹

    NanoSpice X是概倫電子推出的高精度、大容量并行SPICE仿真器,旨在解決電路仿真中的最具挑戰(zhàn)性任務。相較于上一代NanoSpice仿真器,NanoSpice X將平均仿真速度
    的頭像 發(fā)表于 04-23 15:30 ?1389次閱讀
    概倫電子電路類型驅動SPICE<b class='flag-5'>仿真器</b>NanoSpice X介紹

    概倫電子千兆級高精度電路仿真器NanoSpice Giga介紹

    。NanoSpiceGiga采用TrueSPICE精度級仿真引擎確保了先進工藝節(jié)點下芯片設計功耗、漏電、時序、噪聲等的精度要求,并通過先進的并行仿真技術在不降低仿真精度的情況下實現(xiàn)高
    的頭像 發(fā)表于 04-23 15:21 ?1212次閱讀
    概倫電子千兆級高精度電路<b class='flag-5'>仿真器</b>NanoSpice Giga介紹

    概倫電子先進數(shù)字仿真器VeriSim介紹

    VeriSim是一款先進的邏輯仿真器,提供全面的數(shù)字設計驗證解決方案,特別適用于大型SoC設計。它配備高性能的仿真引擎和約束求解,旨在提高編譯時效率,并確保設計的正確性和穩(wěn)定性。
    的頭像 發(fā)表于 04-22 10:19 ?1331次閱讀