91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)中的通信和常識(shí)規(guī)則

PCB設(shè)計(jì) ? 2020-09-10 18:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

像許多其他進(jìn)入系統(tǒng)硬件的商品一樣,印刷電路板(PCB)多年來(lái)發(fā)展迅速。自從大約1936年保羅·埃斯勒(Paul Eisler)發(fā)明這項(xiàng)發(fā)明以來(lái),PCB已成為大多數(shù)電子組件的中樞神經(jīng)系統(tǒng)。

在此過(guò)程中,PCB變得更加復(fù)雜,這很大程度上取決于它們所容納的設(shè)備的性質(zhì)。EDA行業(yè)主要是由不斷增長(zhǎng)的復(fù)雜性和自動(dòng)化流程的需求所承擔(dān)。

在相當(dāng)長(zhǎng)的一段時(shí)間內(nèi),電路設(shè)計(jì)師可以獨(dú)立完成工作,然后將成品扔給PCB設(shè)計(jì)者。然后,該設(shè)計(jì)師將Gerber布局文件在扔給制造商。

隨著大型球柵陣列(BGA)可編程設(shè)備,高密度互連(HDI)和對(duì)時(shí)序至關(guān)重要的差分對(duì)信號(hào)鏈路的普及,這種PCB設(shè)計(jì)方法現(xiàn)在已經(jīng)成為走向?yàn)?zāi)難的路線圖。不過(guò),一些廣泛的實(shí)踐將有助于確保成功的設(shè)計(jì)而不會(huì)造成延誤,費(fèi)用和重新設(shè)計(jì)的繁瑣性。

概念階段

PCB設(shè)計(jì)的第一要素是概念階段。此時(shí),電路設(shè)計(jì)師可以并且應(yīng)該與PCB設(shè)計(jì)師合作進(jìn)行技術(shù)評(píng)估。該評(píng)估將考慮以下問(wèn)題:

l使用哪些組件?

l它們將容納在什么包裝中,它們將具有哪些引腳數(shù)和引腳排列?

lPCB的層堆疊將由什么組成;即基于成本/性能折衷,它應(yīng)該具有幾層?

l參數(shù)的性能目標(biāo)是什么,例如時(shí)鐘頻率和信令速度?

在此階段,設(shè)計(jì)人員還必須考慮諸如電路板總線架構(gòu)之類的元素,以及它是串行還是并行的。如果阻抗不匹配會(huì)引起反射,振鈴和其他不良影響,他們還必須考慮其阻抗匹配策略。

溝通與交流

成功進(jìn)行電路板設(shè)計(jì)的關(guān)鍵,就是溝通。如今PCB設(shè)計(jì)不再是單人工作,而是工程師團(tuán)隊(duì)之間的協(xié)作團(tuán)隊(duì)工作。

交流貫穿PCB設(shè)計(jì)過(guò)程。電路設(shè)計(jì)團(tuán)隊(duì)必須與PCB設(shè)計(jì)團(tuán)隊(duì)明確交流其設(shè)計(jì)意圖。他們還必須清楚地了解其PCB設(shè)計(jì)工具可以實(shí)現(xiàn)和不能實(shí)現(xiàn)的功能

電路設(shè)計(jì)人員對(duì)工具的功能和理解,將決定下游操作的工作輕松還是艱難。

此外,由于電路板布線的復(fù)雜性不斷提高和信令速率提高,與傳統(tǒng)的串行流程相反,最好同時(shí)進(jìn)行PCB設(shè)計(jì)

部件的研究和選擇通常與流程的其余部分相獨(dú)立,同樣的,方案捕獲、模擬和布局階段也要獨(dú)立進(jìn)行

設(shè)計(jì)創(chuàng)建

在設(shè)計(jì)創(chuàng)建階段,工程師將進(jìn)入最終組件的選擇和庫(kù)的創(chuàng)建,這反過(guò)來(lái)又有利于原理圖的創(chuàng)建。他們還將承擔(dān)約束定義和采集的任務(wù)。

在這個(gè)階段,設(shè)計(jì)師正在評(píng)估和選擇構(gòu)建模塊,他們還將前往制造商的網(wǎng)站,搜索數(shù)據(jù)表和規(guī)格。解決此問(wèn)題的一種更有利的方法是將零件選擇直接轉(zhuǎn)移到原理圖采集過(guò)程中。通過(guò)以這種方式執(zhí)行示意圖采集,該過(guò)程可以用作各種實(shí)驗(yàn)畫(huà)布。

在原理圖采集中,設(shè)計(jì)人員必須能夠快速添加,減去或更改組件,甚至整個(gè)設(shè)計(jì)拓?fù)?,這一點(diǎn)很重要。例如,正在為手機(jī)開(kāi)發(fā)速度濾波器的設(shè)計(jì)人員應(yīng)在原理圖采集期間通過(guò)試驗(yàn)各種電容或電感值來(lái)設(shè)置通帶和其他濾波器參數(shù)。

在創(chuàng)建原理圖時(shí),PCB設(shè)計(jì)工具還會(huì)在后臺(tái)為電路自動(dòng)創(chuàng)建網(wǎng)表。該網(wǎng)表描述了電路組件如何互連以及下游放置和布線工具如何將它們用于電路板布局。

這時(shí)設(shè)計(jì)師將為諸如FPGA或其他可編程設(shè)備之類的所謂大型組件創(chuàng)建符號(hào)和封裝。這也是捕獲設(shè)計(jì)約束的時(shí)候,這是一個(gè)關(guān)鍵步驟,需要進(jìn)行大量考慮,尤其是在下游流程方面。

現(xiàn)在,一切都受到PCB設(shè)計(jì)的限制,它過(guò)去僅限于制造問(wèn)題但是現(xiàn)在,當(dāng)我們?cè)噲D將電路板壓入狹小空間同時(shí)仍使其可制造時(shí),一切都受到了限制。

設(shè)計(jì)要求的確可能導(dǎo)致大量約束,但重要的是不要過(guò)度約束設(shè)計(jì)。最好是更依賴于仿真和分析,而不是僅僅限制設(shè)計(jì)。

在設(shè)計(jì)創(chuàng)建過(guò)程中,工程師需要注意信號(hào)完整性問(wèn)題,這些問(wèn)題會(huì)在后續(xù)過(guò)程中逐漸出現(xiàn)。信號(hào)的完整性要求在設(shè)計(jì)捕獲階段以及在電路板布局過(guò)程中都要加以解決,設(shè)計(jì)流程必須支持該過(guò)程。在設(shè)計(jì)過(guò)程中,你不能忽略阻抗不匹配的問(wèn)題。

仿真是關(guān)鍵

一旦電路設(shè)計(jì)完成并確定了原理圖,然后進(jìn)行功能驗(yàn)證。這通常是通過(guò)使用仿真工具來(lái)完成的。同樣,出于各種原因?qū)﹄娐愤M(jìn)行全面的仿真。首先,它將為您很好地指示電路的行為。

人們對(duì)仿真存在誤解,它并不是要取代物理原型設(shè)計(jì),而是要消除原型設(shè)計(jì)中的迭代。這是因?yàn)槟M使設(shè)計(jì)師能夠發(fā)現(xiàn)設(shè)計(jì)上的缺陷,而這些缺陷通常在原型設(shè)計(jì)之前是不會(huì)被發(fā)現(xiàn)的。

通過(guò)仿真,可以輕松地進(jìn)行假設(shè)場(chǎng)景的實(shí)驗(yàn)。您可以試驗(yàn)各種設(shè)計(jì)拓?fù)浜透鞣N供應(yīng)商的替代零件,以檢查它們對(duì)電路性能的影響。

然而,與仿真一直存在的摩擦是模型的可用性及其有效性。當(dāng)今所有常用的PCB設(shè)計(jì)套件都帶有擴(kuò)展的模型庫(kù),但有時(shí)可能沒(méi)有顯示給定的零件。但是,組件供應(yīng)商越來(lái)越多地通過(guò)在其網(wǎng)站上使用Spice模型來(lái)彌補(bǔ)這方面的不足,因此,最好檢查一下它們。

物理原型

仿真運(yùn)行以解決性能問(wèn)題后,下一步就是為物理原型設(shè)計(jì)電路。布局可確保電路按照設(shè)計(jì)規(guī)范執(zhí)行。它還可以驗(yàn)證電路板輪廓是否與設(shè)計(jì)尺寸相匹配。在這里,您可以與機(jī)械工程師進(jìn)行共同設(shè)計(jì)。

布局階段是原理圖定義的組件之間的互連的物理表現(xiàn)。該任務(wù)是由許多EDA供應(yīng)商提供的布局布線工具執(zhí)行的。所有這些工具為工作臺(tái)帶來(lái)了不同程度的自動(dòng)化,但這是一把雙刃劍。

設(shè)計(jì)人員需要判斷何時(shí)使用手動(dòng)布局以及何時(shí)使用自動(dòng)布局。如果要放置關(guān)鍵組件,或者必須將連接器放置在電路板邊緣附近,則無(wú)法使自動(dòng)放置功能具有超越的決定的能力。

希望在進(jìn)行布局時(shí)可以考慮一些信號(hào)完整性問(wèn)題。這是必須認(rèn)真處理的階段。一般的經(jīng)驗(yàn)法則是,如果您的信號(hào)到達(dá)目的地的時(shí)間超過(guò)上升時(shí)間的三分之一,那么在那條路徑上就存在潛在的信號(hào)完整性問(wèn)題。

最終檢查

PCB投入生產(chǎn)之前的最后一個(gè)階段是進(jìn)行最終驗(yàn)證。必須檢查信號(hào)完整性和定時(shí),以確保信號(hào)按時(shí)到達(dá)并具有足夠的質(zhì)量。這是設(shè)計(jì)約束之間的沖突將揭示并進(jìn)行權(quán)衡的關(guān)頭。

最大的挑戰(zhàn)之一就是試圖將這些最終驗(yàn)證步驟移至設(shè)計(jì)過(guò)程的早期階段。能夠做到這一點(diǎn)的關(guān)鍵是具有更好的約束條件。如果在設(shè)計(jì)創(chuàng)建過(guò)程中指定約束條件的同時(shí)進(jìn)行分析,那么約束條件將得到改善。

在此階段,將最終對(duì)設(shè)計(jì)規(guī)范與其實(shí)際行為進(jìn)行比較。仔細(xì)評(píng)估了物理原型的性能,以便可以很好地理解系統(tǒng)操作環(huán)境的影響并進(jìn)行必要的修改。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4923

    瀏覽量

    95410
  • PCB布線
    +關(guān)注

    關(guān)注

    22

    文章

    473

    瀏覽量

    43572
  • 線路板設(shè)計(jì)

    關(guān)注

    0

    文章

    61

    瀏覽量

    8471
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3515

    瀏覽量

    6432
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    淺談晶振在PCB設(shè)計(jì)的要點(diǎn)

    在電路設(shè)計(jì),系統(tǒng)晶振時(shí)鐘頻率很高,干擾諧波出來(lái)的能量也強(qiáng),諧波除了會(huì)從輸入與輸出兩條線導(dǎo)出來(lái)外,也會(huì)從空間輻射出來(lái),這也導(dǎo)致在PCB設(shè)計(jì)對(duì)晶振的布局要求嚴(yán)格,如果出錯(cuò)會(huì)很容易造成很強(qiáng)的雜散輻射問(wèn)題,并且很難通過(guò)其他方法來(lái)解決
    的頭像 發(fā)表于 12-18 17:28 ?736次閱讀
    淺談晶振在<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的要點(diǎn)

    PCB設(shè)計(jì)與打樣的6大核心區(qū)別,看完少走3個(gè)月彎路!

    )是電子產(chǎn)品開(kāi)發(fā)兩個(gè)緊密相關(guān)但目的和流程不同的環(huán)節(jié),主要區(qū)別體現(xiàn)在目標(biāo)、流程、側(cè)重點(diǎn)、成本與時(shí)間等方面,具體如下: ? PCB設(shè)計(jì)和打樣之間的區(qū)別 1. 目標(biāo)不同 PCB設(shè)計(jì): 核心目標(biāo)是將電路
    的頭像 發(fā)表于 11-26 09:17 ?619次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>與打樣的6大核心區(qū)別,看完少走3個(gè)月彎路!

    高速PCB設(shè)計(jì)EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設(shè)計(jì)EMI有什么規(guī)則?高速電路PCB設(shè)計(jì)EMI方法與技巧。在高速PCB設(shè)計(jì),電磁干擾(EMI
    的頭像 發(fā)表于 11-10 09:25 ?672次閱讀
    高速<b class='flag-5'>PCB設(shè)計(jì)</b>EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    PCB設(shè)計(jì)師必看!這些‘反常識(shí)’操作正在毀掉你的電路板

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)組裝失敗的原因有那些?PCB設(shè)計(jì)組裝失敗的原因及解決方法。PCB設(shè)計(jì)組裝失敗的原因涉及設(shè)計(jì)、材料、制造、組裝及環(huán)境等多個(gè)環(huán)節(jié),需針對(duì)性解決。以下是具體
    的頭像 發(fā)表于 10-13 09:57 ?552次閱讀

    PCB設(shè)計(jì)單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計(jì)要點(diǎn)

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)的單點(diǎn)接地與多點(diǎn)接地有什么區(qū)別?單點(diǎn)接地與多點(diǎn)接地區(qū)別與設(shè)計(jì)要點(diǎn)。在PCB設(shè)計(jì),接地系統(tǒng)的設(shè)計(jì)是影響電路性能的關(guān)鍵因素之一。單點(diǎn)接地和
    的頭像 發(fā)表于 10-10 09:10 ?2182次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計(jì)要點(diǎn)

    上海圖元軟件國(guó)產(chǎn)高端PCB設(shè)計(jì)解決方案

    在當(dāng)今快速發(fā)展的電子行業(yè),高效、精確的PCB(印刷電路板)設(shè)計(jì)工具是確保產(chǎn)品競(jìng)爭(zhēng)力的關(guān)鍵。為滿足市場(chǎng)對(duì)高性能、多功能PCB設(shè)計(jì)工具的需求,上海圖元軟件推薦一款專為專業(yè)人士打造的國(guó)產(chǎn)高端PCB
    的頭像 發(fā)表于 08-08 11:12 ?4288次閱讀
    上海圖元軟件國(guó)產(chǎn)高端<b class='flag-5'>PCB設(shè)計(jì)</b>解決方案

    PCB設(shè)計(jì),輕松歸檔,效率倍增!

    ,類似的工作重要且繁瑣,占據(jù)大量的工作時(shí)間。如何才能有效解決這種繁瑣的文件管理?我們的xL-BST工具PCB設(shè)計(jì)一鍵歸檔”功能可以完美解決這一問(wèn)題,能夠幫助工程師
    的頭像 發(fā)表于 05-26 16:17 ?733次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>,輕松歸檔,效率倍增!

    趨勢(shì)觀察 高頻通信時(shí)代,Dk值為何成了PCB設(shè)計(jì)“生命線”?

    在高速、高頻電路日益普及的今天,介電常數(shù)(Dk)正在成為PCB設(shè)計(jì)繞不開(kāi)的重要參數(shù)之一。尤其是在5G通信、雷達(dá)、衛(wèi)星導(dǎo)航等領(lǐng)域,高頻信號(hào)對(duì)板材性能的要求遠(yuǎn)高于傳統(tǒng)PCB應(yīng)用,而介電常
    的頭像 發(fā)表于 05-16 18:06 ?1332次閱讀

    原理圖和PCB設(shè)計(jì)的常見(jiàn)錯(cuò)誤

    在電子設(shè)計(jì)領(lǐng)域,原理圖和PCB設(shè)計(jì)是產(chǎn)品開(kāi)發(fā)的基石,但設(shè)計(jì)過(guò)程難免遇到各種問(wèn)題,若不及時(shí)排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計(jì)的常見(jiàn)錯(cuò)誤,整理成一份實(shí)用的速
    的頭像 發(fā)表于 05-15 14:34 ?1246次閱讀

    DDR模塊的PCB設(shè)計(jì)要點(diǎn)

    在高速PCB設(shè)計(jì),DDR模塊是絕對(duì)繞不過(guò)去的一關(guān)。無(wú)論你用的是DDR、DDR2還是DDR3,只要設(shè)計(jì)不規(guī)范,后果就是——信號(hào)反射、時(shí)序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?2950次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計(jì)</b>要點(diǎn)

    Altium DesignerPCB設(shè)計(jì)規(guī)則設(shè)置

    在使用 Altium Designer 進(jìn)行PCB設(shè)計(jì)時(shí),除了電氣間距(Clearance)等基礎(chǔ)規(guī)則外, 導(dǎo)線寬度、阻焊層、內(nèi)電層連接、銅皮敷設(shè)等規(guī)則也同樣重要 。這些設(shè)置不僅影響布線效率,還決定了成品板的可制造性與可靠性。
    的頭像 發(fā)表于 04-17 13:54 ?8234次閱讀
    Altium Designer<b class='flag-5'>中</b><b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>規(guī)則</b>設(shè)置

    PCB設(shè)計(jì)容易遇到的問(wèn)題

    印制電路板(PCB)設(shè)計(jì)是電子產(chǎn)品開(kāi)發(fā)的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個(gè)PCB設(shè)計(jì)容易遇到的問(wèn)題,提供其解決方案,希望對(duì)小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?1186次閱讀

    Altium PCB間距規(guī)則設(shè)置詳解

    PCB設(shè)計(jì),“間距”絕對(duì)是個(gè)繞不開(kāi)的重要話題。
    的頭像 發(fā)表于 04-15 16:18 ?5581次閱讀
    Altium <b class='flag-5'>PCB</b>間距<b class='flag-5'>規(guī)則</b>設(shè)置詳解

    SMT貼片前必知!PCB設(shè)計(jì)審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對(duì)PCB設(shè)計(jì)進(jìn)行審查和確認(rèn)需關(guān)注哪些問(wèn)題?SMT貼片加工前的PCB設(shè)計(jì)審查流程。在SMT貼片加工,
    的頭像 發(fā)表于 04-07 10:02 ?1134次閱讀

    華為技術(shù)資料合集(硬件開(kāi)發(fā)/C語(yǔ)言/PCB設(shè)計(jì)/天線通信

    本帖最后由 yuu_cool 于 2025-3-17 09:54 編輯 本資料內(nèi)容介紹:包含 華為硬件工程師手冊(cè)_全(159頁(yè)), 華為C語(yǔ)言編程規(guī)范, 華為PCB設(shè)計(jì)規(guī)范, 華為PCB
    發(fā)表于 03-17 09:54