91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

EDA實(shí)驗(yàn)開發(fā)系統(tǒng)的幾個(gè)特點(diǎn)介紹

我快閉嘴 ? 來源:萬方數(shù)據(jù) ? 作者:萬方數(shù)據(jù) ? 2020-09-14 13:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

目前,人類社會(huì)已經(jīng)進(jìn)入到高度發(fā)達(dá)的信息化社會(huì),信息社會(huì)的發(fā)展離不開電子產(chǎn)品的進(jìn)步?,F(xiàn)代電子產(chǎn)品在性能提高、復(fù)雜度增大的同時(shí),價(jià)格卻一直呈下降趨勢(shì),而且產(chǎn)品更新?lián)Q代的步伐也越來越快,實(shí)現(xiàn)這種進(jìn)步的主要原因就是生產(chǎn)制造技術(shù)和電子設(shè)計(jì)技術(shù)的發(fā)展。前者以微細(xì)加工技術(shù)為代表,目前已進(jìn)展到深亞微米階段,可以在幾平方厘米的芯片上集成數(shù)千萬個(gè)晶體管;后者的核心就是EDA(Electronic Design Automation)技術(shù)。EDA是指以計(jì)算機(jī)為工作平臺(tái),融合了應(yīng)用電子技術(shù)、計(jì)算機(jī)技術(shù)、智能化技術(shù)等成果而研制成的電子CAD通用軟件包,主要能輔助進(jìn)行三方面的設(shè)計(jì)工作:IC設(shè)計(jì),電子電路設(shè)計(jì)以及PCB設(shè)計(jì)。沒有EDA技術(shù)的支持,想要完成上述超大規(guī)模集成電路設(shè)計(jì)制造是不可想象的,反過來,生產(chǎn)制造技術(shù)的不斷進(jìn)步又必將對(duì)EDA技術(shù)提出新的要求。

一、硬件描述語言

數(shù)字系統(tǒng)設(shè)計(jì)分為硬件設(shè)計(jì)和軟件設(shè)計(jì),隨著計(jì)算機(jī)技術(shù)、超大規(guī)模集成電路(CPLD,FPGA)的發(fā)展和硬件描述語言HDL。的出現(xiàn),軟、硬件設(shè)計(jì)之間的界限已經(jīng)被打破,數(shù)字系統(tǒng)的硬件設(shè)計(jì)可以完全用軟件來實(shí)現(xiàn),只要掌握了HDL語言就可以設(shè)計(jì)出各種各樣的數(shù)字邏輯電路。要讓學(xué)生學(xué)會(huì)硬件描述語言,就必須有一個(gè)能提供文件輸入,邏輯綜合、編譯和仿真的語言環(huán)境,目前使用最為廣泛的一個(gè)語言環(huán)境是Altera公司推出的Max+Plus II軟件,該軟件可以幫助學(xué)生學(xué)習(xí)使用Altera公司CPLD產(chǎn)品,Altera是世界上著名可編程邏輯器件的供應(yīng)商之一。其CPLD產(chǎn)品代表著PLD的發(fā)展方向,與xilinx公司的FPGA產(chǎn)品水平互見高低。該軟件可以通過圖形、文本和波形等方式輸入數(shù)字電路設(shè)計(jì)文件,其中文本方式支持VHDL,AHDL和Verilog硬件描述語言。

Max+plus II中有多個(gè)元件庫(kù)(全系列TTL宏功能,巨功能庫(kù)),可以指定MAX7000和10K10系列的兩個(gè)Altera器件、器件管腳和邏輯綜合方式等等,經(jīng)過編譯形成的下載文件可以通過硬件對(duì)器件進(jìn)行編程。同時(shí),Max+plus II還可以進(jìn)行錯(cuò)誤定位和設(shè)計(jì)規(guī)則檢查,使設(shè)計(jì)更加簡(jiǎn)單易行。在無硬件的情況下除下載不能進(jìn)行外,其它步驟都可以進(jìn)行,可見對(duì)于教學(xué)使用是非常好的一個(gè)軟件??梢詭椭鷮W(xué)生學(xué)會(huì)VHDL語言并開展CPLD的教學(xué)工作,使教學(xué)更上一個(gè)臺(tái)階,滿足培養(yǎng)跨世紀(jì)人才的需求。

二、EDA實(shí)驗(yàn)開發(fā)系統(tǒng)

當(dāng)今,電子電路越來越復(fù)雜,數(shù)字電路被更多應(yīng)用到電路設(shè)計(jì)中,可編程邏輯器件已經(jīng)廣泛地用在電子設(shè)計(jì)中,而且在電路中的占有比例越來越大,它一方面提高了系統(tǒng)的可靠性,另一方面也增強(qiáng)了設(shè)計(jì)的靈活性和可維護(hù)性,使電子電路的設(shè)計(jì)更加方便快捷。在硬件的設(shè)計(jì)思路上,要改變?cè)瓉韨鹘y(tǒng)的設(shè)計(jì)方式,用設(shè)計(jì)軟件的方式方法來設(shè)計(jì)硬件。在學(xué)習(xí)新方法的過程中,一款功能強(qiáng)大、使用方便的輔助學(xué)習(xí)工具必不可少。目前,國(guó)內(nèi)外很多公司已經(jīng)開發(fā)出了各種各樣的EDA實(shí)驗(yàn)系統(tǒng)。內(nèi)蒙古科技大學(xué)信息工程學(xué)院結(jié)合多年EDA開發(fā)經(jīng)驗(yàn),分析國(guó)內(nèi)外多種EDA實(shí)驗(yàn)系統(tǒng),取長(zhǎng)補(bǔ)短,研發(fā)出了BTGY-EDA實(shí)驗(yàn)開發(fā)系統(tǒng),BTGY-EDA實(shí)驗(yàn)系統(tǒng)為本校學(xué)生學(xué)習(xí)EDA技術(shù)提供了巨大幫助。下面以BTGY-EDA實(shí)驗(yàn)系統(tǒng)為例,簡(jiǎn)單介紹一下EDA實(shí)驗(yàn)系統(tǒng)的幾個(gè)特點(diǎn):

1.軟開放

全開放的實(shí)驗(yàn)系統(tǒng)。對(duì)于學(xué)生來講,自己連線費(fèi)時(shí)費(fèi)力過于麻煩,而且還容易出錯(cuò),對(duì)于所設(shè)計(jì)的電路來講,工作頻率不會(huì)高,干擾大。再看完全不開放的實(shí)驗(yàn)系統(tǒng),接線全部固定,所做的實(shí)驗(yàn)就有限,只能局限于設(shè)計(jì)好的幾個(gè)實(shí)驗(yàn)內(nèi)容,限制了學(xué)生的開發(fā)能力。BTGY-EDA實(shí)驗(yàn)系統(tǒng)采用軟開放式結(jié)構(gòu),對(duì)實(shí)際電路接線固定,能在高頻狀態(tài)下工作,干擾、輻射也小,同時(shí)學(xué)生又可以用軟件方式按設(shè)計(jì)要求將各10引腳連接起來。

2.軟件連接

由于是軟開放的結(jié)構(gòu),學(xué)生在實(shí)驗(yàn)或設(shè)計(jì)時(shí),需要自己連線,BTGY-EDA實(shí)驗(yàn)系統(tǒng)采用“軟件配置” 技術(shù),在軟件上接好需要的連線,下載到實(shí)驗(yàn)系統(tǒng)即可實(shí)現(xiàn)接線,如果連線過程有沖突,軟件還會(huì)給出提示,這就避免了硬件接錯(cuò)線可能導(dǎo)致的實(shí)驗(yàn)系統(tǒng)故障,甚至損壞現(xiàn)象。這種軟件接線還有一個(gè)好處,就是將定義好接線保存在磁盤上,下次做實(shí)驗(yàn)或設(shè)計(jì)時(shí),從盤上讀出即可。如果是硬件接線,學(xué)校中有很多人共用實(shí)驗(yàn)系統(tǒng),根本無法將接線保留下來。

3.智能譯碼

在EDA實(shí)驗(yàn)中,最常用到的電路是顯示電路。如果顯示電路接到固定的10引腳,占用供實(shí)驗(yàn)用的IO引腳,并且也浪費(fèi)了器件內(nèi)部大量資源。BTGY-EDA實(shí)驗(yàn)系統(tǒng)采用智能譯碼技術(shù),與軟件連接技術(shù)相似,軟件上設(shè)置好譯碼方式后,下載到實(shí)驗(yàn)系統(tǒng)上即可在實(shí)驗(yàn)系統(tǒng)實(shí)現(xiàn)所要求的譯碼電路。BTGY-EDA實(shí)驗(yàn)系統(tǒng)的智能譯碼技術(shù)在安全的條件下,可以由學(xué)生任意定義接線方式,靈活多變,而且可以將接線定義保存在磁盤上。

4.軟、硬件結(jié)合

國(guó)內(nèi)外眾多的EDA實(shí)驗(yàn)系統(tǒng)幾乎都是單硬件工作方式,接線要在實(shí)驗(yàn)板上接,模式要在實(shí)驗(yàn)板上選擇,觀察結(jié)果只能看板上的LED或八段數(shù)碼管,如果是高速信號(hào)只能看最終的輸出結(jié)果,工作時(shí)序,信號(hào)波形一無所知,如果有RAM相關(guān)的實(shí)驗(yàn),因?yàn)镽AM數(shù)據(jù)無法下載,只能以ROM代替,外部設(shè)備的選擇只能用跳線來實(shí)現(xiàn)或干脆拔掉有沖突的芯片。BTGY-EDA實(shí)驗(yàn)系統(tǒng)采用軟、硬件結(jié)合技術(shù),可以在PC機(jī)的軟件上定義實(shí)驗(yàn)所要連線,下載到實(shí)驗(yàn)系統(tǒng)上即可。

5.模式可變

不開放結(jié)構(gòu)的實(shí)驗(yàn)系統(tǒng),由于接線全部固定,模式無法改變,或者在器件中浪費(fèi)大量資源來設(shè)置模式,這樣既不實(shí)用,也不利于學(xué)習(xí);全開放的結(jié)構(gòu),用手工接線來設(shè)置模式,干擾大不說,不小心連錯(cuò)線還會(huì)造成儀器的損壞,有些半開放的實(shí)驗(yàn)系統(tǒng),由于不能與上位機(jī)相連,只能在硬件實(shí)驗(yàn)上選擇有限的幾種模式,既不靈活,觀察也不方便。BTGY-EDA實(shí)驗(yàn)系統(tǒng)由于采用“軟件配置”技術(shù),可以用軟件設(shè)置模式,下載到實(shí)驗(yàn)系統(tǒng),靈活多變。在軟件設(shè)置模式時(shí),如果器件之間有沖突,軟件會(huì)給出警告,避免接錯(cuò)線的可能。

6.適配板與實(shí)驗(yàn)系統(tǒng)獨(dú)立

BTGY—EDA實(shí)驗(yàn)系統(tǒng)采用FPGA/CPLD適配板與實(shí)驗(yàn)系統(tǒng)主體相互獨(dú)立的結(jié)構(gòu),實(shí)驗(yàn)系統(tǒng)的顯示譯碼、鍵盤輸出均不占用適配板的資源。適配板與實(shí)驗(yàn)系統(tǒng)之間用IO引腳連接,從理論上講,這種結(jié)構(gòu)可以無限擴(kuò)展FPGA/CPLD實(shí)驗(yàn)種類,只要在FPGA/CPLD適配板上將正確的IO信號(hào)接到實(shí)驗(yàn)系統(tǒng)上,就可以對(duì)這種FPGA/CPLD進(jìn)行實(shí)驗(yàn)和設(shè)計(jì),加上本系統(tǒng)的“軟件配置”技術(shù),不但可擴(kuò)展性強(qiáng),使用也靈活。采用這種相互獨(dú)立的結(jié)構(gòu),可以在適配板上對(duì)每種FPGA/CPLD來設(shè)計(jì)制作與芯片完全吻合的編程下載電路,使FPGA/CPLD的編程下載更加可靠、穩(wěn)定??删幊滔螺d器件的種類也不會(huì)有限制了,只要有該器件的適配板就行。用戶所要做的事就是將編程并行口接到實(shí)驗(yàn)系統(tǒng)上。

7.多種外部設(shè)備

實(shí)驗(yàn)系統(tǒng)提供了多種常用外部設(shè)備,為學(xué)生提供典型的學(xué)習(xí)電路。這些電路包括高速模入通道、高速模出通道、RS-232串行接口、標(biāo)準(zhǔn)并行接口、PS/2接口等電路,這些電路真實(shí)地體現(xiàn)TEDA設(shè)計(jì)的高速、時(shí)序嚴(yán)格、抗干擾等特點(diǎn),

三、結(jié)束語

現(xiàn)代電子設(shè)計(jì)技術(shù)是發(fā)展的,相應(yīng)的教學(xué)內(nèi)容和方法也應(yīng)不斷改進(jìn),其中也有許多問題值得深入探討。
責(zé)任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54074

    瀏覽量

    466921
  • 集成電路
    +關(guān)注

    關(guān)注

    5454

    文章

    12594

    瀏覽量

    374881
  • eda
    eda
    +關(guān)注

    關(guān)注

    72

    文章

    3117

    瀏覽量

    183206
  • 電子設(shè)計(jì)
    +關(guān)注

    關(guān)注

    42

    文章

    1906

    瀏覽量

    49868
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    【「Altium Designer 25 電路設(shè)計(jì)精進(jìn)實(shí)踐」閱讀體驗(yàn)】+本書概覽與內(nèi)容特點(diǎn)介紹

    的參考。第七章介紹了元器件庫(kù)的維護(hù)與管理,維護(hù)自己的庫(kù)有利于高效的設(shè)計(jì),減少出錯(cuò)。 實(shí)踐部分第八章 介紹了多板系統(tǒng)和線束設(shè)計(jì)實(shí)例第九章 介紹了SAM V71
    發(fā)表于 02-14 15:56

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】跟著本書來看國(guó)內(nèi)波詭云譎的EDA發(fā)展之路

    又充滿希望的未來。 這部分分為以下幾個(gè)章節(jié)去介紹 、第三章介紹了國(guó)內(nèi)EDA的萌芽歲月,用程曦去描述再恰當(dāng)不過了,因?yàn)閲?guó)內(nèi)EDA在事業(yè)之初,也
    發(fā)表于 01-21 23:00

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】跟著本書來看EDA的奧秘和EDA發(fā)展

    ,技術(shù)特點(diǎn)維度,人才維度等,不同維度都可以看出EDA是一個(gè)難度很高的基礎(chǔ)技術(shù),需要各方各維度的協(xié)同持續(xù)發(fā)展。 第二章介紹了全球EDA發(fā)展概況最有感觸的就是
    發(fā)表于 01-21 22:26

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】--中國(guó)EDA的發(fā)展

    階段 國(guó)產(chǎn)EDA沉寂期(1994 ~ 2008)。一方面,“熊貓系統(tǒng)”推廣上有所欠缺,難以獲得廣泛應(yīng)用。中國(guó)半導(dǎo)體產(chǎn)業(yè)發(fā)展緩慢,無法為國(guó)產(chǎn)EDA提供有力的產(chǎn)業(yè)支撐。另一方面,國(guó)際技術(shù)和貿(mào)易障礙清除,國(guó)際
    發(fā)表于 01-20 23:22

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】+ 芯片“卡脖子”引發(fā)對(duì)EDA的重視

    本次來閱讀一下《芯片設(shè)計(jì)基石:EDA產(chǎn)業(yè)全景與未來展望》第1章 芯片之鑰:解鎖EDA的奧秘中1.1 芯片“卡脖子”引發(fā)對(duì)EDA的重視。本節(jié)共3個(gè)小節(jié),主要以國(guó)際事件為引,介紹
    發(fā)表于 01-20 20:09

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】+ 全書概覽

    。之后是目錄和正文,共8章。第1章 芯片之鑰:解鎖EDA的奧秘,簡(jiǎn)要介紹EDA的背景、定義和特點(diǎn)等。第2章 全球視野:EDA發(fā)展概況,回顧
    發(fā)表于 01-20 19:27

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】--EDA了解與發(fā)展概況

    圖示。 按應(yīng)用對(duì)象的不同,EDA工具可分為:模擬設(shè)計(jì)類、數(shù)字設(shè)計(jì)類、晶圓制造類、封裝類、系統(tǒng)類。 下圖展示設(shè)計(jì)全定制電路和數(shù)字電路的流程中各環(huán)節(jié)所要用到的EDA工具。 可以看到流程中使用到的工具還是相當(dāng)多
    發(fā)表于 01-19 21:45

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】--全書概覽

    3.2 ICCAD一級(jí)系統(tǒng)和二級(jí)系統(tǒng)開發(fā) 3.3 三級(jí)系統(tǒng)\"熊貓系統(tǒng)\"的誕生 3.4 我國(guó)EDA
    發(fā)表于 01-18 17:50

    【書籍評(píng)測(cè)活動(dòng)NO.69】解碼中國(guó)”芯“基石,洞見EDA突圍路《芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望》

    2所示。 作者介紹 華大九天 組編;劉偉平 呂霖 王宗源 編著 北京華大九天科技股份有限公司(簡(jiǎn)稱“華大九天”) 成立于2009年,一直聚焦于EDA工具的開發(fā)、銷售及相關(guān)服務(wù)業(yè)務(wù),致力于成為全流程
    發(fā)表于 12-09 16:35

    大小鼠糖水偏好實(shí)驗(yàn)系統(tǒng)

    ZH-PH 大小鼠糖水偏好實(shí)驗(yàn)系統(tǒng)實(shí)驗(yàn)介紹: 抑郁癥伴隨多種行為表型,其中一個(gè)重要表現(xiàn)是快感缺失(Anhedonia),即個(gè)體無法從獎(jiǎng)勵(lì)或愉快的活動(dòng)中體驗(yàn)到快樂。在動(dòng)物模型
    發(fā)表于 08-14 13:40

    EDA是什么,有哪些方面

    。 嵌入式系統(tǒng)設(shè)計(jì):支持硬件/軟件協(xié)同設(shè)計(jì)、實(shí)時(shí)性能分析,加速嵌入式產(chǎn)品開發(fā)。 三、技術(shù)特點(diǎn)與優(yōu)勢(shì) 高效性:自動(dòng)化處理繁瑣任務(wù)(如布線、仿真),縮短設(shè)計(jì)周期,例如將數(shù)月的設(shè)計(jì)時(shí)間壓縮至數(shù)周]。 精確性:通過
    發(fā)表于 06-23 07:59

    【正點(diǎn)原子STM32MP257開發(fā)板試用】介紹、上電測(cè)試、系統(tǒng)連接

    【正點(diǎn)原子STM32MP257開發(fā)板試用】介紹、上電測(cè)試、系統(tǒng)連接 本文介紹了正點(diǎn)原子 STM32MP257 開發(fā)板開箱與外觀展示、上電應(yīng)用
    發(fā)表于 06-13 17:28

    ON Semiconductor RB521S30T1G參數(shù)特性與EDA模型 數(shù)據(jù)手冊(cè)介紹

    ON Semiconductor RB521S30T1G參數(shù)特性與EDA模型 數(shù)據(jù)手冊(cè)介紹
    的頭像 發(fā)表于 05-28 16:45 ?1.5w次閱讀
    ON Semiconductor RB521S30T1G參數(shù)特性與<b class='flag-5'>EDA</b>模型 數(shù)據(jù)手冊(cè)<b class='flag-5'>介紹</b>

    用一套Linux系統(tǒng),撐起整個(gè)芯片設(shè)計(jì)平臺(tái)?CFA團(tuán)隊(duì)教你如何搭好EDA智算平臺(tái)的技術(shù)底座

    。 CFA****團(tuán)隊(duì)正是為了解決這一難題而誕生的——我們專注于構(gòu)建EDA 智算平臺(tái)等高密度大算力的仿真平臺(tái) ,提供軟硬件一體化的系統(tǒng)部署、管理與智能化輔助能力,為芯片設(shè)計(jì)企業(yè)、高校和個(gè)人開發(fā)者提供穩(wěn)定、高效
    發(fā)表于 05-07 14:44

    雷卯收集AI實(shí)驗(yàn)課程開發(fā)

    。歡迎聯(lián)系。 雷卯收集AI實(shí)驗(yàn)課程開發(fā)板明細(xì)如下: 如下是AI實(shí)驗(yàn)課程開發(fā)介紹: AI實(shí)驗(yàn)課程
    的頭像 發(fā)表于 04-02 12:14 ?751次閱讀
    雷卯收集AI<b class='flag-5'>實(shí)驗(yàn)</b>課程<b class='flag-5'>開發(fā)</b>板