91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在高速PCB設(shè)計中消除串擾的方法與討論

PCB設(shè)計 ? 2020-09-16 22:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

串擾是高速PCB設(shè)計人員存在的基礎(chǔ)之一。市場需要越來越小和更快的電路板,但是兩條平行走線或?qū)w放置在一起的距離越近,一條走線上產(chǎn)生的電磁場干擾另一條走線的機會就越大。

在本文中,我們將介紹串擾是什么,以及如何在高速設(shè)計中分析,模擬和消除串擾。

什么是串擾?

串擾是由走線之間有害的電磁耦合引起的干擾。具有移動電荷的導體將始終產(chǎn)生一些電磁場。增大信號速度會增加其在相鄰信號上引起耦合的可能性。讓我們仔細看看電磁耦合的兩個組成部分。

電感/磁耦合

電流流過諸如PCB走線之類的導體時,會產(chǎn)生磁場。當該場通過相鄰導體時,它會通過法拉第第二感應(yīng)定律感應(yīng)出電動勢或電壓。這被稱為磁耦合或電感耦合,如果感應(yīng)電壓足以破壞經(jīng)歷電感耦合的走線信號,則可能會出現(xiàn)問題。

電容/電耦合

除磁場外,流經(jīng)PCB走線的電流還會產(chǎn)生相應(yīng)的電場。當來自一條跡線的電場與相鄰的平行跡線接觸時,會產(chǎn)生一個電容器。當兩條線路電容耦合時,一條線路上的信號有可能在另一條線路上引起串擾,從而導致噪聲和信號完整性下降。這種現(xiàn)象也稱為寄生電容。

避免串擾的PCB最佳實踐

因此,既然您對串擾背后的物理原理有所了解,那么如何在PCB設(shè)計中防止串擾呢?消除串擾的關(guān)鍵是,盡管串擾無處不在,但它是并行信號線之間的最大串擾。

消除串擾的最好方法是通過將返回路徑與地面緊密耦合到高速信號來利用導致其產(chǎn)生的并行性。由于返回路徑的大小相等但方向相反,因此磁場相互抵消并減少了串擾。

確保信號完整性的另一種方法是使用差分信號,其中兩條大小相等但極性相反的電壓線用于創(chuàng)建單個高速數(shù)據(jù)信號。由于實際數(shù)據(jù)信號被視為接收器上兩條電壓線之間的電壓差,并且由于電磁噪聲趨于同等地影響兩條線,因此即使在存在外部噪聲的情況下,信號本身仍然可以感知。

以下是用于減少串擾的PCB布線技巧的快速摘要:

l減少允許兩條線并行運行的長度。

l確保盡可能有可靠的返回路徑。

l在適當?shù)牡胤绞褂貌罘中帕睢?/span>

l使用帶有過孔接地的保護線。

l盡可能將高速信號(尤其是時鐘信號)與其他走線隔離。

l使相鄰層中的跡線彼此垂直。

使用EDA軟件執(zhí)行串擾分析

即使您了解了高速PCB設(shè)計中可能導致串擾的情況,也可能很難跟蹤所有可能導致電容性和電感性耦合的變量。值得慶幸的是,EDA工具已經(jīng)發(fā)展為使高速PCB的設(shè)計更易于管理。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4921

    瀏覽量

    95322
  • PCB布線
    +關(guān)注

    關(guān)注

    22

    文章

    473

    瀏覽量

    43556
  • 線路板設(shè)計
    +關(guān)注

    關(guān)注

    0

    文章

    61

    瀏覽量

    8470
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3515

    瀏覽量

    6408
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB設(shè)計時需要知道的16個概念分享

    的信號完整性不是由某一單一因素導致的,而是板級設(shè)計多種因素共同引起的。主要的信號完整性問題包括反射、振蕩、地彈、等。常見信號完整性問題及解決方法 3.反射(reflection
    發(fā)表于 01-08 06:18

    淺談晶振PCB設(shè)計的要點

    電路設(shè)計,系統(tǒng)晶振時鐘頻率很高,干擾諧波出來的能量也強,諧波除了會從輸入與輸出兩條線導出來外,也會從空間輻射出來,這也導致PCB設(shè)計
    的頭像 發(fā)表于 12-18 17:28 ?719次閱讀
    淺談晶振<b class='flag-5'>在</b><b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的要點

    EXCUSE ME,表層的AC耦合電容和PCB內(nèi)層的高速線會有?

    ,設(shè)計,這是個電容放置的密集區(qū)域,可能會有幾十對高速鏈路,也就是并排放著幾十對電容,L3層的高速線能挪開的空間肯定也不大。那我們前期去評估這種挖空case下電容和
    發(fā)表于 12-10 10:00

    隔離地過孔要放哪里,才能最有效減少高速信號過孔?

    的方案。無論是高速過孔本身的優(yōu)化,還是過孔間的優(yōu)化,其實都是很難通過經(jīng)驗甚至常規(guī)理論去解決,目前看起來,仿真絕對是更好的選擇了哈! 問題:根據(jù)你們的經(jīng)驗,提出幾種有效的改善高速信號
    發(fā)表于 11-14 14:05

    高速PCB設(shè)計EMI避坑指南:5個實戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設(shè)計EMI有什么規(guī)則?高速電路PCB設(shè)計EMI方法與技巧。
    的頭像 發(fā)表于 11-10 09:25 ?648次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b>EMI避坑指南:5個實戰(zhàn)技巧

    深度解讀PCB設(shè)計布局準則

    無論您是進行高速設(shè)計,還是正在設(shè)計一塊高速PCB,良好的電路板設(shè)計實踐都有助于確保您的設(shè)計能夠按預期工作并實現(xiàn)批量生產(chǎn)。本指南中,我們匯
    的頭像 發(fā)表于 09-01 14:24 ?7474次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計</b>布局準則

    如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設(shè)計的 EMI 控制” 系列的第六篇文章。本文將探討如何影響信號完整性和 EMI,并討論
    的頭像 發(fā)表于 08-25 11:06 ?9943次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>如何影響信號完整性和EMI

    高速AC耦合電容挨得很近,PCB會不會很大……

    覺得恐懼了? 恐懼?恐懼啥呢,那當然是大家都會擔心對與對之間的啊,滿足物質(zhì)生活之后(能塞到PCB板之后),肯定要慢慢開始注重精神生活了!鑒于有不少的粉絲,包括公司設(shè)計部的同事都
    發(fā)表于 07-22 16:56

    高速AC耦合電容挨得很近,PCB會不會很大……

    大是肯定大的啦!但是設(shè)計工程師也很委屈?。盒酒ヂ?lián)動不動就有一百幾十對高速信號的AC耦合電容, 首先我得都塞進PCB板去啊,其次的
    的頭像 發(fā)表于 07-22 16:44 ?678次閱讀
    <b class='flag-5'>高速</b>AC耦合電容挨得很近,<b class='flag-5'>PCB</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>會不會很大……

    NEXT(Near-End Crosstalk,近端

    、水晶頭或跳線接口等連接區(qū)域,主要由電磁感應(yīng)或電容耦合引起,屬于線纜內(nèi)部線對之間的干擾,而不是來自外部設(shè)備。特別是千兆及以上高速網(wǎng)絡(luò),NEXT 對信號質(zhì)量的影響非常顯著,是布線系統(tǒng)驗收時的重要指標。 二、原理解析:NEXT是
    的頭像 發(fā)表于 06-23 17:35 ?1738次閱讀

    PCB設(shè)計如何用電源去耦電容改善高速信號質(zhì)量

    PCB設(shè)計電源去耦電容改善高速信號質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?797次閱讀
    <b class='flag-5'>PCB設(shè)計</b>如何用電源去耦電容改善<b class='flag-5'>高速</b>信號質(zhì)量

    原理圖和PCB設(shè)計的常見錯誤

    電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計
    的頭像 發(fā)表于 05-15 14:34 ?1220次閱讀

    DDR模塊的PCB設(shè)計要點

    高速PCB設(shè)計,DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機。
    的頭像 發(fā)表于 04-29 13:51 ?2906次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計</b>要點

    高速PCB設(shè)計基礎(chǔ)篇

    基本概念 v 高速電路定義 v 電磁干擾(EMI)和 電磁兼容(EMC) v 信號完整性(signal integrity) v 反射(reflection) v (crosstalk
    發(fā)表于 04-21 15:50

    電子產(chǎn)品更穩(wěn)定?捷多邦的高密度布線如何降低影響?

    高速PCB設(shè)計,信號完整性、、信號損耗等問題直接影響電路板的性能穩(wěn)定性。隨著5G通信、服
    的頭像 發(fā)表于 03-21 17:33 ?904次閱讀