串擾是高速PCB設(shè)計人員存在的基礎(chǔ)之一。市場需要越來越小和更快的電路板,但是兩條平行走線或?qū)w放置在一起的距離越近,一條走線上產(chǎn)生的電磁場干擾另一條走線的機會就越大。
在本文中,我們將介紹串擾是什么,以及如何在高速設(shè)計中分析,模擬和消除串擾。
什么是串擾?
串擾是由走線之間有害的電磁耦合引起的干擾。具有移動電荷的導體將始終產(chǎn)生一些電磁場。增大信號速度會增加其在相鄰信號上引起耦合的可能性。讓我們仔細看看電磁耦合的兩個組成部分。
電感/磁耦合
當電流流過諸如PCB走線之類的導體時,會產(chǎn)生磁場。當該場通過相鄰導體時,它會通過法拉第第二感應(yīng)定律感應(yīng)出電動勢或電壓。這被稱為磁耦合或電感耦合,如果感應(yīng)電壓足以破壞經(jīng)歷電感耦合的走線信號,則可能會出現(xiàn)問題。
電容/電耦合
除磁場外,流經(jīng)PCB走線的電流還會產(chǎn)生相應(yīng)的電場。當來自一條跡線的電場與相鄰的平行跡線接觸時,會產(chǎn)生一個電容器。當兩條線路電容耦合時,一條線路上的信號有可能在另一條線路上引起串擾,從而導致噪聲和信號完整性下降。這種現(xiàn)象也稱為寄生電容。
避免串擾的PCB最佳實踐
因此,既然您對串擾背后的物理原理有所了解,那么如何在PCB設(shè)計中防止串擾呢?消除串擾的關(guān)鍵是,盡管串擾無處不在,但它是并行信號線之間的最大串擾。
消除串擾的最好方法是通過將返回路徑與地面緊密耦合到高速信號來利用導致其產(chǎn)生的并行性。由于返回路徑的大小相等但方向相反,因此磁場相互抵消并減少了串擾。
確保信號完整性的另一種方法是使用差分信號,其中兩條大小相等但極性相反的電壓線用于創(chuàng)建單個高速數(shù)據(jù)信號。由于實際數(shù)據(jù)信號被視為接收器上兩條電壓線之間的電壓差,并且由于電磁噪聲趨于同等地影響兩條線,因此即使在存在外部噪聲的情況下,信號本身仍然可以感知。
以下是用于減少串擾的PCB布線技巧的快速摘要:
l減少允許兩條線并行運行的長度。
l確保盡可能有可靠的返回路徑。
l在適當?shù)牡胤绞褂貌罘中帕睢?/span>
l使用帶有過孔接地的保護線。
l盡可能將高速信號(尤其是時鐘信號)與其他走線隔離。
l使相鄰層中的跡線彼此垂直。
使用EDA軟件執(zhí)行串擾分析
即使您了解了高速PCB設(shè)計中可能導致串擾的情況,也可能很難跟蹤所有可能導致電容性和電感性耦合的變量。值得慶幸的是,EDA工具已經(jīng)發(fā)展為使高速PCB的設(shè)計更易于管理。
-
PCB設(shè)計
+關(guān)注
關(guān)注
396文章
4921瀏覽量
95322 -
PCB布線
+關(guān)注
關(guān)注
22文章
473瀏覽量
43556 -
線路板設(shè)計
+關(guān)注
關(guān)注
0文章
61瀏覽量
8470 -
華秋DFM
+關(guān)注
關(guān)注
20文章
3515瀏覽量
6408
發(fā)布評論請先 登錄
PCB設(shè)計時需要知道的16個概念分享
淺談晶振在PCB設(shè)計中的要點
EXCUSE ME,表層的AC耦合電容和PCB內(nèi)層的高速線會有串擾?
隔離地過孔要放哪里,才能最有效減少高速信號過孔串擾?
高速PCB設(shè)計EMI避坑指南:5個實戰(zhàn)技巧
深度解讀PCB設(shè)計布局準則
高速AC耦合電容挨得很近,PCB串擾會不會很大……
高速AC耦合電容挨得很近,PCB串擾會不會很大……
NEXT(Near-End Crosstalk,近端串擾)
原理圖和PCB設(shè)計中的常見錯誤
DDR模塊的PCB設(shè)計要點
在高速PCB設(shè)計中消除串擾的方法與討論
評論