91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

趙晉榮:核心工藝裝備和EDA設(shè)計(jì)軟件是我國集成電路兩大短板

oCEM_ICPlatform ? 來源:國家IC人才培養(yǎng)平臺 ? 作者:國家IC人才培養(yǎng)平 ? 2020-09-21 09:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

集成電路學(xué)子當(dāng)如是——這段視頻代表了行業(yè)各界對學(xué)子的期望在剛剛結(jié)束的第四屆全國大學(xué)生集成電路創(chuàng)新創(chuàng)業(yè)大賽(集創(chuàng)賽)總決賽頒獎儀式上,四位前輩專家的視頻寄語,從投資界,工業(yè)界和學(xué)術(shù)界的不同視角表達(dá)了對行業(yè)未來人才的殷切期望,現(xiàn)場近八百名入圍總決賽的集成電路學(xué)子報以熱烈掌聲。

陳大同 璞華資本/元禾璞華 投委會主席

中國集成電路產(chǎn)業(yè)發(fā)展的重要引領(lǐng)者,璞華資本/元禾璞華投委會主席陳大同先生回憶了20年前中國集成電路的至暗時刻,在肯定當(dāng)前行業(yè)長足發(fā)展的同時,也指出缺口實(shí)際上也越來越大。他認(rèn)為在當(dāng)前這個關(guān)鍵時期,科技賽事有著特殊意義,因?yàn)樾袠I(yè)需要具備具備創(chuàng)業(yè)精神的后繼者,不能只是紙上談兵。10年后的龍頭企業(yè),20年后偉大的公司將從現(xiàn)在的學(xué)子中產(chǎn)生。

北方華創(chuàng)科技集團(tuán)股份有限公司董事長、執(zhí)行委員會主席趙晉榮先生在寄語中回顧了我國集成電路裝備制造領(lǐng)域20年的艱苦奮斗。他說,核心工藝裝備和EDA設(shè)計(jì)軟件仍然是我國集成電路產(chǎn)業(yè)自主發(fā)展的兩大短板,希望集成電路的學(xué)子能用自己奮斗的青春為產(chǎn)業(yè)的發(fā)展注入新的動力。

汪玉 清華大學(xué)電子工程系長聘教授、系主任,清華大學(xué)信息學(xué)院副院長

清華大學(xué)電子工程系長聘教授、系主任,清華大學(xué)信息學(xué)院副院長汪玉先生認(rèn)為集成電路成為一級學(xué)科代表了全社會的重視程度進(jìn)一步提升,是從業(yè)者的重大機(jī)會也是巨大挑戰(zhàn),他對集成電路的學(xué)子們提出了三條建議:

1)務(wù)必堅(jiān)持三個面向,面向前沿,面向國家重大需求,面向經(jīng)濟(jì)發(fā)展中的重要問題,解決行業(yè)卡脖子的痛點(diǎn);

2)深刻理解集成電路學(xué)科的交叉屬性,多學(xué),多問;

3)注重團(tuán)隊(duì)協(xié)作,通過大賽鍛煉專業(yè)能力和團(tuán)隊(duì)協(xié)作精神。

余志平 IEEE終身院士

IEEE終身院士余志平先生認(rèn)為今年是我國發(fā)展核心技術(shù)的重要時刻,他對同學(xué)們今年在大賽5G射頻前端設(shè)計(jì)杯賽的表現(xiàn)非常滿意,明年的此方向賽題將更加前沿,也將更加挑戰(zhàn)。希望同學(xué)們在為國家做出貢獻(xiàn)同時,創(chuàng)造自己人生的美好前景。

四位專家的寄語,代表了行業(yè)各界對人才的愛護(hù),對未來的期望。現(xiàn)場近八百名參賽師生報以熱烈的掌聲。

原文標(biāo)題:集成電路學(xué)子當(dāng)如是——這段視頻代表了行業(yè)各界對學(xué)子的期望

文章出處:【微信公眾號:國家IC人才培養(yǎng)平臺】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5452

    文章

    12572

    瀏覽量

    374574

原文標(biāo)題:集成電路學(xué)子當(dāng)如是——這段視頻代表了行業(yè)各界對學(xué)子的期望

文章出處:【微信號:ICPlatform,微信公眾號:芯動力人才計(jì)劃】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    集成電路制造中常用濕法清洗和腐蝕工藝介紹

    集成電路濕法工藝是指在集成電路制造過程中,通過化學(xué)藥液對硅片表面進(jìn)行處理的一類關(guān)鍵技術(shù),主要包括濕法清洗、化學(xué)機(jī)械拋光、無應(yīng)力拋光和電鍍四大類。這些工藝貫穿于芯片制造的多個關(guān)鍵環(huán)節(jié),直
    的頭像 發(fā)表于 01-23 16:03 ?1725次閱讀
    <b class='flag-5'>集成電路</b>制造中常用濕法清洗和腐蝕<b class='flag-5'>工藝</b>介紹

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】--EDA了解與發(fā)展概況

    的技術(shù)體系,旨在通過計(jì)算機(jī)軟件來輔助或完全自動化地完成集成電路從概念構(gòu)思到最終產(chǎn)品實(shí)現(xiàn)的整個流程。 EDA技術(shù)分為工藝設(shè)計(jì)、泛模擬化合物、數(shù)字邏輯設(shè)計(jì)與驗(yàn)證、物理實(shí)現(xiàn)、晶圓制造和封裝6
    發(fā)表于 01-19 21:45

    上海重磅發(fā)文:扶持集成電路產(chǎn)業(yè)、攻堅(jiān)裝備與光刻膠!

    未來,上海將加快先導(dǎo)產(chǎn)業(yè)戰(zhàn)略引領(lǐng)。支持集成電路企業(yè)瞄準(zhǔn)裝備、先進(jìn)工藝、光刻膠材料、3D封裝,實(shí)現(xiàn)全產(chǎn)業(yè)鏈突破,培育一批具有國際競爭力的龍頭企業(yè)。同時深化全棧創(chuàng)新,推動高性能智算芯片加快發(fā)展。
    的頭像 發(fā)表于 01-16 16:10 ?249次閱讀

    伴芯科技重磅發(fā)布DVcrew與PDcrew兩大創(chuàng)新產(chǎn)品,以AI智能體重構(gòu)EDA

    中國成都,2025年11月20日–今日,在2025集成電路發(fā)展論壇(成渝)暨三十一屆集成電路設(shè)計(jì)業(yè)展覽會(ICCAD-Expo 2025)現(xiàn)場,專注于“AI+EDA”技術(shù)創(chuàng)新的上海伴芯科技有限公司
    的頭像 發(fā)表于 11-21 09:35 ?1795次閱讀
    伴芯科技重磅發(fā)布DVcrew與PDcrew<b class='flag-5'>兩大</b>創(chuàng)新產(chǎn)品,以AI智能體重構(gòu)<b class='flag-5'>EDA</b>

    集成電路制造中薄膜刻蝕的概念和工藝流程

    薄膜刻蝕與薄膜淀積是集成電路制造中功能相反的核心工藝:若將薄膜淀積視為 “加法工藝”(通過材料堆積形成薄膜),則薄膜刻蝕可稱為 “減法工藝
    的頭像 發(fā)表于 10-16 16:25 ?3251次閱讀
    <b class='flag-5'>集成電路</b>制造中薄膜刻蝕的概念和<b class='flag-5'>工藝</b>流程

    集成電路傳統(tǒng)封裝技術(shù)的材料與工藝

    集成電路傳統(tǒng)封裝技術(shù)主要依據(jù)材料與管腳形態(tài)劃分:材料上采用金屬、塑料或陶瓷管殼實(shí)現(xiàn)基礎(chǔ)封裝;管腳結(jié)構(gòu)則分為表面貼裝式(SMT)與插孔式(PIH)類。其核心工藝在于通過引線框架或管座內(nèi)
    的頭像 發(fā)表于 08-01 09:27 ?3523次閱讀
    <b class='flag-5'>集成電路</b>傳統(tǒng)封裝技術(shù)的材料與<b class='flag-5'>工藝</b>

    西門子EDA產(chǎn)品組合新增兩大解決方案

    西門子數(shù)字化工業(yè)軟件日前宣布為其電子設(shè)計(jì)自動化 (EDA) 產(chǎn)品組合新增兩大解決方案,助力半導(dǎo)體設(shè)計(jì)團(tuán)隊(duì)攻克 2.5D/3D 集成電路 (IC) 設(shè)計(jì)與制造的復(fù)雜挑戰(zhàn)。
    的頭像 發(fā)表于 07-14 16:43 ?3261次閱讀

    EDA是什么,有哪些方面

    應(yīng)用領(lǐng)域 集成電路設(shè)計(jì):EDA是芯片設(shè)計(jì)的核心工具,支持從數(shù)字/模擬電路設(shè)計(jì)到SoC(系統(tǒng)級芯片)集成,涵蓋邏輯綜合、物理布局、時鐘樹生成等
    發(fā)表于 06-23 07:59

    中國集成電路大全 接口集成電路

    資料介紹本文系《中國集成電路大全》的接口集成電路分冊,是國內(nèi)第一次比較系統(tǒng)地介紹國產(chǎn)接口集成電路的系列、品種、特性和應(yīng)用方而知識的書籍。全書共有總表、正文和附錄三部分內(nèi)容??偙聿糠至杏袊a(chǎn)接口
    發(fā)表于 04-21 16:33

    概倫電子集成電路工藝與設(shè)計(jì)驗(yàn)證評估平臺ME-Pro介紹

    ME-Pro是概倫電子自主研發(fā)的用于聯(lián)動集成電路工藝與設(shè)計(jì)的創(chuàng)新性驗(yàn)證評估平臺,為集成電路設(shè)計(jì)、CAD、工藝開發(fā)、SPICE模型和PDK專業(yè)從業(yè)人員提供了一個共用平臺。
    的頭像 發(fā)表于 04-16 09:34 ?1872次閱讀
    概倫電子<b class='flag-5'>集成電路</b><b class='flag-5'>工藝</b>與設(shè)計(jì)驗(yàn)證評估平臺ME-Pro介紹

    CMOS集成電路的基本制造工藝

    本文主要介紹CMOS集成電路基本制造工藝,特別聚焦于0.18μm工藝節(jié)點(diǎn)及其前后的變化,分述如下:前段工序(FrontEnd);0.18μmCMOS前段工序詳解;0.18μmCMOS后段鋁互連
    的頭像 發(fā)表于 03-20 14:12 ?4640次閱讀
    CMOS<b class='flag-5'>集成電路</b>的基本制造<b class='flag-5'>工藝</b>

    集成電路前段工藝的可靠性研究

    在之前的文章中我們已經(jīng)對集成電路工藝的可靠性進(jìn)行了簡單的概述,本文將進(jìn)一步探討集成電路前段工藝可靠性。
    的頭像 發(fā)表于 03-18 16:08 ?1992次閱讀
    <b class='flag-5'>集成電路</b>前段<b class='flag-5'>工藝</b>的可靠性研究

    集成電路制造中的電鍍工藝介紹

    本文介紹了集成電路制造工藝中的電鍍工藝的概念、應(yīng)用和工藝流程。
    的頭像 發(fā)表于 03-13 14:48 ?2751次閱讀
    <b class='flag-5'>集成電路</b>制造中的電鍍<b class='flag-5'>工藝</b>介紹

    集成電路制造工藝中的High-K材料介紹

    本文介紹了在集成電路制造工藝中的High-K材料的特點(diǎn)、重要性、優(yōu)勢,以及工藝流程和面臨的挑戰(zhàn)。
    的頭像 發(fā)表于 03-12 17:00 ?2915次閱讀
    <b class='flag-5'>集成電路</b>制造<b class='flag-5'>工藝</b>中的High-K材料介紹

    集成電路制造中的劃片工藝介紹

    本文概述了集成電路制造中的劃片工藝,介紹了劃片工藝的種類、步驟和面臨的挑戰(zhàn)。
    的頭像 發(fā)表于 03-12 16:57 ?3321次閱讀
    <b class='flag-5'>集成電路</b>制造中的劃片<b class='flag-5'>工藝</b>介紹