91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

如何在 Vivado中完成平臺準備工作——創(chuàng)建硬件設計

454398 ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx賽靈思官微 ? 2020-09-26 11:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文系《創(chuàng)建 Vitis? 加速平臺的簡單指南》的第1部分。(您可通過下列鏈接查看其它各部分:第 2 部分:在 PetaLinux 中為加速平臺創(chuàng)建軟件工程;第 3 部分:在 Vitis 中封裝加速平臺?;第 4 部分:在 Vitis 中測試定制加速平臺)。

在本文中,我們將講解如何在 Vivado? Design Suite 中完成平臺準備工作,以便將其用作為 Vitis 中的加速平臺。

您既可以采用已確認的成熟設計作為平臺,這樣只需稍作增強便可靈活運用于加速軟件功能,或者也可以采用僅含加速所需拓撲結構的簡單基礎平臺。重點在于,此平臺并沒有必要采用一次性設計,而應采用可有機變化的設計,這樣即可隨您的設計需求而變。

引言

加速軟件組件就意味著將其從 CPU 卸載至可編程邏輯中的加速 IP。Vitis 工具將負責處理在加速 IP 與 CPU 之間添加數(shù)據(jù)移動程序的操作。

但它確實需要用戶提供輸入信息。它需要了解從 SoC 和加速 IP 連接到哪個接口。它還需要了解有哪些時鐘/復位可供使用。

并且由于我們在 CPU 與加速 IP 之間發(fā)送數(shù)據(jù)塊,因此需要中斷信號?;旧暇瓦@些…… 好吧,其實還要向 Vitis 工具提供一些其它信息,這個我們稍后再聊。

先繼續(xù)往下看。啟動 Vivado 并創(chuàng)建工程。我使用的是 ZCU104 評估板。但以下步驟對于所有 Zynq? UltraScale? 開發(fā)板都是通用的,無論是開發(fā)板還是定制板都一樣。

創(chuàng)建硬件設計

創(chuàng)建塊設計 (BD)。此處名稱與用于命名平臺的名稱相同。

從 IP 目錄添加 Zynq UltraScale 處理器子系統(tǒng) IP 塊。如果使用的是開發(fā)板,那么應啟用“塊自動化設置 (Block Automation)”功能。

我把默認接口更改為僅包含 LPD:

在我們的簡單平臺中,可以只創(chuàng)建 2 個時鐘。這些時鐘將在 Vitis 中使用。

我們可從 IP 目錄添加 Clocking Wizard:

默認情況下,復位處于高電平有效狀態(tài),而復位源(位于 Zynq UltraScale 器件上)則處于低電平有效狀態(tài)。因此,在進行時鐘設置配置時需牢記此信息。

我添加了 3 個輸出時鐘:100Mhz、150Mhz 和 300Mhz:

并將復位極性設置為低電平有效(Active Low):

針對每個時鐘都需要提供同步復位。我們有 3 個時鐘,因此需要從 IP 目錄添加 3 個 Processor System Reset IP 核:

下一步,需要添加中斷信號。這里我們從 IP 目錄添加 AXI Interrupt Controller。用戶可以使用 IP integrator 中的“運行自動連接(Run Connection Automation)”功能來處理 AXI 連接。

使用 100Mhz 時鐘

在 AXI Interrupt Controller 中,將“中斷輸出連接(Interrupt Output Connection)”設置為“單連接 (Single)”,并將其連接到 Zynq UltraScale IP 上的 pl_ps_irq:

對于基本硬件平臺,這樣設置就可以了。

現(xiàn)在,我們只需設置元數(shù)據(jù),以便通過 Platform (PFM) 屬性將硬件信息告知 Vitis 即可。

添加 PFM 屬性

PFM 屬性是將元數(shù)據(jù)傳遞給 Vitis 所必需的。

Vitis 會提取這些數(shù)據(jù)以判定哪些接口、時鐘和中斷信號可用于在現(xiàn)有平臺中添加加速部分。

平臺名稱

首先,對平臺命名:

完成命名后,您將看到一個新的“平臺 (Platform)”選項卡。其中將顯示整個設計中的所有時鐘、接口和中斷信號。 我們需要篩選可用于 Vitis 的資源。

啟用時鐘

右鍵單擊時鐘,然后單擊“啟用 (Enable)”:

針對 clk_out3 重復此操作。

時鐘屬性

選中“選項 (Options)”選項卡:

注:時鐘 ID 必須以 0 開頭并遞增,因此,請更改此處設置。我們還必須指定默認值。

此處默認值即 Vitis 中使用的默認時鐘:

設置 clk_out3 的索引

啟用接口

可采用塊設計中可用的任意接口,例如,Zynq UltraScale 器件上的接口或 AXI Interconnect 上的接口。

在此例中,我只添加 Zynq UltraScale 器件上的接口。

啟用中斷

工程屬性

Vitis IDE 是支持眾多不同流程(例如,數(shù)據(jù)中心、加速或嵌入式流程等)的統(tǒng)一工具。我們需要將此用途傳遞給 Vitis 工具。

如果要創(chuàng)建嵌入式設計,就需要指定該用途。在此示例中,我們將把 Vitis 用于加速。此用途必須明確指定,因為 Vitis 需要告知下游工具如何處理該平臺。

此處可看到下列屬性:

創(chuàng)建 XSA

完成以下任務以創(chuàng)建 XSA

? 生成塊設計
? 創(chuàng)建 HDL 封裝
? 生成比特流
? 依次單擊“File -> Export -> Export Hardware”
o 依次單擊“Expandable -> Pre Synthesis”,然后選中“Bitstream”

用戶可在此處輸入詳細信息:

至此大功告成。

如需了解后續(xù)步驟,請參閱本系列博客的第 2 部分:在 PetaLinux 中為加速平臺創(chuàng)建軟件工程

文章轉載自:Xilinx賽靈思官微
編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Xilinx
    +關注

    關注

    73

    文章

    2200

    瀏覽量

    131107
  • 開發(fā)板
    +關注

    關注

    26

    文章

    6288

    瀏覽量

    117999
  • Vivado
    +關注

    關注

    19

    文章

    857

    瀏覽量

    71094
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    獲取Ozon商品詳情數(shù)據(jù)的API接口技術指南

    準備工作、接口調(diào)用、代碼實現(xiàn)及注意事項。文章基于通用API實踐,確保內(nèi)容真實可靠。 1. 準備工作 在調(diào)用API前,您需要完成以下準備工作: 注冊開發(fā)者賬號 :訪問Ozon開發(fā)者
    的頭像 發(fā)表于 02-28 16:28 ?498次閱讀
    獲取Ozon商品詳情數(shù)據(jù)的API接口技術指南

    調(diào)用樂天平臺API獲取商品詳情數(shù)據(jù)

    。 1. 準備工作 在開始調(diào)用API之前,你需要完成以下準備工作: 注冊開發(fā)者賬號 :訪問樂天開發(fā)者門戶,注冊并創(chuàng)建開發(fā)者賬號。 創(chuàng)建應用
    的頭像 發(fā)表于 02-02 16:25 ?198次閱讀
    調(diào)用樂天<b class='flag-5'>平臺</b>API獲取商品詳情數(shù)據(jù)

    應用開發(fā)準備工作

    注冊成為開發(fā)者 在華為開發(fā)者聯(lián)盟網(wǎng)站上,注冊成為開發(fā)者,并完成實名認證,從而享受聯(lián)盟開放的各類能力和服務。 創(chuàng)建應用 在AppGallery Connect(簡稱AGC)上,參考創(chuàng)建項目和創(chuàng)建
    發(fā)表于 01-04 10:47

    利用 NucleiStudio IDE 和 vivado 進行軟硬件聯(lián)合仿真

    ,使用NucleiStudio IDE 和 vivado對蜂鳥E203+demo協(xié)處理器的軟硬件協(xié)同仿真實驗已經(jīng)完成。根據(jù)以上步驟可以方便地對E203 SoC進行軟硬件仿真調(diào)試。
    發(fā)表于 11-05 13:56

    Windows系統(tǒng)下用vivado將電路燒寫到MCU200T板載FLASH的方法

    在Windows操作系統(tǒng)下使用vivado將設計的電路燒寫到MCU200T開發(fā)板上的FLASH的方法。通過將硬件電路的比特流文件燒寫到板載FLASH內(nèi),開發(fā)板上電時將自動地從FLASH
    發(fā)表于 10-29 08:21

    在Windows10上運行vivado使用tcl文件創(chuàng)建E203項目路徑錯誤的問題

    先按照官方給的開源項目,e203_hbirdv2-masterfpgamcu200t目錄下的Makefile內(nèi)容手動創(chuàng)建vivado工程。 在調(diào)用.tcl文件的過程,每次進行到
    發(fā)表于 10-28 07:19

    元服務發(fā)布準備工作

    發(fā)布元服務前,請詳細了解華為應用市場的審核要求,并提前準備發(fā)布所需的文件、資源,以便您能順利、快速通過發(fā)布審核流程。 仔細閱讀元服務審核指南,了解發(fā)布元服務至華為應用市場需要遵循的規(guī)則和要求。 完成
    發(fā)表于 10-10 15:48

    AMD Vivado ChipScope助力硬件調(diào)試

    許多硬件問題只有在整個集成系統(tǒng)實時運行的過程才會顯現(xiàn)出來。AMD Vivado ChipScope 提供了一套完整的調(diào)試流程,可在系統(tǒng)運行期間最大限度提升對可編程邏輯的觀測能力,助力設計調(diào)試。
    的頭像 發(fā)表于 09-05 17:08 ?1148次閱讀

    土壓力計在使用前需要進行哪些準備工作?

    在巖土工程安全監(jiān)測,振弦式土壓力計的測量精度直接影響結構物安全評估結果。為確保設備投用后數(shù)據(jù)可靠,使用前需完成系統(tǒng)化準備工作。南京峟思為總結出以下關鍵步驟。1、正式安裝前需進行雙重檢測。外觀檢查
    的頭像 發(fā)表于 08-21 13:29 ?449次閱讀
    土壓力計在使用前需要進行哪些<b class='flag-5'>準備工作</b>?

    Vivado無法選中開發(fā)板的常見原因及解決方法

    在使用 AMD Vivado Design Suite 對開發(fā)板(Evaluation Board)進行 FPGA 開發(fā)時,我們通常希望在創(chuàng)建工程時直接選擇開發(fā)板,這樣 Vivado 能夠自動配置
    的頭像 發(fā)表于 07-15 10:19 ?1699次閱讀
    <b class='flag-5'>Vivado</b>無法選中開發(fā)板的常見原因及解決方法

    何在Unified IDE創(chuàng)建視覺庫HLS組件

    Vivado IP 流程(Vitis Unified),在這篇 AMD Vitis HLS 系列 3 ,我們將介紹如何使用 Unified IDE 創(chuàng)建 HLS 組件。這里采用“自下而上”的流程,從 HLS
    的頭像 發(fā)表于 07-02 10:55 ?1435次閱讀
    如<b class='flag-5'>何在</b>Unified IDE<b class='flag-5'>中</b><b class='flag-5'>創(chuàng)建</b>視覺庫HLS組件

    想做好PCBA貼片加工?這些前期準備工作要做好!

    一站式PCBA加工廠家今天為大家講講PCBA貼片加工前的準備工作有哪些?PCBA貼片加工前的準備工作。在PCBA代工過程,貼片加工前的準備工作是確保電路板性能穩(wěn)定和生產(chǎn)效率高的基礎。
    的頭像 發(fā)表于 06-25 09:23 ?677次閱讀
    想做好PCBA貼片加工?這些前期<b class='flag-5'>準備工作</b>要做好!

    電能質(zhì)量檢測前的準備工作介紹

    電能質(zhì)量問題檢測測試前的準備工作詳細介紹。
    的頭像 發(fā)表于 05-17 09:52 ?664次閱讀
    電能質(zhì)量檢測前的<b class='flag-5'>準備工作</b>介紹

    Vivado 2018.3軟件的使用教程

    大家好,歡迎來到至芯科技FPGA煉獄營地,準備開啟我們的偉大征程!正所謂“兵馬未動,糧草先行”,戰(zhàn)前的準備自是必不可少,在FPGA的漫漫沙場,我們何以入場,何以取勝呢?在這里我們?yōu)楦魑粦?zhàn)友準備
    的頭像 發(fā)表于 04-30 14:14 ?3365次閱讀
    <b class='flag-5'>Vivado</b> 2018.3軟件的使用教程

    一文詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件,添加或創(chuàng)建設計的工程源文件后,需要創(chuàng)建xdc文件設置時序約束。時序約束文件可以直接創(chuàng)建或添加已存
    的頭像 發(fā)表于 03-24 09:44 ?4822次閱讀
    一文詳解<b class='flag-5'>Vivado</b>時序約束