PCB布局技巧
1、濾波電容的放置要與電源接近,振蕩器也是,在振蕩器前端放電阻。
2、通過Design的Board Shape改變電路板大小。
3、畫完電路板大小后,在Mechanical1層用10mil線畫板框(部分工程師喜歡用禁止布線層即KeepOut-Layer層)P+L布線。
4、在布置PCB時(shí),必須先要設(shè)置規(guī)則(很重要),rule中要設(shè)置Via、Clearance等。放置元件,過孔,焊盤,覆銅,放文本等都可用P+對(duì)應(yīng)快捷字母。
5、覆銅(place polygon pour)之前要修改安全間距design rules(clearance 10mil左右),并且NET網(wǎng)絡(luò)連接到地GND,選擇Pour Over All Same Net Objectc,還要去除死銅(remove dead copper)。
補(bǔ)充:因?yàn)?a href="http://m.makelele.cn/soft/data/30-91/" target="_blank">FPGA下過孔比較密容易出現(xiàn)網(wǎng)絡(luò)被隔斷。多層板內(nèi)層鋪銅要注意電源層和地層,如果是正片(Signal)出現(xiàn)網(wǎng)絡(luò)被隔斷需手工加畫6mil的線把網(wǎng)絡(luò)連接好,如果內(nèi)層是負(fù)片(Internal Plane )出現(xiàn)網(wǎng)絡(luò)被隔斷可以將隔離焊盤大小改小,保證網(wǎng)絡(luò)連接;
6、表層的鋪銅要用網(wǎng)格時(shí)選擇Hatched(Tracks/Arcs),線寬 (Track Width)10mil,間隔 (Grid Size)20mil,Grid Size 的大小是包含線寬在內(nèi)前面數(shù)據(jù)實(shí)際是10mil線寬10mil的間隙。
7、排線整體操作用S+L,放導(dǎo)線用P+L,布線過程中按 * 可以添加過孔。
8、小鍵盤加減+,-號(hào)為各層之間切換用,Page Up放大,Page Down縮小。
9、距離測(cè)量R+M或者ctrl+M,單位mil和毫米mm切換用Q鍵,單位切換Ctrl+Q。
10、畫封裝圖時(shí),J+L為Jump to Location定位到某一點(diǎn)。
11、定基點(diǎn)畫封裝在Preference的PCB中的Display中Origin Maker。
12、畫PCB封裝時(shí)可用隊(duì)列粘貼P+S。
13、畫PCB封裝圖要在TOP Over Layers(黃色)。
14、模擬電源和一般電源之間一般要加一個(gè)電感(10mh左右)消除信號(hào)的影響,加兩個(gè)0.1uf的電容濾波。
15、模擬參考輸入端AREF要接電解電容濾波,而且要接模擬地,模擬地(AGND)與一般地(GND)之間加一個(gè)電阻,并且正負(fù)模擬參考輸入端之間要加電容(0.1uf)濾波。
16、自動(dòng)標(biāo)號(hào)用Tools--Re-Annotate。
17、畫器件原理圖的時(shí)候,善用器件排列規(guī)則來畫圖,先放大器件,與它相關(guān)的器件放附近。一般輸入引腳放在左邊,輸出放在右邊,電源放在上邊,地放在下邊。
18、畫原理圖庫時(shí),可以用分部分(part)來設(shè)計(jì)引腳特別多的芯片。
19、在布局時(shí),通過Shift+F,光標(biāo)選中你要操作的器件,在彈出的界面進(jìn)行屬性設(shè)置,ctrl+a全選之后進(jìn)行批量修改屬性。
20、Shift+S 看單層所有布線,鼠標(biāo)右鍵可以整體圖顯示拖動(dòng),鼠標(biāo)中鍵前后拉=放大或者縮小,多層布線非常有用。
21、當(dāng)重復(fù)器件比較多時(shí)候,為了讓布局看起來整體統(tǒng)一,可以使用排列組合Align,選擇要排列的元器件,水平均勻排列ctrl+shift+H,垂直均勻排列ctrl+shift+V,向上對(duì)齊排列ctrl+shift+T、向下對(duì)齊排列ctrl+shift+B,向左對(duì)齊排列ctrl+shift+L、向右對(duì)齊排列ctrl+shift+R。
22、在一個(gè)工程中的所有原理圖中的網(wǎng)標(biāo)都是相通的,如果要用總圖和子圖,選擇Design->Creat Sheet Symbol From Sheet or HDL。
23、添加信號(hào)層用Design->Layer Stack Manager選中top Layer然后Add Layer(正片) 或 Add Internal Plane (負(fù)片)。
24、扇出功能:FPGA多引腳可以Auto Route->Fanout->component然后選中你要扇出的器件,根據(jù)情況勾選。
25、改變PCB引腳順序后要反編譯到原理圖用Project->Project Option->options把其中的Changing Schematic Pins勾選項(xiàng)去掉,然后Design->Update Schmetics in xx.ProPCB。
26、交互式布線:就是改變其中的引腳順序,需要注意:
a、首先要配置可以交換的管腳Tools->pin/Part Swapping->configure選中你要交換的芯片比如FPGA,然后選擇可以交換的IO管腳,不能選中時(shí)鐘和一些配置管腳比如nCSO,nCE,ASDO,DATA0等等,這些都不能交換,Show Assign IO pin Only,然后將他們選中后增加到一個(gè)組比如Type組。
b、Pin Swap勾選上這樣才允許交換引腳。
c、Tools->Pin/Part Swapping->Interactive Pin/Net swaping(快捷鍵TWI)
27、布多層板注意:
a、FPGA內(nèi)部線寬≥4mil(這個(gè)要根據(jù)FPGA中引腳之間的最小間距來看),過孔(Via)外徑≥18mil內(nèi)徑≥8mil,電源類通孔外徑50mil,內(nèi)徑20mil;
b、等長線:對(duì)時(shí)鐘同步嚴(yán)格要求的需要布等長線,查看PCB,view->Workspace Panels->PCB->PCB,將要布的網(wǎng)絡(luò)分成一組便于觀察線長(雙擊All Net添加一組網(wǎng)絡(luò)),Tools->Interactive Lenth Tuning(快捷鍵TR),選擇網(wǎng)絡(luò)中一根線后Tab可以設(shè)置增加網(wǎng)絡(luò),然后找到網(wǎng)絡(luò)中最長的線進(jìn)行等長布線,通過這個(gè)布線 ,之前要先連接好線,給出足夠空間;
c、差分線:對(duì)DVI類接口需要布差分線,view->Workspace Panels->PCB->PCB然后選擇Differential Pairs Editor,新建你要布的差分線,也可以先在原理圖中標(biāo)注,然后用Tools->Interactive Diff Pair Lenth Tuning(快捷鍵TI),選中一根線后按Tab進(jìn)行你要布得最長的線為標(biāo)準(zhǔn)進(jìn)行布線;
d、按S+N可以選擇整條網(wǎng)絡(luò),有利于刪除;
e、使器件固定,雙擊后選擇locked。30、板子最后的檢查非常重要,特別是unrouted 檢查,板子焊接之前的電源和地檢查也是;
最后補(bǔ)充兩點(diǎn):
① 在PCB中按L直接可以編輯各層的顯示和隱藏。
② 盡量十字叉交錯(cuò)布線,減小信號(hào)干擾。
編輯:hfy
-
pcb
+關(guān)注
關(guān)注
4404文章
23877瀏覽量
424161
發(fā)布評(píng)論請(qǐng)先 登錄
深入探討PCB布局布線的專業(yè)設(shè)計(jì)要點(diǎn)與常見挑戰(zhàn)
降壓轉(zhuǎn)換器的PCB布局技術(shù)
PCB布局布線的相關(guān)基本原理和設(shè)計(jì)技巧
技術(shù)資訊 I 在 Allegro PCB 中如何快速布局
三極管 PCB 布局問題與優(yōu)化建議
深度解讀PCB設(shè)計(jì)布局準(zhǔn)則
霍爾元件PCB布局的10個(gè)防干擾技巧
如何設(shè)計(jì)PCB外殼與布局以避免干涉
PCB布局27個(gè)小技巧
評(píng)論