91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA的設(shè)計(jì)中為什么避免使用鎖存器

454398 ? 來源:科學(xué)計(jì)算technomania ? 作者:貓叔 ? 2020-11-16 11:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言

FPGA的設(shè)計(jì)中,避免使用鎖存器是幾乎所有FPGA工程師的共識,Xilinx和Altera也在手冊中提示大家要慎用鎖存器,除非你明確知道你確實(shí)需要一個(gè)latch來解決問題。而且目前網(wǎng)上大多數(shù)文章都對鎖存器有個(gè)誤解,我們后面會(huì)詳細(xì)說明。

這篇文章,我們包含如下內(nèi)容:
①鎖存器、觸發(fā)器和寄存器的原理和區(qū)別,為什么鎖存器不好?
② 什么樣的代碼會(huì)產(chǎn)生鎖存器?
③ 為什么鎖存器依然存在于FPGA中?

鎖存器、觸發(fā)器和寄存器的原理和區(qū)別,為什么鎖存器不好?

鎖存器、觸發(fā)器和寄存器它們的英文分別為:Latch、Flip-Flop、Register。我們對這三個(gè)單詞的翻譯真的是非常直觀,從名字就能大概猜出它們的含義。

鎖存器

1. 什么是鎖存器?

鎖存器就是用來存儲(chǔ)狀態(tài)信息,就是將這個(gè)狀態(tài)一直保持。鎖存器對脈沖的電平敏感,也就是電平觸發(fā),在有效的電平下,鎖存器處于使能狀態(tài),輸出隨著輸入發(fā)生變化,此時(shí)它不鎖存信號,就像一個(gè)緩沖器一樣;在鎖存器沒有使能時(shí),則數(shù)據(jù)被鎖住,輸入信號不起作用,此時(shí)輸出一直為鎖存的狀態(tài)信息。我們常見的鎖存器有SR鎖存器、D鎖存器、JK鎖存器等。

2. 鎖存器的工作過程

我們以最簡單的D鎖存器為例來說明鎖存器的工作過程,D鎖存器有3個(gè)接口,也可以認(rèn)為是4個(gè),因?yàn)檩敵龅膬蓚€(gè)Q和Q只是單純的反向關(guān)系。


其中D為輸入信號,當(dāng)E為高時(shí),輸出Q即為輸入的D;當(dāng)E為低時(shí),Q保持E為高時(shí)的最后一次狀態(tài),也就是鎖存過程。


3. 為什么鎖存器不好?

從上面的圖中可以看出,鎖存器對毛刺不敏感,很容易在信號上產(chǎn)生毛刺;而且也沒有時(shí)鐘信號,不容易進(jìn)行靜態(tài)時(shí)序分析。正是因?yàn)檫@兩個(gè)原因,我們在FPGA設(shè)計(jì)時(shí),盡量不用鎖存器。

當(dāng)然,目前網(wǎng)上還有一種說法是FPGA中只有LUT和FF的資源,沒有現(xiàn)成的Latch,所以如果要用Latch,需要更多的資源來搭出來。但這一觀點(diǎn),是錯(cuò)誤的,我們后面會(huì)有專門的講解。

觸發(fā)器

1. 什么是觸發(fā)器

觸發(fā)器(Flip-Flop,簡寫為 FF),也叫雙穩(wěn)態(tài)門,又稱雙穩(wěn)態(tài)觸發(fā)器。在中國臺(tái)灣及中國香港譯作“正反器”,是一種具有兩種穩(wěn)態(tài)的用于儲(chǔ)存的組件,可記錄二進(jìn)制數(shù)字信號“1”和“0”。

FPGA工程師,對觸發(fā)器再熟悉不過了,D觸發(fā)器應(yīng)該是我們平時(shí)寫程序中用到最多的element。除了D觸發(fā)器,常見的觸發(fā)器還有T觸發(fā)器、SR觸發(fā)器、JK觸發(fā)器等。觸發(fā)器對脈沖邊沿敏感,其狀態(tài)只在時(shí)鐘脈沖的上升沿或下降沿的瞬間改變。

2. 觸發(fā)器的工作過程

我們以D觸發(fā)器為例來說明觸發(fā)器的工作過程,D觸發(fā)器接口如下:


觸發(fā)器只在時(shí)鐘邊沿時(shí)起作用,所以哪怕輸入的信號中有毛刺,輸出還是比較干凈的。


還有一點(diǎn)需要了解的是,F(xiàn)PGA中最小的單元是門電路,門電路又組成了鎖存器,鎖存器組成了寄存器。

寄存器

用來存放數(shù)據(jù)的一些小型存儲(chǔ)區(qū)域,用來暫時(shí)存放參與運(yùn)算的數(shù)據(jù)和運(yùn)算結(jié)果,它被廣泛的用于各類數(shù)字系統(tǒng)和計(jì)算機(jī)中。其實(shí)寄存器就是一種常用的時(shí)序邏輯電路,但這種時(shí)序邏輯電路只包含存儲(chǔ)電路。寄存器的存儲(chǔ)電路是由鎖存器或觸發(fā)器構(gòu)成的,因?yàn)橐粋€(gè)鎖存器或觸發(fā)器能存儲(chǔ)1位二進(jìn)制數(shù),所以由N個(gè)鎖存器或觸發(fā)器可以構(gòu)成N位寄存器。工程中的寄存器一般按計(jì)算機(jī)中字節(jié)的位數(shù)設(shè)計(jì),所以一般有8位寄存器、16位寄存器等。

什么樣的代碼會(huì)產(chǎn)生鎖存器?

在組合邏輯中,如果條件描述不全就會(huì)容易產(chǎn)生Latch:
? if語句中缺少了else語句
? case語句中沒有給出全部的情況。

也就是下面的情況:

always @ *
begin
    if(en==1)
        q <= d;
end
input [1:0]d;
always @ (d)
begin
    case(d)
    0:       q0 <= 1'b1;
    1:       q2 <= 1'b1;
    2:       q2 <= 1'b1;
    3:       q3 <= 1'b1;
    default: q4 <= 1'b1;
end

這個(gè)前提是組合電路中,在時(shí)序電路的if語句中,及時(shí)沒有else,也不會(huì)綜合出Latch的。

上面這兩種寫法容易出現(xiàn)在什么地方呢?最常見的就是狀態(tài)機(jī),我見過不少的FPGA工程師在寫狀態(tài)機(jī)時(shí),case語句中沒有給出變量的全部情況。

為什么鎖存器依然存在于FPGA中?

我們在前面說過網(wǎng)上有一種說法是:FPGA中只有LUT和FF的資源,沒有現(xiàn)成的Latch,所以如果要用Latch,需要更多的資源來搭出來。這種說法是錯(cuò)誤的,因?yàn)樵赬ilinx的FPGA中,6 系列之前的器件中都有Latch;6系列和7系列的FPGA中,一個(gè)Slice中有50%的storage element可以被配置為Latch或者Flip-Flop,另外一半只能被配置為Flip-Flop。比如7系列FPGA中,一個(gè)Slice中有8個(gè)Flip-Flop,如果被配置成了Latch,該Slice的另外4個(gè)Flip-Flop就不能用了。這樣確實(shí)造成了資源的浪費(fèi)。


在UltraScale的FPGA中,所有的storage element都可以被配置成Flip-Flop和Latch。


我們以下面的代碼來說明Flip-Flop和Latch在Ultrascale的FPGA中Implementation后的結(jié)果。

Flip-Flop代碼:

module FF_top(
 input              clk,
 input [3:0]        data_i,
 input              data_ie,  //enable
 output reg [3:0]   o_latch
    );

always @ ( posedge clk )
begin
    if(data_ie)
        o_latch <= data_i;
end  

endmodule

Latch代碼:

module latch_top(
 input [7:0]        data_i,
 input              data_ie,  //enable
 output reg [7:0]   o_latch
    );

always @ * 
begin
    if(data_ie)
        o_latch[3:0] <= data_i[3:0];
end  


endmodule

Flip-Flop實(shí)現(xiàn)后的Schematic和Device如下:


Latch實(shí)現(xiàn)后的Schematic和Device如下:


可以看出,在使用Flip-Flop時(shí),storage element被綜合成了FDRE,也就是觸發(fā)器;當(dāng)使用Latch電路時(shí),storage element被綜合成了LDCE。

所以,F(xiàn)PGA中沒有Latch的說法在Xilinx的FPGA中是不對的。

最后一個(gè)問題,既然Latch有這么多的問題,那為什么FPGA中還要保留?

① 首先就是因?yàn)镕PGA電路的靈活性,保留Latch并不影響FPGA的資源,因?yàn)閟torage element可以直接被配置為Flip-Flop。

② 其次就是有些功能是必須要使用Latch的,比如很多處理器的接口就需要一個(gè)Latch來緩存數(shù)據(jù)或地址。

最后要說明的一點(diǎn)是:鎖存器雖然在FPGA中不怎么被使用,但在CPU中卻很常見,因?yàn)殒i存器比Flip-Flop快很多。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22412

    瀏覽量

    636303
  • 鎖存器
    +關(guān)注

    關(guān)注

    8

    文章

    956

    瀏覽量

    44936
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2056

    瀏覽量

    63405
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    MAX834/MAX835:小巧卻強(qiáng)大的微功耗電壓監(jiān)測

    MAX834/MAX835:小巧卻強(qiáng)大的微功耗電壓監(jiān)測 作為電子工程師,在設(shè)計(jì)電路時(shí),對電源電壓的精確監(jiān)測至關(guān)重要,特別是在電池供電系統(tǒng),防止電池過放電是保障系統(tǒng)穩(wěn)定運(yùn)行和電池
    的頭像 發(fā)表于 02-26 14:25 ?179次閱讀

    探索TMAG5115:高性能霍爾效應(yīng)的卓越特性與應(yīng)用

    探索TMAG5115:高性能霍爾效應(yīng)的卓越特性與應(yīng)用 在電子工程師的日常設(shè)計(jì),傳感的選擇至關(guān)重要,它直接影響著系統(tǒng)的性能和穩(wěn)定性。
    的頭像 發(fā)表于 02-11 11:40 ?257次閱讀

    10 GHz 比較 HMC675LC3C:高速應(yīng)用的理想之選

    10 GHz 比較 HMC675LC3C:高速應(yīng)用的理想之選 在電子設(shè)計(jì)領(lǐng)域,高速、高精度的比較一直是眾多應(yīng)用的核心組件。今天,我們就來深入了解一款性能卓越的 10 GHz
    的頭像 發(fā)表于 01-06 15:15 ?341次閱讀

    的時(shí)間借用概念與靜態(tài)時(shí)序分析

    對于基于的設(shè)計(jì),靜態(tài)時(shí)序分析會(huì)應(yīng)用一個(gè)稱為時(shí)間借用的概念。本篇博文解釋了時(shí)間借用的概念,若您的設(shè)計(jì)包含
    的頭像 發(fā)表于 12-31 15:25 ?5497次閱讀
    <b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b><b class='flag-5'>中</b>的時(shí)間借用概念與靜態(tài)時(shí)序分析

    MC74VHCT373A高速CMOS八路D型技術(shù)解析

    。MC74VHCT373A在4.5V至5.5V~DC~ 電源電壓下工作。這些設(shè)備均為無鉛、無鹵素,符合RoHS標(biāo)準(zhǔn)。MC74VHCT373A
    的頭像 發(fā)表于 11-22 14:06 ?1464次閱讀
    MC74VHCT373A高速CMOS八路D型<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>技術(shù)解析

    長晶口型CJ74HC573系列、CJ74HCT573系列與TI、安世對應(yīng)料號替代指南

    在現(xiàn)代電子電路設(shè)計(jì),作為一種基本數(shù)字邏輯部件,廣泛應(yīng)用于數(shù)據(jù)存儲(chǔ)、地址與總線驅(qū)動(dòng)等場
    的頭像 發(fā)表于 11-19 17:15 ?801次閱讀
    長晶口型<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>CJ74HC573系列、CJ74HCT573系列與TI、安世對應(yīng)料號替代指南

    一文讀懂MT8762霍爾:國產(chǎn)高性能磁傳感解決方案

    前言在工業(yè)自動(dòng)化、智能家居和汽車電子的智能化升級浪潮,精確可靠的磁傳感技術(shù)已成為實(shí)現(xiàn)智能化控制的關(guān)鍵。麥歌恩(MagnTek,現(xiàn)隸屬納芯微)推出的MT8762霍爾,憑借其獨(dú)特的
    的頭像 發(fā)表于 10-18 08:03 ?750次閱讀
    一文讀懂MT8762霍爾<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>:國產(chǎn)高性能磁傳感解決方案

    ?SN74HCS373 Octal透明技術(shù)解析與應(yīng)用指南

    Texas Instruments SN74HCS373/SN74HCS373-Q1八路透明D類包含八個(gè)D類
    的頭像 發(fā)表于 09-24 10:40 ?826次閱讀
    ?SN74HCS373 Octal透明<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>技術(shù)解析與應(yīng)用指南

    ?TPIC6A259 8位可尋址技術(shù)文檔摘要

    該電源邏輯 8 位可尋址控制漏極開路 DMOS 晶體管輸出,專為數(shù)字系統(tǒng)的通用存儲(chǔ)應(yīng)用而設(shè)計(jì)。具體用途包括工作寄存、串行保持寄存
    的頭像 發(fā)表于 09-09 10:30 ?964次閱讀
    ?TPIC6A259 8位可尋址<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>技術(shù)文檔摘要

    ?TPIC6B259 8位可尋址技術(shù)文檔摘要

    該電源邏輯 8 位可尋址控制漏極開路 DMOS 晶體管輸出,專為數(shù)字系統(tǒng)的通用存儲(chǔ)應(yīng)用而設(shè)計(jì)。具體用途包括工作寄存、串行保持寄存
    的頭像 發(fā)表于 09-09 10:04 ?956次閱讀
    ?TPIC6B259 8位可尋址<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>技術(shù)文檔摘要

    SN74AC573 Octal D型透明技術(shù)解析與應(yīng)用指南

    Texas Instruments SN74AC573/SN74AC573-Q1八路D型透明器具有三態(tài)輸出,可驅(qū)動(dòng)高電容或相對低阻抗負(fù)載。 該
    的頭像 發(fā)表于 09-04 14:26 ?1189次閱讀
    SN74AC573 Octal D型透明<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>技術(shù)解析與應(yīng)用指南

    Texas Instruments TMAG5213霍爾效應(yīng)數(shù)據(jù)手冊

    Texas Instruments TMAG5213霍爾效應(yīng)是斬波穩(wěn)定霍爾效應(yīng)傳感,在整個(gè)溫度范圍內(nèi)具有出色的靈敏度穩(wěn)定性。這些
    的頭像 發(fā)表于 08-02 15:13 ?1053次閱讀
    Texas Instruments TMAG5213霍爾效應(yīng)<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>數(shù)據(jù)手冊

    型霍爾IC的定義和典型應(yīng)用實(shí)例

    霍爾IC是一種能夠進(jìn)行高/低電平數(shù)字信號輸出的傳感,交替檢測S極和N極磁場的霍爾IC被稱為型霍爾IC。
    的頭像 發(fā)表于 07-10 14:23 ?1667次閱讀
    <b class='flag-5'>鎖</b><b class='flag-5'>存</b>型霍爾IC的定義和典型應(yīng)用實(shí)例

    Texas Instruments SN74LVC1G373單D型數(shù)據(jù)手冊

    Texas Instruments SN74LVC1G373單D型設(shè)計(jì)用于在1.65V至5.5V V~CC~ 范圍內(nèi)運(yùn)行。該器件特別適用于實(shí)施I/O端口、緩沖寄存
    的頭像 發(fā)表于 07-08 10:16 ?935次閱讀
    Texas Instruments SN74LVC1G373單D型<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>數(shù)據(jù)手冊

    一文讀懂Allegro先進(jìn)磁性開關(guān)和

    Allegro 擁有豐富的霍爾效應(yīng)和隧道磁阻(TMR)開關(guān)及產(chǎn)品,可廣泛應(yīng)用于汽車、工業(yè)和消費(fèi)電子等領(lǐng)域。本應(yīng)用筆記旨在提供分步選型流程,協(xié)助設(shè)計(jì)師為具體應(yīng)用場景選擇適配的 Allegro
    的頭像 發(fā)表于 06-12 17:26 ?1922次閱讀
    一文讀懂Allegro先進(jìn)磁性開關(guān)和<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>