91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ZYNQ學(xué)習(xí)案例分析:PL流水燈設(shè)計(jì)方案

454398 ? 來源:CSDN博主 ? 作者:鵬哥DIY ? 2020-11-26 11:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

對(duì)ZYNQ的學(xué)習(xí)的渴望由來已久,前不久買了一個(gè)基于xc7z010的開發(fā)板,現(xiàn)在將自己的學(xué)習(xí)的進(jìn)階之路記錄在此,希望能給想要入門的ZYNQ學(xué)習(xí)者一點(diǎn)幫助,本人也剛開始學(xué)習(xí),能力有限,其中若有不足之處希望大家多多交流,以便共同進(jìn)步!

xilinx ZYNQ-7000系列芯片將處理器的軟件可編程能力與FPGA的硬件可編程能力實(shí)現(xiàn)了完美結(jié)合,有低功耗和低成本等系統(tǒng)優(yōu)勢,可以實(shí)現(xiàn)無與倫比的系統(tǒng)性能、靈活性和可擴(kuò)展性,同時(shí)可以加速產(chǎn)品的上市進(jìn)程。與傳統(tǒng)的SoC處理解決方案不同,ZYNQ-7000器件的靈活可編程邏輯能實(shí)現(xiàn)優(yōu)化與差異化功能,使設(shè)計(jì)人員可以根據(jù)大部分應(yīng)用的要求添加外設(shè)和加速器。

下面我們從最基本的LED流水燈開始ZYNQ的進(jìn)階之路,教程使用的開發(fā)板使用的是xc7z010這顆芯片,芯片內(nèi)部包含雙核cortex-A9硬核處理器和Aritx-7 FPGA(PS+PL),本節(jié)我們先使用PL部分實(shí)現(xiàn)流水燈。首先我們要安裝vivado 軟件,

鏈接:https://pan.baidu.com/s/16IXGO5ckhFP_ov6kNAT3Jg
提取碼:ed5m

這里我們就不費(fèi)時(shí)間去講解如何安裝軟件了,安裝教程百度比比皆是,我們使用的軟件版本是vivado2017.1版。

其次我們要知道如何創(chuàng)建ZYNQ工程,不步驟如下:

1、打開軟件,創(chuàng)建新工程

創(chuàng)造verilog文件:


工程建立好以后界面如下所示:


2、編寫流水燈verilog代碼。

module LED(
 //sys signal
 sys_clk_50m,
 reset_n,
 //led
 led
  );
parameter LED_FREQUENCY = 49999999;
parameter UDLY = 1;
 //sys signal
input         sys_clk_50m;
input         reset_n;
 //led
output   [3:0]     led;

 //sys signal
wire         sys_clk_50m;
wire         reset_n;
 //led
reg    [3:0]     led; 
 
 
reg    [25:0]     led_count;
always @(posedge sys_clk_50m or negedge reset_n)begin
 if(!reset_n)begin
  led <= 4'b0001;
?? ??? ?led_count <= 26'd0;
?? ?end
?? ?else if(led_count == 26'd49_999_999)begin//1s count,50M
?? ??? ?led_count <= #UDLY 26'd0;
?? ??? ?led <= #UDLY {led[2:0],led[3]};
?? ?end
?? ?else begin
?? ??? ?led_count <= #UDLY led_count + 26'd1;
?? ?end
end
?? ?
endmodule

3、時(shí)鐘與引腳約束

首先跑RTL

然后點(diǎn)擊Layout->I/O Planning

約束引腳:


設(shè)置完成,保存設(shè)置,點(diǎn)擊OK


點(diǎn)擊Run Synthesis綜合工程,可能需要一分鐘時(shí)間:


約束時(shí)鐘,點(diǎn)擊Constraints Wizard:


點(diǎn)擊Next:

開發(fā)板時(shí)鐘為50Mhz,點(diǎn)擊Next,然后點(diǎn)擊Skip to Finish完成時(shí)鐘約束:


4、生成bit文件

點(diǎn)擊Generate Bitstream生成bit文件

5、將程序下載到開發(fā)板中

將開發(fā)板上電,連接JTAG

點(diǎn)擊Open Hardware Manager連接硬件

顯示如下畫面表示連接上ZYNQ芯片

點(diǎn)擊Program device下載bit文件到設(shè)備中

然后我們的流水燈就愉快的跑了起來!

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 流水燈
    +關(guān)注

    關(guān)注

    21

    文章

    435

    瀏覽量

    61849
  • Zynq
    +關(guān)注

    關(guān)注

    10

    文章

    630

    瀏覽量

    49468
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    學(xué)習(xí)單片機(jī)快速方法

    做出來。對(duì)于初學(xué)者來說我建議有流水燈、數(shù)碼管、獨(dú)立鍵盤、矩陣鍵盤、AD或DA、液晶、蜂鳴器,這就差不多了。 一般買單片機(jī)學(xué)習(xí)板都配有視頻教學(xué)光盤(沒有的別買)和一些資料。比如應(yīng)用軟件什么的。建議在網(wǎng)
    發(fā)表于 01-14 07:42

    USB3.0對(duì)拷線方案,雙機(jī)跨屏共享文件和數(shù)據(jù)的USB對(duì)連芯片PL27A1方案

    PL27A1USB數(shù)據(jù)對(duì)拷線芯片方案,是一種專為兩臺(tái)電腦之間快速傳輸文件而設(shè)計(jì)的連接線。PL27A1是一款專為數(shù)據(jù)傳輸而設(shè)計(jì)的單芯片高速USB 3.0主機(jī)到主機(jī)橋接控制器。超高速USB的數(shù)據(jù)傳輸帶寬
    發(fā)表于 12-16 16:02

    Amphenol ANYTEK PL系列端子塊新品技術(shù)解析

    的性能,為電子工程師在電路設(shè)計(jì)中提供了新的解決方案。 文件下載: Amphenol Anytek PL 5.08可插拔端子塊.pdf 新品外觀與類型 本次推出的PL系列端子塊有三種不同外觀類型,分別是
    的頭像 發(fā)表于 12-10 09:35 ?448次閱讀

    高效升降壓芯片 PL5500/PL5501:解鎖寬壓場景電源設(shè)計(jì)新可能

    5500/PL5501 系列同步 4 開關(guān)升降壓芯片 ,憑借雙向調(diào)節(jié)、寬壓適配、高效轉(zhuǎn)換等核心優(yōu)勢,成為解決復(fù)雜電源場景的理想方案。 一、核心技術(shù):不止于 “升降壓”,更在于 “智能適配” ? ? ? ? PL5500 與
    的頭像 發(fā)表于 11-19 15:01 ?932次閱讀

    蜂鳥E203在黑金XC7A200T型FPGA上點(diǎn)亮LED并實(shí)現(xiàn)流水燈

    一、隊(duì)伍介紹 本篇介紹的內(nèi)容是蜂鳥E203在黑金XC7A200T型FPGA上點(diǎn)亮LED并實(shí)現(xiàn)流水燈。 二、前言 在此之前我們已經(jīng)將蜂鳥E203在黑金XC7A200T型FPGA開發(fā)板上,所以
    發(fā)表于 10-31 09:04

    電磁頻譜監(jiān)測平臺(tái)系統(tǒng)設(shè)計(jì)方案

    電磁頻譜監(jiān)測平臺(tái)系統(tǒng)設(shè)計(jì)方案
    的頭像 發(fā)表于 10-23 16:03 ?607次閱讀
    電磁頻譜監(jiān)測平臺(tái)系統(tǒng)<b class='flag-5'>設(shè)計(jì)方案</b>

    電磁頻譜管理系統(tǒng)設(shè)計(jì)方案

    電磁頻譜管理系統(tǒng)設(shè)計(jì)方案
    的頭像 發(fā)表于 10-20 14:02 ?847次閱讀
    電磁頻譜管理系統(tǒng)<b class='flag-5'>設(shè)計(jì)方案</b>

    ZYNQ PS與PL數(shù)據(jù)交互方式

    ZYNQ SoC 的 PS (Processing System) 和 PL (Programmable Logic) 之間的數(shù)據(jù)交互是系統(tǒng)設(shè)計(jì)的核心。
    的頭像 發(fā)表于 10-15 10:33 ?1058次閱讀
    <b class='flag-5'>ZYNQ</b> PS與<b class='flag-5'>PL</b>數(shù)據(jù)交互方式

    電磁頻譜監(jiān)測系統(tǒng)軟件設(shè)計(jì)方案

    電磁頻譜監(jiān)測系統(tǒng)平臺(tái)設(shè)計(jì)方案
    的頭像 發(fā)表于 09-28 16:03 ?375次閱讀
    電磁頻譜監(jiān)測系統(tǒng)軟件<b class='flag-5'>設(shè)計(jì)方案</b>

    電磁頻譜監(jiān)測系統(tǒng)設(shè)計(jì)方案

    電磁頻譜監(jiān)測系統(tǒng)平臺(tái)設(shè)計(jì)方案
    的頭像 發(fā)表于 09-28 15:58 ?811次閱讀
    電磁頻譜監(jiān)測系統(tǒng)<b class='flag-5'>設(shè)計(jì)方案</b>

    PL4807-ADJ

    PL4807-ADJ
    發(fā)表于 09-08 18:53 ?0次下載

    【沁恒CH585開發(fā)板免費(fèi)試用體驗(yàn)】GPIO 流水燈

    開發(fā)環(huán)境: IDE:MounRiver Studio MCU:CH585 1 GPIO工作原理 熟悉單片機(jī)的朋友都知道,學(xué)習(xí)的第一個(gè)例程就是流水燈,要想實(shí)現(xiàn)流水燈,首先必須了解GPIO的工作原理
    發(fā)表于 07-04 22:55

    流水質(zhì)遠(yuǎn)程監(jiān)測物聯(lián)網(wǎng)系統(tǒng)方案

    、全面、高效的水質(zhì)管理需求。 物聯(lián)網(wǎng)(IoT)技術(shù)的興起為水質(zhì)監(jiān)測提供了新的解決方案,通過部署傳感器網(wǎng)絡(luò)、利用無線通信終端實(shí)現(xiàn)數(shù)據(jù)的遠(yuǎn)程傳輸,結(jié)合云計(jì)算和大數(shù)據(jù)分析,可以實(shí)現(xiàn)對(duì)河流水質(zhì)的實(shí)時(shí)、連續(xù)、自動(dòng)化監(jiān)測,
    的頭像 發(fā)表于 06-03 11:38 ?802次閱讀
    河<b class='flag-5'>流水</b>質(zhì)遠(yuǎn)程監(jiān)測物聯(lián)網(wǎng)系統(tǒng)<b class='flag-5'>方案</b>

    【RA-Eco-RA4M2開發(fā)板評(píng)測】點(diǎn)燈實(shí)現(xiàn)6種LED花式流水燈操作

    很高興收到瑞薩電子提供的RA4M2開發(fā)板,這次帖子就專門用來說說專業(yè)點(diǎn)燈操作,實(shí)現(xiàn)各種花式的流水燈,可以十分方便地控制LED的各種狀態(tài),甚至多個(gè)LED組合控制,如跑馬燈等。 打開原理圖,可以看到3個(gè)
    發(fā)表于 04-28 21:28

    【RA-Eco-RA4M2開發(fā)板評(píng)測】2 初識(shí)GPIO流水燈

    工作原理 熟悉單片機(jī)的朋友都知道,學(xué)習(xí)的第一個(gè)例程就是流水燈,要想實(shí)現(xiàn)流水燈,首先必須了解GPIO的工作原理。GPIO的基本結(jié)構(gòu)如下圖所示。 Figure ? GPIO的基本結(jié)構(gòu) 和其他
    發(fā)表于 04-25 23:06