91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談FPGA內(nèi)部的時鐘網(wǎng)絡(luò)設(shè)計

電子設(shè)計 ? 來源:FPGA開源工作室 ? 作者:FPGA開源工作室 ? 2020-11-29 09:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時鐘網(wǎng)絡(luò)反映了時鐘從時鐘引腳進(jìn)入FPGA后在FPGA內(nèi)部的傳播路徑。

報告時鐘網(wǎng)絡(luò)命令可以從以下位置運行:

A,Vivado?IDE中的Flow Navigator;

B,Tcl命令:report_clock_networks -name {network_1}

報告時鐘網(wǎng)絡(luò)提供設(shè)計中時鐘樹的樹視圖。 見圖1。每個時鐘樹顯示從源到端點的時鐘網(wǎng)絡(luò),端點按類型排序。

圖1 時鐘網(wǎng)絡(luò)

時鐘樹:

?顯示由用戶定義或由工具自動生成的時鐘。

?報告從I / O端口加載的時鐘。

注意:完整的時鐘樹僅在報告的GUI形式中詳細(xì)說明。此報告的文本版本僅顯示時鐘根的名稱。

?可用于查找驅(qū)動其他BUFGs的BUFGs。

?顯示驅(qū)動非時鐘負(fù)載的時鐘。

例:以vivado自帶的例子wavegen為例。點擊Synthesis的Report CLock Networks如圖2所示。

圖2 Report clock Networks

如圖3所示,時鐘clk_pin_p從輸入引腳輸入之后,經(jīng)過IBUFDS,再通過MMCM生成時鐘,同時顯示了各個時鐘的頻率。如果我們未添加時鐘約束,報告將顯示Unconstrained(未約束的時鐘,root clock).可以選中未約束的時鐘右擊選擇Create Clock創(chuàng)建時鐘。

圖3 時鐘網(wǎng)絡(luò)

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22406

    瀏覽量

    636160
  • 時鐘樹
    +關(guān)注

    關(guān)注

    0

    文章

    58

    瀏覽量

    11249
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    基于FPGA的多時鐘片上網(wǎng)絡(luò)設(shè)計

    FPGA 上設(shè)計一個高性能、靈活的、面積小的通信體系結(jié)構(gòu)是一項巨大的挑戰(zhàn)。大多數(shù)基于FPGA 的片上網(wǎng)絡(luò)都是運行在一個單一時鐘下。隨著FPGA
    發(fā)表于 10-21 16:13 ?1831次閱讀
    基于<b class='flag-5'>FPGA</b>的多<b class='flag-5'>時鐘</b>片上<b class='flag-5'>網(wǎng)絡(luò)</b>設(shè)計

    賽靈思FPGA全局時鐘網(wǎng)絡(luò)結(jié)構(gòu)詳解

    針對不同類型的器件,Xilinx公司提供的全局時鐘網(wǎng)絡(luò)在數(shù)量、性能等方面略有區(qū)別,下面以Virtex-4系列芯片為例,簡單介紹FPGA全局時鐘網(wǎng)絡(luò)
    發(fā)表于 11-28 18:49 ?1.4w次閱讀
    賽靈思<b class='flag-5'>FPGA</b>全局<b class='flag-5'>時鐘</b><b class='flag-5'>網(wǎng)絡(luò)</b>結(jié)構(gòu)詳解

    時鐘引腳進(jìn)入FPGA后在內(nèi)部傳播路徑

    時鐘網(wǎng)絡(luò)反映了時鐘時鐘引腳進(jìn)入FPGA后在FPGA內(nèi)部
    的頭像 發(fā)表于 09-10 15:12 ?7289次閱讀
    從<b class='flag-5'>時鐘</b>引腳進(jìn)入<b class='flag-5'>FPGA</b>后在<b class='flag-5'>內(nèi)部</b>傳播路徑

    FPGA時鐘內(nèi)部設(shè)計方案

    時鐘設(shè)計方案 在復(fù)雜的FPGA設(shè)計中,設(shè)計時鐘方案是一項具有挑戰(zhàn)性的任務(wù)。設(shè)計者需要很好地掌握目標(biāo)器件所能提供的時鐘資源及它們的限制,需要了解不同設(shè)計技術(shù)之間的權(quán)衡,并且需要很好地
    發(fā)表于 01-22 09:30 ?1490次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>時鐘</b><b class='flag-5'>內(nèi)部</b>設(shè)計方案

    FPGA 時鐘分配網(wǎng)絡(luò)設(shè)計技術(shù)

    FPGA 時鐘分配網(wǎng)絡(luò)設(shè)計技術(shù)
    發(fā)表于 08-20 17:15

    FPGA器件的時鐘電路

    ,這個時間差過大是很要命的。因此,FPGA器件內(nèi)部設(shè)計了一些稱之為“全局時鐘網(wǎng)絡(luò)”的走線池。通過這種專用時鐘
    發(fā)表于 04-12 01:15

    基于FPGA的多時鐘片上網(wǎng)絡(luò)該怎么設(shè)計?

    FPGA 上設(shè)計一個高性能、靈活的、面積小的通信體系結(jié)構(gòu)是一項巨大的挑戰(zhàn)。大多數(shù)基于FPGA 的片上網(wǎng)絡(luò)都是運行在一個單一時鐘下。隨著FPGA
    發(fā)表于 08-21 06:47

    淺談FPGA在安全產(chǎn)品中有哪些應(yīng)用?

    淺談FPGA在安全產(chǎn)品中有哪些應(yīng)用?
    發(fā)表于 05-08 06:36

    FPGA內(nèi)部中使用單時鐘FIOF

    FPGA入門嵌入式塊RAM使用為FIOF(First In First Out)單時鐘FIOF、雙時鐘FIOF(普通雙時鐘和混合寬度雙時鐘
    發(fā)表于 12-17 07:59

    一種FPGA時鐘網(wǎng)絡(luò)中鎖相環(huán)的實現(xiàn)方案

    一種FPGA時鐘網(wǎng)絡(luò)中鎖相環(huán)的實現(xiàn)方案:摘 要:本文闡述了用于FPGA 的可優(yōu)化時鐘分配網(wǎng)絡(luò)功耗
    發(fā)表于 08-08 09:07 ?25次下載

    DLL在FPGA時鐘設(shè)計中的應(yīng)用

    DLL在FPGA時鐘設(shè)計中的應(yīng)用:在ISE集成開發(fā)環(huán)境中,用硬件描述語言對FPGA內(nèi)部資源DLL等直接例化,實現(xiàn)其消除時鐘的相位偏差、倍
    發(fā)表于 11-01 15:10 ?33次下載

    FPGA時鐘分配網(wǎng)絡(luò)設(shè)計技術(shù)

    本文闡述了用于FPGA的可優(yōu)化時鐘分配網(wǎng)絡(luò)功耗與面積的時鐘布線結(jié)構(gòu)模型。并在時鐘分配網(wǎng)絡(luò)中引入數(shù)
    發(fā)表于 08-06 16:08 ?12次下載

    淺談數(shù)字總線的時鐘架構(gòu)

    淺談數(shù)字總線的時鐘架構(gòu)
    發(fā)表于 01-17 19:54 ?12次下載

    stm32內(nèi)部時鐘有哪些時鐘源 stm32使用內(nèi)部時鐘配置教程

    stm32內(nèi)部時鐘有哪些時鐘源 在STM32中,可以用內(nèi)部時鐘,也可以用外部時鐘,在要求進(jìn)度高的
    的頭像 發(fā)表于 07-22 10:38 ?1.9w次閱讀

    Xilinx FPGA芯片內(nèi)部時鐘和復(fù)位信號使用方法

    如果FPGA沒有外部時鐘源輸入,可以通過調(diào)用STARTUP原語,來使用FPGA芯片內(nèi)部時鐘和復(fù)位信號,Spartan-6系列
    的頭像 發(fā)表于 10-27 11:26 ?3629次閱讀
    Xilinx <b class='flag-5'>FPGA</b>芯片<b class='flag-5'>內(nèi)部</b><b class='flag-5'>時鐘</b>和復(fù)位信號使用方法