講解xilinx FPGA 使用mig IP對DDR3的讀寫控制,旨在讓大家更快的學(xué)習(xí)和應(yīng)用DDR3。
本實驗和工程基于Digilent的Arty Artix-35T FPGA開發(fā)板完成。
軟件使用Vivado 2018.1。
第一篇:DDR3和mig的介紹
1 DDR3介紹
以鎂光的MT41K128M16為例來介紹DDR3。

通過以上信息我們即可知道DDR3的內(nèi)存容量,Row,Column和Bank的地址位寬。開發(fā)板選用的MT41K128M16 DDR3的容量為16Megx16x8banks=2048Mb=2Gb。
1.1 DDR3命名

我們通過Configuration,Package,Speed...等DDR3的命名可知道DDR3的容量,封裝,速度等級等信息。
1.2 DDR3的內(nèi)部結(jié)構(gòu)




使用xilinx mig IP來控制DDR3的數(shù)據(jù)讀寫我們了解DDR3以上信息即可。
2 mig介紹

如上圖所示,mig(Memory Interface Solution) IP由三部分組成User Interface Block,Memory Controller和Physical Layer。IP的一邊是連接DDR3的接口(Physical Interface),另一邊是用戶邏輯控制接口(User FPGA Logic)。想要正確的控制DDR3的讀寫,我們需要正確的設(shè)置mig IP和正確的用戶邏輯控制接口邏輯。
2.1 mig user interface



對于mig用戶端接口含義我們將在《第三篇--mig IP用戶邏輯接口讀寫時序分析》中詳細(xì)介紹。
3 DDR3原理圖和FPGA原理圖


通過DDR3的原理圖我們可以知道DDR3的供電電壓為1.35V。DDR3掛在FPGA的34 bank上。
編輯:hfy
-
FPGA
+關(guān)注
關(guān)注
1660文章
22408瀏覽量
636227 -
DDR3
+關(guān)注
關(guān)注
2文章
288瀏覽量
44141 -
開發(fā)板
+關(guān)注
關(guān)注
26文章
6289瀏覽量
118049
發(fā)布評論請先 登錄
【ALINX 教程】FPGA Multiboot 功能實現(xiàn)——基于 ALINX Artix US+ AXAU25 開發(fā)板
如何不用olimex ARM-USB-TINY-H debugger實現(xiàn)調(diào)試?
Hbirdv2移植到Nexys4 DDR和Nexys Video開發(fā)板
利用蜂鳥E203搭建SoC【4】——DDR200T內(nèi)存擴展
DDR存儲拓展教程
DDR200T中DDR的使用與時序介紹
E203分享之DDR擴展方案實施流程(下)
基于FPGA的DDR控制器設(shè)計
基于DDR200T開發(fā)板的e203進(jìn)行DDR3擴展
FPGA搭建DDR控制模塊
用FPGA實現(xiàn)DDR控制模塊介紹
fpga開發(fā)板 璞致Artix-7系列之PA-Starlite Artix7 A735T 75T 100T 200T開發(fā)板用戶手冊-學(xué)習(xí)板
AD設(shè)計DDR3時等長設(shè)計技巧
在Vivado調(diào)用MIG產(chǎn)生DDR3的問題解析
DDR3 SDRAM配置教程
基于Arty Artix-35T FPGA開發(fā)板的DDR3和mig介紹
評論