91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

數(shù)字電路設(shè)計(jì)之同步時(shí)序邏輯電路

454398 ? 來(lái)源:Xilinx學(xué)術(shù)合作 ? 作者:小魚(yú) ? 2020-12-25 14:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者: 小魚(yú),Xilinx學(xué)術(shù)合作

一. 概述
時(shí)序邏輯示意圖,如下圖所示。數(shù)據(jù)從一個(gè)寄存器出來(lái),經(jīng)過(guò)組合邏輯到達(dá)下一個(gè)寄存器。

pIYBAF9uHvWAXi4vAABWkUjGWfg061.png

在學(xué)習(xí)數(shù)字電路的過(guò)程中,我們都知道時(shí)序邏輯,但是大家對(duì)時(shí)序邏輯真的了解嗎?

(1)純組合邏輯電路的缺點(diǎn)在哪?

(3)純組合邏輯電路完成不了什么功能?

(2)為什么需要時(shí)鐘和寄存器呢?

帶著這三個(gè)疑問(wèn)我們來(lái)認(rèn)識(shí)一下時(shí)序邏輯電路。

二. 同步時(shí)序邏輯電路的作用
1. 時(shí)序邏輯電路對(duì)于組合邏輯的毛刺具有容忍度,從而改善電路的時(shí)序特性。同時(shí)電路的更新由時(shí)鐘控制。

比如,在組合邏輯中當(dāng)各路信號(hào)的路徑長(zhǎng)度不一樣時(shí)那么組合邏輯的輸出就會(huì)出現(xiàn)毛刺。如下圖所示。F0和F1到達(dá)最后一個(gè)或門(mén)的路徑長(zhǎng)度不一樣,那么在F端就會(huì)出現(xiàn)毛刺。

圖片來(lái)自書(shū)籍《Verilog HDL高級(jí)數(shù)字設(shè)計(jì)》

圖片來(lái)自書(shū)籍《Verilog HDL高級(jí)數(shù)字設(shè)計(jì)》

毛刺信號(hào)如下圖影印部分所示,由于C經(jīng)過(guò)一個(gè)非門(mén)才到達(dá)下面的與門(mén),故F1相對(duì)于F0有延遲,那么在F端就會(huì)造成毛刺,這個(gè)毛刺就是有短暫的時(shí)間輸出為0。

圖片來(lái)自書(shū)籍《Verilog HDL高級(jí)數(shù)字設(shè)計(jì)》

圖片來(lái)自書(shū)籍《Verilog HDL高級(jí)數(shù)字設(shè)計(jì)》

但是利用時(shí)序電路,數(shù)據(jù)A,B,C的觸發(fā)是在時(shí)鐘沿,輸出信號(hào)F也是在時(shí)鐘沿去采,而這個(gè)時(shí)鐘沿到來(lái)的時(shí)間是在F輸出穩(wěn)定之后,故對(duì)電路的毛刺具有容忍度。如下圖,可以看到最后寄存器的輸出O就不存在毛刺。

pIYBAF9uHvyABjnaAACJxCLYdw8910.png

這個(gè)特性使得在時(shí)序邏輯電路里面,電路的輸出被采集到寄存器里面,并送往下一級(jí)電路的時(shí)候都是確定的而且是準(zhǔn)確的,從而整體電路都是隨著時(shí)鐘沿在更新。

2. 純組合邏輯只能由當(dāng)前輸入決定當(dāng)前輸出,而不能實(shí)現(xiàn)帶反饋的邏輯,如下圖所示,這樣的話,你的電路就會(huì)陷入死循環(huán)而無(wú)法使用。

o4YBAF9uHv2AATq2AAA0YDu6NP0608.png

比如做一個(gè)計(jì)數(shù)器,如果我們用如下的組合邏輯的方式描述就會(huì)出問(wèn)題。

pIYBAF9uHv6AHTzAAAAfy5MXJPk553.png

而這種帶反饋的邏輯,必須要通過(guò)寄存器把輸出暫存起來(lái),再由時(shí)鐘沿去控制數(shù)據(jù)的反饋更新,這樣電路才有意義。

pIYBAF9uHv-AYolCAAByWVgNiTs248.png

故計(jì)數(shù)器的正確描述方式如下。

o4YBAF9uHwGARLvpAAAkUtUTLNM198.png

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22412

    瀏覽量

    636285
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5608

    瀏覽量

    129970
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    有源邏輯探頭的具體應(yīng)用

    及典型場(chǎng)景的詳細(xì)拆解: 一、數(shù)字電路研發(fā)與調(diào)試 此為有源邏輯探頭的核心應(yīng)用場(chǎng)景,核心解決復(fù)雜數(shù)字系統(tǒng)中“信號(hào)觀測(cè)無(wú)干擾、多通道信號(hào)同步分析”的關(guān)鍵需求,為
    的頭像 發(fā)表于 12-16 10:29 ?193次閱讀
    有源<b class='flag-5'>邏輯</b>探頭的具體應(yīng)用

    掌握數(shù)字設(shè)計(jì)基礎(chǔ):邁向芯片設(shè)計(jì)的第一步

    數(shù)字電路分為兩類: 組合邏輯(Combinational Logic):僅依賴當(dāng)前輸入直接產(chǎn)生輸出,比如加法器、編碼器。 時(shí)序邏輯(Sequential Logic):具備存儲(chǔ)特性,
    發(fā)表于 10-09 21:11

    咨詢符合國(guó)標(biāo)GB/T 4728.12-2022的邏輯門(mén)電路設(shè)計(jì)軟件

    背景 在大學(xué)教授《數(shù)字邏輯》,總是遇到繪邏輯電路圖的問(wèn)題,想適配國(guó)家標(biāo)準(zhǔn)GB/T 4728.12-2022的邏輯門(mén)電路,培養(yǎng)學(xué)生的家國(guó)情懷,
    發(fā)表于 09-09 09:46

    高速數(shù)字電路設(shè)計(jì)與安裝技巧

    內(nèi)容簡(jiǎn)介: 詳細(xì)介紹印制電路板的高速化與頻率特性,高速化多層印制電路板的靈活運(yùn)用方法,時(shí)鐘信號(hào)線的傳輸延遲主要原因.高速數(shù)字電路板的實(shí)際信號(hào)波形,傳輸延遲和歪斜失真的處理,高速緩沖器IC的種類與傳輸
    發(fā)表于 09-06 15:21

    每周推薦!電子工程師自學(xué)資料及各種電路解析

    邏輯電路、時(shí)序邏輯電路、脈沖電路、D/A轉(zhuǎn)換器、A/D轉(zhuǎn)換器和半導(dǎo)體存儲(chǔ)器。 3、實(shí)用電子電路設(shè)計(jì)(全6本)—— 振蕩
    發(fā)表于 05-19 18:20

    電子工程師自學(xué)速成 —— 提高篇

    電路分析基礎(chǔ)、放大電路、放大器、諧振電路、濾波電路、振蕩器、調(diào)制電路、解調(diào)電路、變頻
    發(fā)表于 05-15 15:56

    實(shí)用電子電路設(shè)計(jì)(全6本)——數(shù)字邏輯電路的ASIC設(shè)計(jì)

    由于資料內(nèi)存過(guò)大,分開(kāi)上傳,有需要的朋友可以去主頁(yè)搜索下載哦~ 本文以實(shí)現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設(shè)計(jì)為目標(biāo),以完全同步電路為基礎(chǔ),從技術(shù)實(shí)現(xiàn)的角度介紹ASIC邏輯電路設(shè)計(jì)技術(shù)。
    發(fā)表于 05-15 15:22

    六天專修課程!電子電路基本原理66課

    、運(yùn)算放大器、負(fù)反饋、振蕩電路原理以及數(shù)字電路數(shù)字邏輯、二進(jìn)制運(yùn)算、大規(guī)模微處理器以及A-D、D-A轉(zhuǎn)換電路的基本原理,并對(duì)模擬(線性)
    發(fā)表于 04-08 16:21

    數(shù)字電路—24、計(jì)數(shù)器

    數(shù)字電路中,能夠記憶輸入脈沖個(gè)數(shù)的電路稱為計(jì)數(shù)器
    發(fā)表于 03-26 15:13

    數(shù)字電路—23、寄存器

    數(shù)字電路中,用來(lái)存放二進(jìn)制數(shù)據(jù)或代碼的電路稱為寄存器。
    發(fā)表于 03-26 15:11

    數(shù)字電路—22、時(shí)序邏輯電路

    時(shí)序電路邏輯功能可用邏輯表達(dá)式、狀態(tài)表、卡諾圖、狀態(tài)圖、時(shí)序圖和邏輯圖6種方式表示,這些表示方法在本質(zhì)上是相同的,可以互相轉(zhuǎn)換
    發(fā)表于 03-26 15:03

    數(shù)字電路—16、觸發(fā)器

    觸發(fā)器是構(gòu)成時(shí)序邏輯電路的基本單元電路。 觸發(fā)器具有記憶功能,能存儲(chǔ)一位二進(jìn)制數(shù)碼。
    發(fā)表于 03-26 14:21

    數(shù)字電路—14、加法器

    能對(duì)兩個(gè)1位二進(jìn)制數(shù)進(jìn)行相加而求得和及進(jìn)位的邏輯電路稱為半加器。 能對(duì)兩個(gè)1位二進(jìn)制數(shù)進(jìn)行相加并考慮低位來(lái)的位,即相當(dāng)于3個(gè)1位二進(jìn)制數(shù)相加,求得和及進(jìn)位的邏輯電路稱為全加器。
    發(fā)表于 03-26 11:15

    數(shù)字電路—編碼器

    編碼器:用二進(jìn)制代碼表示文字、符號(hào)或者數(shù)碼等特定對(duì)象的過(guò)程,稱為編碼。實(shí)現(xiàn)編碼的邏輯電路,稱為編碼器。 編碼原則:N位二進(jìn)制代碼可以表示個(gè)信號(hào),則對(duì)M個(gè)信號(hào)編碼時(shí),應(yīng)由≥M來(lái)確定位數(shù)N。例:對(duì)101
    發(fā)表于 03-26 11:08

    跟著華為學(xué)硬件電路設(shè)計(jì),華為全套硬件電路設(shè)計(jì)學(xué)習(xí)資料都在這里了!

    是無(wú)數(shù)失敗的集合,華為作為遙遙領(lǐng)先的代表,今天就來(lái)推薦一下華為全套的電路設(shè)計(jì)資料。 資料主要包含了數(shù)字電路寄存器級(jí)電路整理介紹,模擬電路講座,華為硬件設(shè)計(jì)規(guī)范,華為柔性印制
    發(fā)表于 03-25 13:59