91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB高速信號布線的要點

454398 ? 來源:羅姆半導(dǎo)體社區(qū) ? 作者:羅姆半導(dǎo)體社區(qū) ? 2022-12-09 18:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:羅姆半導(dǎo)體社區(qū)

在高速PCB設(shè)計過程中,特殊元件是指高頻部分的關(guān)鍵部件,電路中的核心部件,易受干擾的元件,高壓元件,熱量大的元件,以及一些元件。 對于異性組件,需要仔細(xì)分析這些特殊組件的位置,以使布局符合電路功能和生產(chǎn)要求的要求。 它們的不正確放置會產(chǎn)生電路兼容性問題,信號完整性問題,并導(dǎo)致PCB設(shè)計失敗。時鐘等關(guān)鍵的高速信號線,走線需要進(jìn)行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成EMI的泄漏。

(1)合理選擇層數(shù):pcb設(shè)計盡可能縮短高頻元件之間的連接,盡量減少其分布參數(shù)和相互的電磁干擾。 易受干擾的元件不應(yīng)太靠近,輸入和輸出應(yīng)盡可能遠(yuǎn)。這也是降低干擾的有效手段。合理選擇層數(shù),可以大幅度地降低PCB尺寸,充分利用中間層來設(shè)置屏蔽,更好地實現(xiàn)就近接地,有效地降低寄生電感,有效地縮短信號的傳輸長度,大幅度地降低信號間的交叉干擾等

(2)高速電路布線的引線最好采用全直線,需要彎折,可用45°折線或圓弧線,這樣可以減少高頻信號對外的發(fā)射和相互間的耦合。

(3)器件管腳間的引線越短越好:滿足布線最短的最有效手段是在自動布線前對重點高速網(wǎng)絡(luò)進(jìn)行布線。

地線設(shè)計

在電子設(shè)備中,接地是控制干擾的重要方法。如果能將接地和屏蔽正確結(jié)合起來使用,可解決大部分的干擾問題。在電子設(shè)備中,地線結(jié)構(gòu)大致有系統(tǒng)地、機殼地(屏蔽地)、數(shù)字地(邏輯地)和模擬地等。PCB地線設(shè)計中需注意的幾個問題。

1)正確選擇單點接地與多點接地在低頻電路中,信號的工作頻率通常小于1MHz,布線和元器件間的電感影響較小,而接地電路形成的環(huán)流對干擾影響較大,因而應(yīng)采用一點接地方式。當(dāng)信號工作頻率大于10MHz時,地線阻抗將變得很大,此時應(yīng)盡量降低地線阻抗,應(yīng)采用就近多點接地方式。當(dāng)工作頻率在1~10MHz時,如果采用一點接地方式,其地線長度不應(yīng)超過波長的1/20,否則應(yīng)采用多點接地方式。

2)將數(shù)字電路與模擬電路分開當(dāng)PCB上既有高速邏輯電路,又有線性電路時,應(yīng)使它們盡量分開,兩者的地線不要相混,并且分別與電源適配器端地線相連。要盡量加大線性電路的接地面積。

3)盡量加粗接地線若接地線很細(xì),接地電位將隨電流的變化而變化,導(dǎo)致電子設(shè)備的定時信號電平不穩(wěn),抗噪聲性能變壞。因此,應(yīng)盡量將接地線加粗,使它能通過3倍于PCB的允許電流。若有可能,接地線的寬度應(yīng)大于3mm。

4)將接地線構(gòu)成閉環(huán)路某些元件或?qū)Ь€可能具有較高的電位差,應(yīng)增加其距離以避免放電引起的意外短路。 高壓元件應(yīng)放置在無法用手觸及的地方。設(shè)計僅由數(shù)字電路組成的PCB的地線系統(tǒng)時,應(yīng)將地線設(shè)計成閉環(huán)路,這樣可以明顯地提高抗噪聲能力。其原因在于,PCB上有很多集成電路元器件,尤其遇有耗電多的元器件時,因受地線粗細(xì)的限制,會在地線上產(chǎn)生較大的電位差,從而引起抗噪聲能力下降。若將地線構(gòu)成環(huán)路,則會縮小電位差,從而提高電子設(shè)備的抗噪聲能力。

5)按照電路的流程安排各個功能電路單元的位置,使布局便于信號流通,并使信號盡可能保持一致的方向。

6)放置器件時要考慮以后的焊接,不要太密集。

審核編輯黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4405

    文章

    23878

    瀏覽量

    424350
  • 布線
    +關(guān)注

    關(guān)注

    9

    文章

    821

    瀏覽量

    86145
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    深入探討PCB布局布線的專業(yè)設(shè)計要點與常見挑戰(zhàn)

    本文深入探討PCB布局布線的專業(yè)設(shè)計要點與常見挑戰(zhàn),并介紹上海創(chuàng)馨科技如何憑借資深團隊與豐富經(jīng)驗,為客戶提供從精密布局、優(yōu)化布線到生產(chǎn)制造的一站式高可靠性
    的頭像 發(fā)表于 01-04 15:29 ?254次閱讀

    高頻PCB布線“避坑指南”:4大核心技巧讓信號完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設(shè)計有什么技巧?高頻PCB設(shè)計布線技巧。高頻PCB布線
    的頭像 發(fā)表于 11-21 09:23 ?626次閱讀
    高頻<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓<b class='flag-5'>信號</b>完整性提升90%

    PCB布局布線的相關(guān)基本原理和設(shè)計技巧

    ,還可作為收音機天線的電感線圈等等。如2.4G的對講機中就用作電感。 對一些信號布線長度要求必須嚴(yán)格等長,高速數(shù)字PCB板的等線長是為了使各信號
    發(fā)表于 11-14 06:11

    高速PCB設(shè)計EMI避坑指南:5個實戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設(shè)計EMI有什么規(guī)則?高速電路PCB設(shè)計EMI方法與技巧。在高速
    的頭像 發(fā)表于 11-10 09:25 ?640次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計EMI避坑指南:5個實戰(zhàn)技巧

    磨刀不誤砍柴工:CAN總線布線的關(guān)鍵要點

    在工業(yè)和汽車通信中,合理的總線布局布線是確保通信可靠性的關(guān)鍵。本期我們將探討如何選擇導(dǎo)線以及布線拓?fù)浣Y(jié)構(gòu),幫助您在項目中實現(xiàn)高效、可靠的CAN總線通信??偩€布線的關(guān)鍵要點合理的總線布局
    的頭像 發(fā)表于 07-18 11:35 ?1029次閱讀
    磨刀不誤砍柴工:CAN總線<b class='flag-5'>布線</b>的關(guān)鍵<b class='flag-5'>要點</b>

    高速PCB設(shè)計挑戰(zhàn) Allegro Skill布線功能 自動創(chuàng)建match_group

    在進(jìn)行高速PCB設(shè)計的過程中,常常會遇到一個挑戰(zhàn),那就是高速信號的時序匹配問題。為了確保信號的同步到達(dá),設(shè)計者需要對特定的
    的頭像 發(fā)表于 06-16 11:54 ?2418次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計挑戰(zhàn)  Allegro Skill<b class='flag-5'>布線</b>功能 自動創(chuàng)建match_group

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳布線二、信號走線下
    的頭像 發(fā)表于 05-28 19:34 ?2336次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    時源芯微 PCB 布線規(guī)則詳解

    PCB 布線規(guī)則詳解 走線方向控制規(guī)則 相鄰布線層的走線方向應(yīng)采用正交結(jié)構(gòu),避免不同信號線在相鄰層沿同一方向走線,以此降低不必要的層間串?dāng)_。若因 P
    的頭像 發(fā)表于 05-20 16:28 ?918次閱讀

    PCB設(shè)計如何用電源去耦電容改善高速信號質(zhì)量

    PCB設(shè)計電源去耦電容改善高速信號質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?791次閱讀
    <b class='flag-5'>PCB</b>設(shè)計如何用電源去耦電容改善<b class='flag-5'>高速</b><b class='flag-5'>信號</b>質(zhì)量

    高速多層板SI/PI分析的關(guān)鍵要點是什么

    高速數(shù)字設(shè)計和高速通信系統(tǒng)中,多層PCB板被廣泛采用以實現(xiàn)高密度、高性能的電路布局。然而,隨著信號速度和密度的增加,信號完整性(SI)和電
    的頭像 發(fā)表于 05-15 17:39 ?1173次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號,從低速數(shù)字接口到具有不同信號完整性要求
    的頭像 發(fā)表于 05-07 14:50 ?1632次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    高速PCB板的電源布線設(shè)計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進(jìn)入新的時代后,這對于PCB板的設(shè)計提出了更高的要求。本文正是基于這種背景下,對高速PCB設(shè)計中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    受控阻抗布線技術(shù)確保信號完整性

    核心要點受控阻抗布線通過匹配走線阻抗來防止信號失真,從而保持信號完整性。高速PCB設(shè)計中,元件與
    的頭像 發(fā)表于 04-25 20:16 ?1333次閱讀
    受控阻抗<b class='flag-5'>布線</b>技術(shù)確保<b class='flag-5'>信號</b>完整性

    建議收藏,這31條PCB設(shè)計布線技巧

    相信大家在做PCB設(shè)計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    發(fā)表于 04-19 10:46

    電子產(chǎn)品更穩(wěn)定?捷多邦的高密度布線如何降低串?dāng)_影響?

    高速PCB設(shè)計中,信號完整性、串?dāng)_、信號損耗等問題直接影響電路板的性能穩(wěn)定性。隨著5G通信、服務(wù)器、高速計算、汽車電子等行業(yè)對高頻、
    的頭像 發(fā)表于 03-21 17:33 ?898次閱讀