91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是PCB原型并行設計?

PCB打樣 ? 2020-10-09 21:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

幾年前,我參加了關(guān)于并行編程的研討會。當時,將多個處理器用于執(zhí)行程序的使用僅限于處于起步階段的超級計算機或小型神經(jīng)計算機。從那時起,在多個處理器之間分配軟件任務以提高速度的概念已變得有些普遍。實際上,當今許多個人計算機都具有雙核或四核,其中每個核都是獨立的處理單元。

這種多重過程不限于將較大的過程劃分為較小的過程。它也可以用于將線性過程轉(zhuǎn)換為較短的并行過程。對于單向和循環(huán)的PCB原型制造,這種并行化可以有效地與原型迭代速度提高開發(fā)板效率。這可能不會立即顯現(xiàn)。但是,在回顧了什么是PCB原型之后,應該可以更清楚地利用并行原型的方式。

典型的PCB原型

開發(fā)電子電路板等產(chǎn)品的兩個基本階段是:仿真和原型制作。模擬; 盡管有時會被忽略,但它是通過軟件完成的,其目的是驗證電路設計是否符合其性能和功能設計標準。電子電路仿真是一種寶貴的工具,因為它消除了構(gòu)建不必要的電路板的需要,而這些電路板幾乎沒有機會達到設計目標。通過仿真測試只是電子設計的第一步,因為硬件設備或PCB也必須經(jīng)過測試??梢酝ㄟ^目的,過程和結(jié)果來定義這種稱為原型的測試,如下所示。

l目的

PCB原型制作的目的是構(gòu)建和測試功能,操作和設計的物理實施方案。 結(jié)構(gòu)完整性。結(jié)構(gòu)的完整性代表著電路板的質(zhì)量和可靠性,通常根據(jù)PCB的預期用途來進行調(diào)節(jié)。

l處理

PCB原型制作通常分為三個階段。正如通常在確定最終參數(shù)并滿足要求之前需要進行多次仿真一樣,原型設計是循環(huán)的,通常在最終之前需要多次迭代PCB構(gòu)造 已完成。

l結(jié)果

對于每個原型迭代,都會創(chuàng)建并測試一個組裝好的PCB。測試結(jié)果確定是否需要其他迭代。通常,額外的迭代意味著重新設計或設計變更,需要構(gòu)建和測試新板。PCB原型的最終結(jié)果是可用于電路板的設計小聲 要么 高音量 生產(chǎn),取決于電路板的預期應用。

既然我們已經(jīng)回答了PCB原型通常需要做什么,那么讓我們看看是否可以使用并行化來改善開發(fā)。

并行PCB原型設計

如上所述,PCB原型制作通常是一個迭代過程,需要進行多次設計更改并在最終設計完成之前進行重建。實際上,設計質(zhì)量和迭代次數(shù)是成比例的,因為每次迭代都會產(chǎn)生更好或更優(yōu)質(zhì)的設計。盡管可以預料到這些周期,但通常也希望將其數(shù)量減到最少。迭代次數(shù)越多,開發(fā)所需的時間和成本就越多。在大多數(shù)情況下,時間和成本都是有限的。例如,大多數(shù)開發(fā)人員都有一個交付時間表,根據(jù)客戶的不同,交付時間表可能不會有所變化。

毫不奇怪,有各種策略可以減少準備時間。其中之一是采用并行原型設計策略??梢詫⒉⑿性投x為集體地而不是順序地物理測試不同的電路板實施例,就像對典型原型所做的那樣。并行化允許對設計的各個方面進行測試或分析,以期比順序迭代所允許的更快地改善總體設計。在實施并行原型制作時,可以采取許多步驟來提高其有效性。這些措施包括使用更便宜的組件,更大的電路板或以其他方式放寬電路板參數(shù)。

這些方法可能有效,也可以在典型的原型設計中應用;但是,每個人都需要單獨確定并順序確定以提供準確的比較。這實際上將擴展原型制作過程。但是,如果這些替代設計以同時或并行的方式制造和測試,則可以利用它們來使原型制作過程更有效。在這些情況下,并行PCB原型設計具有明顯的優(yōu)勢,如下表所示。

如上表所示,并行原型設計允許開發(fā)滿足設計目標的單個獲獎設計或多個競爭設計。實際上,由于必須停止電路板制造,直到完成測試和重新設計,典型的過程才能像并行處理那樣快。對于并行原型,可以在此停機期間制造替代設計,這將大大提高效率。

顯然,從軟件開發(fā)中汲取經(jīng)驗并建立并行原型設計策略對改善PCB開發(fā)非常有益。但是,要充分利用這種方法,您的合同制造商(CM)應該具有敏捷的制造過程,并且能夠快速響應電路板設計的變化。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設計
    +關(guān)注

    關(guān)注

    396

    文章

    4921

    瀏覽量

    95279
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2981

    瀏覽量

    23595
  • 電路板打樣
    +關(guān)注

    關(guān)注

    3

    文章

    375

    瀏覽量

    5118
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3515

    瀏覽量

    6402
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    并行sram芯片介紹,并行sram芯片應用場景

    靜態(tài)隨機存取存儲器(SRAM)是一種易失性存儲器,即在斷電后數(shù)據(jù)會丟失,但其無需刷新的特性與由晶體管觸發(fā)器構(gòu)成的存儲單元,確保了在持續(xù)供電期間數(shù)據(jù)的穩(wěn)定與快速訪問。其中,并行SRAM作為一種關(guān)鍵類型
    的頭像 發(fā)表于 02-02 15:02 ?235次閱讀
    <b class='flag-5'>并行</b>sram芯片介紹,<b class='flag-5'>并行</b>sram芯片應用場景

    請問我的for循環(huán)并行結(jié)構(gòu)使用的對嗎,網(wǎng)上我沒找到太多的介紹并行結(jié)構(gòu)的資料。

    這里我實驗for循環(huán)并行結(jié)構(gòu)對多個ip地址的模塊同時進行初始化,然后建立了一個while循環(huán)嵌套事件結(jié)構(gòu),通過三個事件分別控制所有模塊的調(diào)零,讀取數(shù)據(jù)和關(guān)閉,但是現(xiàn)在程序有bug。 首先我不知道
    發(fā)表于 01-09 21:19

    RL78/G22快速原型開發(fā)板:功能特性與使用指南

    RL78/G22快速原型開發(fā)板:功能特性與使用指南 在電子開發(fā)領(lǐng)域,擁有一款高效且功能豐富的快速原型開發(fā)板至關(guān)重要。Renesas的RL78/G22快速原型開發(fā)板
    的頭像 發(fā)表于 12-30 09:50 ?1025次閱讀

    RL78/G24 快速原型開發(fā)板使用指南

    RL78/G24 快速原型開發(fā)板使用指南 在當今的電子設計領(lǐng)域,快速原型開發(fā)板為工程師們提供了便捷的開發(fā)途徑。Renesas 的 RL78/G24 快速原型開發(fā)板就是這樣一款優(yōu)秀的工具,本文將為大家
    的頭像 發(fā)表于 12-29 11:55 ?709次閱讀

    Renesas FPB - RX140快速原型開發(fā)板使用指南

    Renesas FPB - RX140快速原型開發(fā)板使用指南 在當今電子設計領(lǐng)域,高效且便捷的開發(fā)板對于產(chǎn)品的快速迭代和創(chuàng)新至關(guān)重要。Renesas FPB - RX140快速原型開發(fā)板就是這樣一款
    的頭像 發(fā)表于 12-29 09:45 ?409次閱讀

    Renesas FPB - RA2T1快速原型開發(fā)板:開啟高效設計之旅

    Renesas FPB - RA2T1快速原型開發(fā)板:開啟高效設計之旅 在電子設計領(lǐng)域,一款優(yōu)秀的快速原型開發(fā)板能極大地提升開發(fā)效率,為項目的成功奠定基礎(chǔ)。Renesas的FPB - RA2T1快速
    的頭像 發(fā)表于 12-26 16:20 ?289次閱讀

    SCH1600 PCB 設計解析:助力快速原型開發(fā)

    SCH1600 PCB 設計解析:助力快速原型開發(fā) 在電子設計領(lǐng)域,快速原型開發(fā)是產(chǎn)品迭代和創(chuàng)新的關(guān)鍵環(huán)節(jié)。今天,我們就來深入了解一下 Murata 的 SCH1600 Chip Carrier
    的頭像 發(fā)表于 12-16 16:35 ?307次閱讀

    SCH1600 PCB規(guī)格與設計解析

    SCH1600 PCB規(guī)格與設計解析 在電子設計領(lǐng)域,快速原型開發(fā)是推動創(chuàng)新的關(guān)鍵環(huán)節(jié)。今天我們要探討的SCH1600 Chip Carrier PCB,就是一款專為實現(xiàn)快速原型開發(fā)而
    的頭像 發(fā)表于 12-16 15:50 ?444次閱讀

    串行通訊與并行通訊介紹

    按數(shù)據(jù)傳送的方式,通訊可分為串行通訊與并行通訊,串行通訊是指設備之間通過少量數(shù)據(jù)信號線(一般是8根以下), 地線以及控制信號線,按數(shù)據(jù)位形式一位一位地傳輸數(shù)據(jù)的通訊方式。而并行通訊一般是指使用8
    發(fā)表于 12-11 06:52

    一文看懂AI大模型的并行訓練方式(DP、PP、TP、EP)

    大家都知道,AI計算(尤其是模型訓練和推理),主要以并行計算為主。AI計算中涉及到的很多具體算法(例如矩陣相乘、卷積、循環(huán)層、梯度運算等),都需要基于成千上萬的GPU,以并行任務的方式去完成。這樣
    的頭像 發(fā)表于 11-28 08:33 ?1858次閱讀
    一文看懂AI大模型的<b class='flag-5'>并行</b>訓練方式(DP、PP、TP、EP)

    多節(jié)點并行處理架構(gòu)

    多節(jié)點并行處理架構(gòu)(如MPP架構(gòu))通過分布式計算和存儲實現(xiàn)高性能數(shù)據(jù)處理,其核心設計及典型應用如下: 一、核心架構(gòu)特征 非共享架構(gòu)(Share Nothing)? 每個節(jié)點擁有獨立的計算資源(CPU
    的頭像 發(fā)表于 06-12 08:18 ?625次閱讀
    多節(jié)點<b class='flag-5'>并行</b>處理架構(gòu)

    RX140 MCU的快速原型板 數(shù)據(jù)手冊和設計資料

    Renesas RTK5FP1400S00001BE用于RX140 MCU的快速原型設計板設有板載RX140 MCU (R5F51406BGFN)。該板經(jīng)濟劃算,適用于各種應用的RX140評估和原型
    的頭像 發(fā)表于 05-21 10:43 ?955次閱讀
    RX140 MCU的快速<b class='flag-5'>原型</b>板 數(shù)據(jù)手冊和設計資料

    并行CRC實現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《并行CRC實現(xiàn).pdf》資料免費下載
    發(fā)表于 05-20 17:26 ?0次下載

    讀懂極易并行計算:定義、挑戰(zhàn)與解決方案

    GPU經(jīng)常與人工智能同時提及,其中一個重要原因在于AI與3D圖形處理本質(zhì)上屬于同一類問題——它們都適用極易并行計算。什么是極易并行計算?極易并行計算指的是符合以下特征的計算任務:任務獨立性:子任務
    的頭像 發(fā)表于 04-17 09:11 ?821次閱讀
    讀懂極易<b class='flag-5'>并行</b>計算:定義、挑戰(zhàn)與解決方案

    如何使用FPGA驅(qū)動并行ADC和DAC芯片,使用不同編碼方式的ADC與DAC時的注意事項

    ADC和DAC是FPGA與外部信號的接口,從數(shù)據(jù)接口類型的角度劃分,有低速的串行接口和高速的并行接口。FPGA經(jīng)常用來采集中高頻信號,因此使用并行ADC和DAC居多。本文將介紹如何使用FPGA驅(qū)動并行ADC和
    的頭像 發(fā)表于 03-14 13:54 ?2196次閱讀
    如何使用FPGA驅(qū)動<b class='flag-5'>并行</b>ADC和DAC芯片,使用不同編碼方式的ADC與DAC時的注意事項