91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

layout和PCB的29個(gè)基本關(guān)系

454398 ? 來源:電力電子技術(shù)與新能源 ? 作者:電力電子技術(shù)與新 ? 2022-12-09 16:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:電力電子技術(shù)與新能源

由于開關(guān)電源的開關(guān)特性,容易使得開關(guān)電源產(chǎn)生極大的電磁兼容方面的干擾,作為一個(gè)電源工程師、電磁兼容工程師,或則一個(gè) PCB layout 工程師必須了解電磁兼容問題的原因已經(jīng)解決措施,特別是 layout 工程師,需要了解如何避免臟點(diǎn)的擴(kuò)大,本文主要介紹了電源 PCB 設(shè)計(jì)的要點(diǎn)。

layout與PCB的29個(gè)基本關(guān)系

1、幾個(gè)基本原理:任何導(dǎo)線都是有阻抗的;電流總是自動選擇阻抗最小的路徑;輻射強(qiáng)度和電流、頻率、回路面積有關(guān);共模干擾和大 dv/dt 信號對地互容有關(guān);降低 EMI 和增強(qiáng)抗干擾能力的原理是相似的。

2、布局要按電源、模擬、高速數(shù)字及各功能塊進(jìn)行分區(qū)。

3、盡量減小大 di/dt 回路面積,減小大 dv/dt 信號線長度(或面積,寬度也不宜太寬,走線面積增大使分布電容增大,一般的做法是:走線的寬度盡量大,但要去掉多余的部分),并盡量走直線,降低其隱含包圍區(qū)域,以減小輻射。

4、感性串?dāng)_主要由大 di/dt 環(huán)路(環(huán)形天線),感應(yīng)強(qiáng)度和互感成正比,所以減小和這些信號的互感(主要途徑是減小環(huán)路面積、增大距離)比較關(guān)鍵;容性串?dāng)_主要由大 dv/dt 信號產(chǎn)生,感應(yīng)強(qiáng)度和互容成正比,所有減小和這些信號的互容(主要途徑是減小耦合有效面積、增大距離,互容隨距離的增大降低較快)比較關(guān)鍵。

5、盡量利用環(huán)路對消的原則來布線,進(jìn)一步降低大 di/dt 回路的面積,

6、降低環(huán)路面積不僅降低了輻射,同時(shí)還降低了環(huán)路電感,使電路性能更佳。

7、降低環(huán)路面積要求我們精確設(shè)計(jì)各走線的回流路徑。

8、當(dāng)多個(gè) PCB 通過接插件進(jìn)行連接時(shí),也需要考慮使環(huán)路面積達(dá)到最小,尤其是大 di/dt 信號、高頻信號或敏感信號。最好一個(gè)信號線對應(yīng)一條地線,兩條線盡量靠近,必要時(shí)可以用雙絞線進(jìn)行連接(雙絞線每一圈的長度對應(yīng)于噪聲半波長的整數(shù)倍)。如果大家打開電腦機(jī)箱,就可以看到主板到前面板 USB 接口就是用雙絞線進(jìn)行連接,可見雙絞線連接對于抗干擾和降低輻射的重要性。

9、對于數(shù)據(jù)排線,盡量在排線中多安排一些地線,并使這些地線均勻分布在排線中,這樣可以有效降低環(huán)路面積。

10、有些板間連接線雖然是低頻信號,但由于這些低頻信號中含有大量的高頻噪聲(通過傳導(dǎo)和輻射),如果沒有處理好,也很容易將這些噪聲輻射出去。

11、布線時(shí)首先考慮大電流走線和容易產(chǎn)生輻射的走線。

12、開關(guān)電源通常有 4 個(gè)電流環(huán):輸入、輸出、開關(guān)、續(xù)流。其中輸入、輸出兩個(gè)電流環(huán)幾乎為直流,幾乎不產(chǎn)生 emi ,但容易受干擾;開關(guān)、續(xù)流兩個(gè)電流環(huán)有較大的 di/dt ,需要注意。

13、mos ( igbt )管的柵極驅(qū)動電路通常也含有較大的 di/dt 。

14、在大電流、高頻高壓回路內(nèi)部不要放置小信號回路,如控制、模擬電路,以避免受到干擾。

15、減小易受干擾(敏感)信號回路面積和走線長度,以減小干擾。

16、小信號走線遠(yuǎn)離大 dv/dt 信號線(比如開關(guān)管的 C 極或 D 極,緩沖 (snubber) 和鉗位網(wǎng)絡(luò)),以降低耦合,可在中間鋪地(或電源,總之是常電位信號)進(jìn)一步降低耦合,鋪地和地平面要良好接觸。小信號走線同時(shí)也要盡量遠(yuǎn)離大 di/dt 的信號線,防止感性串?dāng)_。小信號走線最好不要走到大 dv/dt 信號的下方。小信號走線背面如果能夠鋪地(同性質(zhì)地),也能降低耦合到的噪聲信號。

17、比較好的做法是,在這些大 dv/dt 、 di/dt 信號走線(包括開關(guān)器件的 C/D 極、開關(guān)管散熱器)的周圍和背面鋪地,將上下兩層鋪地用過孔連接,并將此地用低阻抗走線接到公共接地點(diǎn)(通常為開關(guān)管的 E/S 極,或取樣電阻)。這樣可以減小輻射 EMI 。要注意,小信號地一定不能接到此屏蔽地上,否則會引入較大干擾。大 dv/dt 走線通常會通過互容將干擾耦合到散熱器及附近的地,最好將開關(guān)管散熱器接到屏蔽地上,采用表貼開關(guān)器件也會降低互容,從而降低耦合。

18、易產(chǎn)生干擾的走線最好不要使用過孔,它會通過過孔干擾過孔所穿過的所有層。

19、屏蔽可以降低輻射 EMI ,但由于增大了對地的電容,會使傳導(dǎo) EMI (共模,或非本征差模)有所增大,不過只要屏蔽層接地得當(dāng),不會增大很多。實(shí)際設(shè)計(jì)中可權(quán)衡考慮。

20、要防止共阻抗干擾,采用一點(diǎn)接地,電源從一點(diǎn)引出。

21、開關(guān)電源通常有三種地:輸入電源大電流地、輸出電源大電流地、小信號控制地。

22、接地時(shí)首先應(yīng)先判斷地的性質(zhì),再進(jìn)行連接。采樣及誤差放大的地通常應(yīng)當(dāng)接到輸出電容的負(fù)極,采樣信號通常應(yīng)從輸出電容的正極取出,小信號控制地和驅(qū)動地通常要分別接到開關(guān)管的 E/S 極或取樣電阻上,防止共阻抗干擾。通常 IC 的控制地和驅(qū)動地不單獨(dú)引出,此時(shí)取樣電阻到上述地的引線阻抗必須盡量小,最大程度減小共阻抗干擾,提高電流采樣的精度。

23輸出電壓采樣網(wǎng)絡(luò)最好靠近誤差放大器,而不是靠近輸出端,這是由于低阻抗信號比高阻抗信號更不容易受到干擾,采樣走線對要盡量相互靠近以減小拾取到的噪聲。

24、布局注意電感要遠(yuǎn)離,并相互垂直,以減小互感,尤其是儲能電感和濾波電感。

25、布局注意高頻電容和低頻電容并聯(lián)使用時(shí),高頻電容靠近使用者。

26、低頻干擾一般為差模( 1M 以下),高頻干擾一般為共模,通常通過輻射耦合。

27、如果高頻信號被耦合到輸入引線,很容易形成 EMI (共模),可在輸入引線接近電源處套一個(gè)磁環(huán),如果 EMI 降低就表明存在此問題。解決此問題的方法是,降低耦合或降低電路的 EMI 。如果高頻噪聲沒有被過濾干凈而傳導(dǎo)到輸入引線,也會形成 EMI (差模),此時(shí)套磁環(huán)不能解決問題,在輸入引線接近電源處串兩個(gè)高頻電感(對稱),如果 EMI 降低就表明存在此問題。解決此問題的方法是改善濾波,或采用緩沖、鉗位等手段減小高頻噪聲的產(chǎn)生。

28、差模和共模電流的測量:

29、EMI 濾波器要盡量靠近進(jìn)線,進(jìn)線的走線要盡量短,盡量減小 EMI 濾波器前后級的耦合。進(jìn)線最好用機(jī)殼地進(jìn)行屏蔽(方法如上所述)。輸出 EMI 濾波器也要作類似處理。盡量拉開進(jìn)線和高 dv/dt 信號走線的距離,在布局上要加以考慮。

審核編輯 黃昊宇


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4405

    文章

    23878

    瀏覽量

    424355
  • Layout
    +關(guān)注

    關(guān)注

    15

    文章

    422

    瀏覽量

    75252
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    石英晶體器件PCB布局建議

    在時(shí)鐘與射頻電路設(shè)計(jì)中,石英晶體及晶體濾波器的PCB布局直接關(guān)系到系統(tǒng)的穩(wěn)定性與性能表現(xiàn)。
    的頭像 發(fā)表于 12-30 14:52 ?516次閱讀
    石英晶體器件<b class='flag-5'>PCB</b>布局建議

    SAW 濾波器 PCB Layout 與 ESD 小技巧總結(jié)

    技術(shù)資料來自 FCom Fuji Crystal: SAW Filter PCB Layout and ESD Protection Guide 下面是我按自己理解總結(jié)出來的幾個(gè)要點(diǎn),更多細(xì)節(jié)可以
    發(fā)表于 11-27 10:51

    PCB設(shè)計(jì)與打樣的6大核心區(qū)別,看完少走3個(gè)月彎路!

    )是電子產(chǎn)品開發(fā)中兩個(gè)緊密相關(guān)但目的和流程不同的環(huán)節(jié),主要區(qū)別體現(xiàn)在目標(biāo)、流程、側(cè)重點(diǎn)、成本與時(shí)間等方面,具體如下: ? PCB設(shè)計(jì)和打樣之間的區(qū)別 1. 目標(biāo)不同 PCB設(shè)計(jì): 核心目標(biāo)是將電路
    的頭像 發(fā)表于 11-26 09:17 ?582次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)與打樣的6大核心區(qū)別,看完少走3<b class='flag-5'>個(gè)</b>月彎路!

    ASP3605S型BUCK DCDC芯片的pcb layout注意事項(xiàng)

    電阻調(diào)節(jié),范圍從 800kHz 到 4MHz,允許使用更小的元器件,提高效率。 多相操作: 支持最多 12 相并聯(lián)工作,適用于更高電流需求的場合。 輸出電壓: 輸出電壓可調(diào),具有±1%的精準(zhǔn)度,參考電壓為 0.6V。 電路原理圖 為什么 PCB Layout 對 DC-D
    的頭像 發(fā)表于 11-14 17:34 ?3970次閱讀
    ASP3605S型BUCK DCDC芯片的<b class='flag-5'>pcb</b> <b class='flag-5'>layout</b>注意事項(xiàng)

    如何判斷PCB板的厚度?

    PCB板的厚度與層數(shù)之間存在一定的關(guān)聯(lián)性,但并非絕對的一一對應(yīng)關(guān)系。通常,層數(shù)越多,PCB板的總厚度也會相應(yīng)增加。 常見厚度與層數(shù)的對應(yīng)關(guān)系 1.6mm厚度?:這是最常見的
    的頭像 發(fā)表于 11-12 09:44 ?679次閱讀

    經(jīng)驗(yàn)分享:深槽設(shè)計(jì)與板材力學(xué)性能的關(guān)系

    控深槽工藝與板材結(jié)構(gòu)強(qiáng)度的關(guān)系 在多層PCB設(shè)計(jì)中,控深槽常用于實(shí)現(xiàn)臺階結(jié)構(gòu)、局部開槽或局部減薄,以滿足器件封裝、散熱或結(jié)構(gòu)配合的需求。雖然該工藝提升了設(shè)計(jì)的靈活性,但也不可避免地會影響板材的整體
    的頭像 發(fā)表于 09-29 10:02 ?490次閱讀

    手機(jī)板 layout 走線跨分割問題

    初學(xué)習(xí)layout時(shí),都在說信號線不可跨分割,但是在工作中為了成本不能跨分割似乎也非絕對。 在后續(xù)工作中,跨分割的基礎(chǔ)都是相鄰層有一面完整的GND參考,跨分割發(fā)生在相鄰的另外一層。 但是看了快消品
    發(fā)表于 09-16 14:56

    PCB設(shè)計(jì)與工藝規(guī)范

    作為一名PCB Layout工程師,印制電路板(PCB)設(shè)計(jì)是吃飯的本事。不僅要兢兢業(yè)業(yè)“拉線”,而且要有“全局意識”,清楚整個(gè)流程是怎么樣的。通常來說,電路板的設(shè)計(jì)主要包含前期準(zhǔn)備、PCB
    的頭像 發(fā)表于 08-04 17:22 ?1287次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)與工藝規(guī)范

    為什么PCB Layout設(shè)計(jì)不可忽視?影響電子設(shè)備的關(guān)鍵因素

    一站式PCBA加工廠家今天為大家講講為何重視PCB Layout設(shè)計(jì)?PCB Layout設(shè)計(jì)核心流程。PCB
    的頭像 發(fā)表于 07-31 09:22 ?945次閱讀

    初級工程師PCB設(shè)計(jì)技巧(PPT版)

    目錄第一章:PCB 概述第二章:PCB 設(shè)計(jì)流程及PCB Layout 設(shè)計(jì)第三章: PROTEL 常用操作第四章: PCB
    發(fā)表于 06-26 15:50

    PCB Layout熱設(shè)計(jì)指導(dǎo)

    PCB熱設(shè)計(jì)學(xué)習(xí)資料搬運(yùn)……
    發(fā)表于 06-06 16:52 ?8次下載

    PCB Layout 約束管理,助力優(yōu)化設(shè)計(jì)

    本文重點(diǎn)PCBlayout約束管理在設(shè)計(jì)中的重要性Layout約束有助避免一些設(shè)計(jì)問題設(shè)計(jì)中可以使用的不同約束在PCB設(shè)計(jì)規(guī)則和約束管理方面,許多設(shè)計(jì)師試圖采用“一刀切”的方法,認(rèn)為同樣的規(guī)則設(shè)定
    的頭像 發(fā)表于 05-16 13:02 ?1050次閱讀
    <b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b> 約束管理,助力優(yōu)化設(shè)計(jì)

    Layout基礎(chǔ)教程

    個(gè) SketchUp 的布局工具云云,心想也沒多大用處,于是,就刪了。 但是,因?yàn)橐淮闻既坏臋C(jī)會,我重新打開了它,認(rèn)識了它,了解了它,最后喜歡上了它。LayOut 使用簡單,但是它本身絕非那么簡單
    發(fā)表于 04-01 14:56

    PCB Layout中的三種走線策略

    布線(Layout)是PCB設(shè)計(jì)工程師最基本的工作技能之一。走線的好壞將直接影響到整個(gè)系統(tǒng)的性能,大多數(shù)高速的設(shè)計(jì)理論也要最終經(jīng)過Layout得以實(shí)現(xiàn)并驗(yàn)證,由此可見,布線在高速PCB
    發(fā)表于 03-13 11:35

    DC-DC 的 PCB布局設(shè)計(jì)小技巧

    恰當(dāng)?shù)?b class='flag-5'>PCB布局可能會導(dǎo)致整個(gè)芯片測試重新再來一次,多次改版耽誤時(shí)間。 那接下來我們就將討論一下DC-DC電源中PCB layout設(shè)計(jì)的六個(gè)小技巧。 1.高di/dt環(huán)路面積最小
    發(fā)表于 03-11 10:48