91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DAC輸出在高阻抗模式中被加電的問(wèn)題分析

454398 ? 來(lái)源:德州儀器 ? 作者:Rahul Prakash ? 2020-10-23 15:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

該篇將分析對(duì)象限定為一個(gè)DAC,其中的輸出緩沖器在正常模式下被加電:零量程或中量程。文章將分析一下DAC輸出在高阻抗模式中被加電的情況。同時(shí)提出一個(gè)針對(duì)加電毛刺脈沖的數(shù)學(xué)模型,隨后給出一個(gè)盡可能減少此毛刺脈沖的電路板級(jí)解決方案。

原理

圖1:DAC8760高精度DAC輸出級(jí)

這個(gè)分析與沒(méi)有加電毛刺脈沖減少 (POGR) 電路的DAC有關(guān)。第一部分列出了影響加電毛刺脈沖的因素。當(dāng)DAC在電源斜升期間加電至高阻抗模式時(shí),這個(gè)加電毛刺脈沖也可被視為一個(gè)在DAC的電壓輸出 () 引腳上逐步累積形成的瞬態(tài)電荷。這個(gè)電荷積聚是由電源引腳,通過(guò)芯片內(nèi)部和外部的寄生電容,到引腳的電容耦合造成的。需要注意的是,與加電毛刺脈沖相比(第一部分),這個(gè)毛刺脈沖本質(zhì)上說(shuō)是AC毛刺脈沖。因此,它的幅度取決于電源斜升時(shí)間。在大多數(shù)多電源芯片中,數(shù)字電源和基準(zhǔn)引腳有一個(gè)到引腳比較弱的寄生路徑。因此,這些引腳不是造成加電/斷電毛刺脈沖的主導(dǎo)原因。

圖2:高精度DAC輸出級(jí)模型

DAC輸出級(jí)中的NFET/PFET晶體管的尺寸要遠(yuǎn)遠(yuǎn)大于其它開(kāi)關(guān),這是因?yàn)檫@個(gè)輸出級(jí)被設(shè)計(jì)用于特定的負(fù)載驅(qū)動(dòng)。因此,這些FET的寄生電容要遠(yuǎn)高于其它片上組件的寄生電容。圖1顯示的是一個(gè)典型高精度DAC輸出級(jí) (DAC8760) 的簡(jiǎn)化圖。在這個(gè)圖中,假定輸出級(jí)和芯片的數(shù)字內(nèi)核分別具有單獨(dú)的電源。反饋節(jié)點(diǎn)上放置的二極管用來(lái)保護(hù)增益/斷電網(wǎng)絡(luò)中的晶體管。

數(shù)學(xué)分析

如圖所見(jiàn),進(jìn)入引腳的主要寄生電容是VOUT 結(jié)合線、引線和輸出FET的寄生電容的組合值。在這個(gè)假設(shè)下,DAC輸出引腳可被建模為一個(gè)簡(jiǎn)單的電容分壓器。圖2中的經(jīng)簡(jiǎn)化模型在反饋節(jié)點(diǎn)和VREF/AGND之間使用2個(gè)二極管。由于這些二極管代表了一個(gè)FET(圖1),在以后的分析中,這些二極管上的壓降可被忽略不計(jì)。

被放置在反饋節(jié)點(diǎn)與VREF/GND之間的反饋電阻器RFB) 和FET限制了毛刺脈沖數(shù)量級(jí)的上限和下限。在這個(gè)條件下,可被觀察到的最大加電/斷電毛刺脈沖被限制在VREF和GND之間。

盡可能減少加電/斷電毛刺脈沖

圖3:DAC8760 VOUT加電毛刺脈沖,無(wú)負(fù)載。

讓我們來(lái)深入研究一下盡可能減少加電/斷電毛刺脈沖的一些方法。在方程式 (1) 和 (2) 中,我們看到這些方程式中的某些項(xiàng)是常量。例如,寄生電容是器件寄生效應(yīng)的函數(shù)。電源電壓由應(yīng)用需求決定。斜升時(shí)間由電源設(shè)計(jì)確定。剩下的數(shù)據(jù)項(xiàng)只有相對(duì)于電源的負(fù)載阻抗和VREF的排序。這就形成了減少加電/斷電毛刺脈沖的2個(gè)主要方法:電源排序與負(fù)載。

電源排序

圖4:數(shù)據(jù)表技術(shù)規(guī)格示例

電源排序是指以特定的順序,用不同的電源為芯片加電/斷電。對(duì)于DAC8760來(lái)說(shuō),由于加電/斷電毛刺脈沖直接與VREF成比例,在AVDD/AVSS之后為VREF加電可以極大地減少這個(gè)毛刺脈沖。這個(gè)解決方案可以在對(duì)電源和基準(zhǔn)電壓進(jìn)行單獨(dú)控制時(shí)使用。

外部阻性負(fù)載

方程式 (1) 中的分母由一個(gè)電容數(shù)據(jù)項(xiàng) (CPARP + CPARN + CL) 和一個(gè)電導(dǎo)數(shù)據(jù)項(xiàng) (1/RL) 組成。這就形成了幾個(gè)盡可能減少毛刺脈沖的方法:增加電容負(fù)載 (CL)、或者減少阻性負(fù)載 (RL)。增加電容負(fù)載會(huì)對(duì)整個(gè)系統(tǒng)的帶寬產(chǎn)生不利影響。它還會(huì)影響輸出放大器的穩(wěn)定性。因此,不建議使用這個(gè)方法來(lái)實(shí)現(xiàn)毛刺脈沖最小化。

在選擇使用一個(gè)小值阻性負(fù)載時(shí),方程式 (4) 可以將加電/斷電毛刺脈沖數(shù)量級(jí)減少到mV以下級(jí)別。這會(huì)導(dǎo)致大電流流經(jīng)輸出緩沖器,從而使精度技術(shù)規(guī)格降級(jí),比如說(shuō)偏移、增益、線性等。因此,要根據(jù)數(shù)據(jù)表技術(shù)規(guī)格來(lái)選擇引腳上的阻性負(fù)載。例如,DAC8760數(shù)據(jù)表規(guī)定了負(fù)載為1k?時(shí)的精度參數(shù)(圖4)。

圖5:DAC8760 加電毛刺脈沖 – RL = 500K?

結(jié)論

加電/斷電毛刺脈沖對(duì)系統(tǒng)十分有害。它們的影響只有在系統(tǒng)設(shè)計(jì)好、進(jìn)行測(cè)試時(shí)才會(huì)顯現(xiàn)出來(lái)。因此,有一點(diǎn)很關(guān)鍵,那就是通過(guò)仔細(xì)檢查組件,并使用這篇文中給出的技巧來(lái)設(shè)計(jì)系統(tǒng),以盡可能減少這些毛刺脈沖。我們已經(jīng)討論了形成這些毛刺脈沖的根本原因,并且提出了一個(gè)盡可能減少這些毛刺脈沖的板級(jí)解決方案。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 二極管
    +關(guān)注

    關(guān)注

    149

    文章

    10410

    瀏覽量

    178477
  • dac
    dac
    +關(guān)注

    關(guān)注

    44

    文章

    2713

    瀏覽量

    197097
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10396

    瀏覽量

    147785
  • 毛刺脈沖
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    4721
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    阻抗分析儀測(cè)量小阻抗的技巧

      在現(xiàn)代電子工程中,對(duì)小阻抗(如毫歐級(jí)甚至微歐級(jí))的精確測(cè)量是確保電源完整性、功率傳輸效率及高頻電路性能的關(guān)鍵。使用阻抗分析儀測(cè)量小阻抗時(shí),微小的誤差源都可能顯著影響結(jié)果,因此必須采
    的頭像 發(fā)表于 03-05 16:39 ?317次閱讀
    <b class='flag-5'>阻抗</b><b class='flag-5'>分析</b>儀測(cè)量小<b class='flag-5'>阻抗</b>的技巧

    阻抗分析儀選型的主要參數(shù)

    分析儀選型過(guò)程中應(yīng)重點(diǎn)關(guān)注的核心參數(shù)。 一、頻率范圍 頻率范圍是決定阻抗分析儀應(yīng)用能力的關(guān)鍵指標(biāo)。不同材料和器件在不同頻率下的阻抗特性差異顯著。例如,陶瓷、薄膜等材料的介
    的頭像 發(fā)表于 02-02 18:23 ?143次閱讀
    <b class='flag-5'>阻抗</b><b class='flag-5'>分析</b>儀選型的主要參數(shù)

    DAC71408 8通道14位高壓輸出DAC技術(shù)手冊(cè)

    DAC81408、DAC71408 和 DAC61408 (DACx1408) 是引腳兼容的 8 通道緩沖高壓輸出數(shù)模轉(zhuǎn)換器 (DAC) 系
    的頭像 發(fā)表于 11-05 10:48 ?654次閱讀
    <b class='flag-5'>DAC</b>71408 8通道14位高壓<b class='flag-5'>輸出</b><b class='flag-5'>DAC</b>技術(shù)手冊(cè)

    DAC81408 8通道16位高壓輸出DAC技術(shù)手冊(cè)

    DAC81408、DAC71408 和 DAC61408 (DACx1408) 是引腳兼容的 8 通道緩沖高壓輸出數(shù)模轉(zhuǎn)換器 (DAC) 系
    的頭像 發(fā)表于 11-05 10:06 ?583次閱讀
    <b class='flag-5'>DAC</b>81408 8通道16位高壓<b class='flag-5'>輸出</b><b class='flag-5'>DAC</b>技術(shù)手冊(cè)

    DAC71416 16通道14位高壓輸出DAC技術(shù)手冊(cè)

    12 位 DAC61416、14 位 DAC71416 和 16 位 DAC81416 (DACx1416) 是引腳兼容的 16 通道緩沖高壓輸出數(shù)模轉(zhuǎn)換器 (
    的頭像 發(fā)表于 11-05 10:03 ?537次閱讀
    <b class='flag-5'>DAC</b>71416 16通道14位高壓<b class='flag-5'>輸出</b><b class='flag-5'>DAC</b>技術(shù)手冊(cè)

    DAC61416 16通道12位高壓輸出DAC技術(shù)手冊(cè)

    12 位 DAC61416、14 位 DAC71416 和 16 位 DAC81416 (DACx1416) 是引腳兼容的 16 通道緩沖高壓輸出數(shù)模轉(zhuǎn)換器 (
    的頭像 發(fā)表于 11-05 09:58 ?524次閱讀
    <b class='flag-5'>DAC</b>61416 16通道12位高壓<b class='flag-5'>輸出</b><b class='flag-5'>DAC</b>技術(shù)手冊(cè)

    DAC60501 真正的 12 位、1 通道、SPI/I2C、電壓輸出 DAC技術(shù)手冊(cè)

    位 (POR) 電路,可確保 DAC 輸出在零刻度或中量程下上,并保持該刻度,直到將有效代碼寫(xiě)入器件。這些器件的電流消耗低至 1 mA,并具有掉電功能,可在 5 V 時(shí)將電流消耗降低至典型值 15 μA。
    的頭像 發(fā)表于 11-04 11:26 ?653次閱讀
    <b class='flag-5'>DAC</b>60501 真正的 12 位、1 通道、SPI/I2C、電壓<b class='flag-5'>輸出</b> <b class='flag-5'>DAC</b>技術(shù)手冊(cè)

    DAC70501 真正的 14 位、1 通道、SPI/I2C、電壓輸出 DAC技術(shù)手冊(cè)

    輸出在零刻度或中量程下上,并保持該刻度,直到將有效代碼寫(xiě)入器件。這些器件的電流消耗低至 1 mA,并具有掉電功能,可在 5 V 時(shí)將電流消耗降低至典型值 15 μA。
    的頭像 發(fā)表于 11-04 11:08 ?531次閱讀
    <b class='flag-5'>DAC</b>70501 真正的 14 位、1 通道、SPI/I2C、電壓<b class='flag-5'>輸出</b> <b class='flag-5'>DAC</b>技術(shù)手冊(cè)

    DAC12DL3200 12 位、低延遲、雙通道 3.2GSPS 或單通道 6.4GSPS、RF 采樣 DAC技術(shù)手冊(cè)

    奈奎斯特輸出模式時(shí),DAC可以在接近8 GHz的載波頻率下傳輸超過(guò)2 GHz的信號(hào)帶寬。輸出頻率范圍可通過(guò) C 波段 (8 GHz) 及更
    的頭像 發(fā)表于 10-31 11:10 ?651次閱讀
    <b class='flag-5'>DAC</b>12DL3200 12 位、低延遲、雙通道 3.2GSPS 或單通道 6.4GSPS、RF 采樣 <b class='flag-5'>DAC</b>技術(shù)手冊(cè)

    DAC63004 12 位、4 通道低功耗電壓/電流輸出智能 DAC技術(shù)手冊(cè)

    Hi-Z掉電模式和斷電條件下的Hi-Z輸出。DAC輸出提供力檢測(cè)選項(xiàng),用作可編程比較器和電流吸收器。多功能 GPIO、功能生成和 NVM 使這些智能
    的頭像 發(fā)表于 10-31 10:24 ?598次閱讀
    <b class='flag-5'>DAC</b>63004 12 位、4 通道低功耗電壓/電流<b class='flag-5'>輸出</b>智能 <b class='flag-5'>DAC</b>技術(shù)手冊(cè)

    DAC53204 10 位 4 通道電壓/電流輸出智能 DAC技術(shù)手冊(cè)

    DACx3204支持Hi-Z掉電模式和斷電條件下的Hi-Z輸出。DAC輸出提供力檢測(cè)選項(xiàng),用作可編程比較器和電流吸收器。多功能 GPIO、功能生成和 NVM 使這些智能
    的頭像 發(fā)表于 10-31 10:19 ?489次閱讀
    <b class='flag-5'>DAC</b>53204 10 位 4 通道電壓/電流<b class='flag-5'>輸出</b>智能 <b class='flag-5'>DAC</b>技術(shù)手冊(cè)

    DAC43204 8 位 4 通道電壓/電流輸出智能 DAC技術(shù)手冊(cè)

    DACx3204支持Hi-Z掉電模式和斷電條件下的Hi-Z輸出。DAC輸出提供力檢測(cè)選項(xiàng),用作可編程比較器和電流吸收器。多功能 GPIO、功能生成和 NVM 使這些智能
    的頭像 發(fā)表于 10-31 09:52 ?576次閱讀
    <b class='flag-5'>DAC</b>43204 8 位 4 通道電壓/電流<b class='flag-5'>輸出</b>智能 <b class='flag-5'>DAC</b>技術(shù)手冊(cè)

    DAC63204W 12 位四通道智能 DAC 技術(shù)總結(jié)

    12 位 DAC63204W 和 10 位 DAC53204W (DACx3204W) 是引腳兼容的四通道、緩沖、電壓輸出和電流輸出智能數(shù)模轉(zhuǎn)換器 (
    的頭像 發(fā)表于 10-28 14:59 ?789次閱讀
    <b class='flag-5'>DAC</b>63204W 12 位四通道智能 <b class='flag-5'>DAC</b> 技術(shù)總結(jié)

    ?智能DAC技術(shù)解析:DACx3204系列在精密電壓與電流輸出中的應(yīng)用

    53204/DAC53204-Q1) 和8位 (DAC43204/DAC43204-Q1) 四通道緩沖電壓輸出和電流輸出智能
    的頭像 發(fā)表于 09-18 11:40 ?902次閱讀
    ?智能<b class='flag-5'>DAC</b>技術(shù)解析:DACx3204系列在精密電壓與電流<b class='flag-5'>輸出</b>中的應(yīng)用

    如何確保模擬示波器的輸入阻抗匹配?

    : 適用信號(hào)源輸出阻抗 ≥ 1 kΩ(如邏輯分析儀、低頻傳感器)。 避免使用在 50 Ω 特征阻抗的傳輸線 上,否則會(huì)導(dǎo)致反射。 50 Ω 模式: 適用信號(hào)源
    發(fā)表于 04-08 15:25