91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

EDA加速芯片創(chuàng)新!

工程師 ? 來源:新思科技 ? 作者:新思科技 ? 2020-10-14 14:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

謝仲輝先生擁有超過25年半導(dǎo)體產(chǎn)業(yè)經(jīng)驗(yàn)。曾參與國內(nèi)外Foundry 工藝開發(fā),客戶支持及市場相關(guān)工作。此外,他還從事過芯片設(shè)計(jì)及技術(shù)市場方面的工作。有多年芯片設(shè)計(jì)及工藝開發(fā)相關(guān)技術(shù)及管理經(jīng)驗(yàn)。近年來,借助于其在芯片產(chǎn)品相關(guān)經(jīng)驗(yàn),積極提供給亞太客戶相關(guān)EDA解決方案經(jīng)驗(yàn),并提供給設(shè)計(jì)公司在各垂直應(yīng)用市場如5G、AI、汽車等領(lǐng)域所需要的EDA技術(shù)及服務(wù)解決方案。參與支持客戶包括三星、聯(lián)發(fā)科、紫光展銳、百度、阿里巴巴、燧原、地平線、寒武紀(jì)等。謝仲輝先生擁有臺灣大學(xué)電機(jī)工程學(xué)士及英國南安普敦大學(xué)微電子碩士學(xué)位。

當(dāng)前芯片開發(fā)面臨的挑戰(zhàn)主要來自兩個(gè)方面:一個(gè)來自制造實(shí)現(xiàn),另一個(gè)則來自設(shè)計(jì)和驗(yàn)證階段。在時(shí)間條件約束下,這兩個(gè)挑戰(zhàn)難度就更大了。

總有人給摩爾定律判死刑,其實(shí)提高晶體管集成度的比賽遠(yuǎn)未結(jié)束,不過困難確實(shí)在累積。先進(jìn)工藝日益接近物理極限,需要考慮的參數(shù)就日益增多,寄生效應(yīng)就日益嚴(yán)重,新工藝量產(chǎn)的風(fēng)險(xiǎn)與不確定性也就日益加大。具體來看,5納米工藝設(shè)計(jì)規(guī)則是28納米工藝的5倍,5納米工藝仿真任務(wù)量是28納米工藝100倍,版圖復(fù)雜度大幅增加。 從系統(tǒng)角度來看,復(fù)雜度也是指數(shù)型上升:應(yīng)用場景變多,架構(gòu)變從同構(gòu)向異構(gòu)轉(zhuǎn)變,應(yīng)用軟件的規(guī)模也大增。

在新思科技中國副總經(jīng)理謝仲輝看來, 當(dāng)前芯片開發(fā)面臨的挑戰(zhàn)主要來自兩個(gè)方面,一個(gè)來自制造實(shí)現(xiàn),另一個(gè)則來自設(shè)計(jì)和驗(yàn)證階段,在時(shí)間條件約束下,這兩個(gè)挑戰(zhàn)難度就更大了。 “工藝和開發(fā)都變得非常復(fù)雜,但進(jìn)入市場的時(shí)間窗口并沒有大的變化,大家還是希望12到18個(gè)月能流片,或者說兩年時(shí)間芯片進(jìn)入量產(chǎn),在時(shí)間窗口不變的前提下,先進(jìn)工藝開發(fā)問題邊復(fù)雜很多?!?/p>

EDA公司在新工藝開發(fā)中的作用

在制造層面,可制造性與良率是新工藝最重要的指標(biāo)??芍圃煨耘c良率也不再只是晶圓廠來保證,EDA公司、IP公司以及最終使用新工藝的設(shè)計(jì)公司都要參與其中。謝仲輝說:“ 一定要有DTCO(設(shè)計(jì)工藝協(xié)同優(yōu)化),設(shè)計(jì)和工藝之間要做共同優(yōu)化,在前期還不成熟的時(shí)候,工藝就要和設(shè)計(jì)緊密結(jié)合,只要這樣才能確保單元庫、IP、后端設(shè)計(jì)與工藝產(chǎn)線的特性能夠緊密吻合,才能避免良率低或者芯片特性與設(shè)計(jì)不一致等問題。 ”

除了協(xié)同晶圓廠和設(shè)計(jì)公司做好DTCO, EDA公司在新工藝開發(fā)中的角色也越來越重要。在新工藝預(yù)研階段,材料特性研究是重點(diǎn),因此需要對工藝配方建模仿真。“先進(jìn)工藝工序特別多,如果每道工序都用硅片去做實(shí)驗(yàn),耗財(cái)耗時(shí),這就需要用建模的方法去設(shè)計(jì)實(shí)驗(yàn)(即以仿真替代部分實(shí)際物料實(shí)驗(yàn))。”據(jù)謝仲輝介紹, 利用新思科技的材料配方建模工具,可以降低實(shí)驗(yàn)成本,快速確定材料配比。

在新工藝材料配方確定后,就進(jìn)入試產(chǎn)階段,這時(shí)候晶圓廠需要利用合作公司提供的存儲(chǔ)器、處理器等IP跑測試片,新思科技的IP團(tuán)隊(duì)就會(huì)針對新工藝特性設(shè)計(jì)IP,以幫助晶圓廠完成試產(chǎn)階段的測試片流程。

同時(shí),設(shè)計(jì)工具團(tuán)隊(duì)也會(huì)在試產(chǎn)階段介入,根據(jù)新工藝特性對流程和設(shè)計(jì)規(guī)則快速迭代,以便新工藝開放時(shí)工程師就有趁手的工具。規(guī)則會(huì)越來越多,過孔要打多開,布線間距可以放多少,這些設(shè)計(jì)規(guī)則都要在新工藝試產(chǎn)階段就要定下來, 有這些規(guī)則做基礎(chǔ),開發(fā)者才能夠在工具上進(jìn)行自動(dòng)化設(shè)計(jì)。

“工藝工具和IP要差不多同時(shí)和晶圓廠新產(chǎn)線去配合做新工藝研發(fā),設(shè)計(jì)工具稍晚,但也會(huì)在試產(chǎn)早期階段就會(huì)介入?!?/p>

并行開發(fā)(Shift Left)勢在必行

在制造實(shí)現(xiàn)上,工具公司介入越來越深,在設(shè)計(jì)與驗(yàn)證上,也需要“左移(Shift Left,時(shí)間軸上左移,即并行開發(fā)驗(yàn)證)”。傳統(tǒng)開發(fā)方法各環(huán)節(jié)順序進(jìn)行,先硬件后軟件,軟硬件之間的協(xié)同非常少,軟件開發(fā)需要等芯片RTL(硬件描述)代碼寫好以后再到FPGA上去進(jìn)行,或者用舊款芯片開發(fā),等新款芯片回來以后再做迭代開發(fā),這樣軟件開發(fā)工作啟動(dòng)晚,而通過軟件激勵(lì)發(fā)現(xiàn)硬件問題就會(huì)更晚,如果流片以后才發(fā)現(xiàn),解決方法是要么芯片改版,要么用軟件做一個(gè)權(quán)變方案——通常意味著損失性能。

而在系統(tǒng)越來越復(fù)雜的背景下,串行開發(fā)驗(yàn)證的弊端越來越大,動(dòng)輒集成數(shù)十億晶體管的先進(jìn)工藝芯片,軟件開發(fā)工作異常復(fù)雜,已經(jīng)到了開發(fā)方法不“左移”就無法在兩年內(nèi)量產(chǎn)的地步。

開發(fā)左移的基礎(chǔ)是虛擬原型化。 傳統(tǒng)的物理原型化是在FPGA上進(jìn)行功能驗(yàn)證,如前所述,這種開發(fā)流程需要等RTL代碼完成以后才能進(jìn)行軟件開發(fā),而虛擬原型化采用C等高級語言來建模,軟件無需等RTL代碼開發(fā)完成就可以在虛擬原型搭建的系統(tǒng)上進(jìn)行開發(fā)。

謝仲輝說:“這就是數(shù)字孿生的概念,物理世界里面的任何事物都可以用一個(gè)數(shù)字化模型來表征,而EDA公司已經(jīng)將芯片開發(fā)中用到的大部分模型建好,開發(fā)者根據(jù)產(chǎn)品的規(guī)格要求,利用新思科技等公司提供的成熟模型,例如處理器與USB、PCIe等接口模型做定制化配置,再加上自己獨(dú)有的行為模型,就可以在原型化系統(tǒng)上進(jìn)行軟件開發(fā)?!?/p>

用虛擬原型化取代FPGA原型化,并不意味著RTL驗(yàn)證就不需要。在先進(jìn)工藝開發(fā)中,RTL代碼完成后,通常會(huì)放入硬件仿真器去做全芯片系統(tǒng)的優(yōu)化與驗(yàn)證,要把性能與功耗等問題,盡可能在硬件仿真時(shí)發(fā)現(xiàn)。 先進(jìn)工藝芯片規(guī)模巨大,這就要求硬件仿真器速度要快,容量要大,就像新思科技的ZeBu等產(chǎn)品,能把所有信號都抓出來進(jìn)行分析。

“ 這樣從抽象層到RTL層全面覆蓋,目標(biāo)就是在流片前把場景驅(qū)動(dòng)的軟硬件問題一并找出來并解決掉,這就是當(dāng)前先進(jìn)工藝開發(fā)方法學(xué)的大方向。 ”謝仲輝總結(jié),根據(jù)項(xiàng)目復(fù)雜度不同,采用新思提出的新開發(fā)方法學(xué),可以把開發(fā)進(jìn)度提前3到9個(gè)月不等,在大型SoC開發(fā)中節(jié)省3到9個(gè)月可能決定著一款產(chǎn)品在市場上是否能搶到時(shí)間窗口。

異構(gòu)越來越普遍

立體封裝與異構(gòu)集成是當(dāng)前提高集成度的重要方法。 進(jìn) 入FinFET時(shí)代,工藝每升 級一代,仍然表現(xiàn)出功耗降低、性能提升、尺寸變小的趨勢,但與平面工藝相比,工藝升級帶來的紅利明顯降低, 正如謝仲輝所說:“工藝尺寸變小讓開發(fā)者在面積上更有把握,但與過去(平面工藝)相比,現(xiàn)在工藝升級帶來的功耗降低與性能提升效果甚微,沒那么線性了?!?/p>

立體封裝(3D封裝)流行的另一個(gè)原因是集成電路不同模塊對工藝要求差異變大。處理器、大規(guī)模計(jì)算專用集成電路等需要用到7納米、5納米等先進(jìn)工藝;而IO接口并不需要很先進(jìn)的工藝,16納米就可以滿足;大容量存儲(chǔ)器是獨(dú)立工藝,并不是標(biāo)準(zhǔn)邏輯工藝。所以,處理器、IO和存儲(chǔ)器可以用不同工藝生產(chǎn),最后用系統(tǒng)級封裝將三塊集成起來,形成一顆集成電路產(chǎn)品。

“它外面看起來是一顆芯片,里面是三個(gè)die(裸芯片)整合在一起,加一塊電路板封裝在一起,這是一種很精密的電路集成,不能再叫芯片,又回到‘集成電路’這個(gè)定義。”謝仲輝解釋,3D封裝是目前做復(fù)雜異構(gòu)的主流方式。

謝仲輝強(qiáng)調(diào),在單顆裸芯片的內(nèi)部也有異構(gòu),里面可能集成處理器、DSP、AI加速器、總線、緩存(Cache)等不同功能,軟件開發(fā)就會(huì)特別復(fù)雜, 如果沒有良好的工具來做軟件與硬件之間的橋梁,硬件性能就不能得到很好的發(fā)揮。

“立體封裝和異質(zhì)集成需要兩類工具。一類跟實(shí)現(xiàn)相關(guān),系統(tǒng)級封裝(即立體封裝)工具要考慮如何實(shí)現(xiàn)自動(dòng)化加工,還要具有分析功耗、封裝特性和信號完整性的能力;一類是應(yīng)用相關(guān),即系統(tǒng)開發(fā)相關(guān),怎么把軟件架構(gòu)和硬件架構(gòu)做到無縫連接,讓用戶看不到底層復(fù)雜的異構(gòu)架構(gòu),即軟件界面要很整合、底層驅(qū)動(dòng)要很智能、軟件和硬件的中間層開發(fā)環(huán)境要優(yōu)化到位,用起來和單一架構(gòu)一樣很自然,以最大限度提高開發(fā)效率,” 謝仲輝告訴探索科技(ID:techsugar)。

完備驗(yàn)證方法在復(fù)雜SoC開發(fā)中的必要性

IP化開發(fā)是節(jié)約復(fù)雜SoC開發(fā)成本的關(guān)鍵方法,不過先進(jìn)工藝IP也越來越貴。 在謝仲輝看來,這主要由兩個(gè)原因?qū)е拢?/p>

● 第一,使用先進(jìn)工藝開發(fā)IP的成本在大幅增加,研發(fā)人力投入與工藝流片投入加劇,先進(jìn)工藝流片費(fèi)用非常貴,往往要幾百萬到上千萬美元。

● 第二,先進(jìn)工藝的客戶數(shù)量相對較少,這樣分?jǐn)偟矫考铱蛻纛^上的費(fèi)用也在增加。

不管是工藝本身的流片費(fèi)用,還是IP使用費(fèi)用,以及人力成本都在上升,尤其是驗(yàn)證與系統(tǒng)實(shí)現(xiàn)上,需要比以往多得多的人力?!耙郧翱赡苤恍枰獪y10個(gè)場景,但現(xiàn)在需要測上萬個(gè)甚至10萬個(gè)場景,驗(yàn)證工作量變大,驗(yàn)證的難度或者說維度變大了?!?/p>

謝仲輝表示,手機(jī)處理器等SoC的人力配置上,芯片設(shè)計(jì)工程師與驗(yàn)證工程師(含軟件工程師)的比例可能會(huì)達(dá)到1比10,“現(xiàn)在設(shè)計(jì)工程師與驗(yàn)證工程師的比例,可以達(dá)到1:5到1:10的規(guī)模,SoC要有好的用戶體驗(yàn),大部分都與系統(tǒng)驗(yàn)證的人相關(guān),與跟軟件的人相關(guān)?!?/p>

采用7納米或5納米工藝的芯片,一顆產(chǎn)品從立項(xiàng)到量產(chǎn)通常需要數(shù)千萬美元,如果不引入最先進(jìn)的方法學(xué),項(xiàng)目風(fēng)險(xiǎn)就會(huì)大到難以承受。所以, 在先進(jìn)工藝節(jié)點(diǎn)上,新的開發(fā)方法學(xué)就成為必需,新方法學(xué)包括完備的驗(yàn)證手段,以及虛擬原型化和硬件仿真等加速開發(fā)進(jìn)度的工具。

“完備的驗(yàn)證方法就像買保險(xiǎn),可以鎖定市場風(fēng)險(xiǎn)。做一個(gè)掩膜版的改變,時(shí)間至少增加3個(gè)月,又要多花幾百萬美元,而且可能錯(cuò)過最佳市場時(shí)間窗口,幾千萬美元全部打水漂?!痹谥x仲輝看來,完備的驗(yàn)證方法,對復(fù)雜SoC開發(fā)項(xiàng)目的風(fēng)險(xiǎn)控制,是非常必要的。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54031

    瀏覽量

    466461
  • 晶圓
    +關(guān)注

    關(guān)注

    53

    文章

    5416

    瀏覽量

    132340
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4577

    瀏覽量

    229256
  • eda
    eda
    +關(guān)注

    關(guān)注

    72

    文章

    3113

    瀏覽量

    183071
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】跟著本書來看國內(nèi)波詭云譎的EDA發(fā)展之路

    的。 第五章,繼續(xù)介紹了國內(nèi)EDA的轉(zhuǎn)機(jī)與加速發(fā)展。和其他行業(yè)一樣,當(dāng)國家層面騰出手來,關(guān)注到其重要性,重點(diǎn)發(fā)展時(shí),就會(huì)迎來高速發(fā)展,所以文中從核高基項(xiàng)目繼續(xù)介紹了火種的延續(xù),突破與轉(zhuǎn)機(jī)。 這階段主要
    發(fā)表于 01-21 23:00

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】跟著本書來看EDA的奧秘和EDA發(fā)展

    本書是一本介紹EDA產(chǎn)業(yè)全景與未來展望的書籍,主要內(nèi)容分為兩部分,一部分是介紹EDA相關(guān)基礎(chǔ)知識和全球EDA發(fā)展概況以及發(fā)展趨勢 另一部分則是介紹中國EDA事業(yè)萌芽,沉寂,轉(zhuǎn)機(jī),
    發(fā)表于 01-21 22:26

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】--中國EDA的發(fā)展

    ,半導(dǎo)體產(chǎn)業(yè)鏈蓬勃興起,上下游企業(yè)緊密協(xié)作,從材料研發(fā)到芯片制造,再到產(chǎn)品應(yīng)用,形成完整閉環(huán),為EDA工具提供了廣闊的施展空間。芯片性能、功耗、尺寸等方面的嚴(yán)苛要求,讓EDA從幕后走向
    發(fā)表于 01-20 23:22

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】+ 芯片“卡脖子”引發(fā)對EDA的重視

    集成度、更低功耗、更高性能發(fā)展;加速新技術(shù)融合創(chuàng)新步伐,推動(dòng)技術(shù)創(chuàng)新和產(chǎn)業(yè)升級,邁向更加智能化、高效化。3.連接設(shè)計(jì)與制造,促進(jìn)設(shè)計(jì)與制造協(xié)同發(fā)展,提升產(chǎn)業(yè)鏈運(yùn)行效率與市場競爭力;推動(dòng)芯片
    發(fā)表于 01-20 20:09

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】+ 全書概覽

    、半導(dǎo)體手冊、光電子芯片等構(gòu)成集成電路關(guān)鍵技術(shù)與創(chuàng)新應(yīng)用叢書。 華大九天,組編,劉偉平、呂霖、王宗源編著。編著介于編和著之間,既有原創(chuàng)內(nèi)容,也有對他人資料的整理和引用。定位是既可作為EDA從業(yè)者的行業(yè)
    發(fā)表于 01-20 19:27

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】--EDA了解與發(fā)展概況

    創(chuàng)新能力、人才稀缺性。 二.EDA發(fā)展概況 EDA的發(fā)展歷程主要經(jīng)歷四個(gè)階段,分別為CAD(計(jì)算機(jī)輔助設(shè)計(jì))階段、CAE(計(jì)算機(jī)輔助工程)、EDA系統(tǒng)設(shè)計(jì)階段、當(dāng)代
    發(fā)表于 01-19 21:45

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】--全書概覽

    感謝論壇與書籍作者及出版方,得以有機(jī)會(huì)閱覽此書,并以此更了解國產(chǎn)芯片設(shè)計(jì)EDA概貌,期待國產(chǎn)EDA不斷進(jìn)步,積累創(chuàng)新技術(shù),拓展生態(tài)鏈、應(yīng)用面。 下面是書籍封面圖,小小一本,略顯厚重。
    發(fā)表于 01-18 17:50

    70%營收砸向研發(fā)!這家EDA企業(yè)破局高密度存儲(chǔ)EDA、數(shù)字EDA

    短板,構(gòu)建覆蓋芯片設(shè)計(jì)全流程的自主工具鏈。 ? 聚焦存儲(chǔ)芯片EDA,實(shí)現(xiàn)全流程國產(chǎn)化突破 ? 后摩爾時(shí)代,芯片性能提升轉(zhuǎn)向“尺寸微縮、新原理器件、集成
    的頭像 發(fā)表于 12-21 07:51 ?1.1w次閱讀

    西門子EDA與Arm攜手合作加速系統(tǒng)設(shè)計(jì)驗(yàn)證進(jìn)程與軟件啟動(dòng)

    芯片設(shè)計(jì)而言,加速產(chǎn)品的上市流程至關(guān)重要。為此,西門子EDA與Arm攜手合作,為Arm的合作伙伴提供了一系列基于Arm Neoverse CSS與Arm Zena CSS平臺的驗(yàn)證加速
    的頭像 發(fā)表于 12-19 09:06 ?700次閱讀
    西門子<b class='flag-5'>EDA</b>與Arm攜手合作<b class='flag-5'>加速</b>系統(tǒng)設(shè)計(jì)驗(yàn)證進(jìn)程與軟件啟動(dòng)

    【書籍評測活動(dòng)NO.69】解碼中國”芯“基石,洞見EDA突圍路《芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望》

    前路,也折斷了美國企業(yè)的全球觸角,更拖慢了世界半導(dǎo)體的創(chuàng)新腳步。 1.1.2 EDA芯片之母 EDA位于集成電路產(chǎn)業(yè)鏈最上游,被譽(yù)為半導(dǎo)體行業(yè)的“七寸”或“
    發(fā)表于 12-09 16:35

    西門子EDA AI System驅(qū)動(dòng)芯片設(shè)計(jì)新紀(jì)元

    芯片設(shè)計(jì)是一項(xiàng)復(fù)雜的系統(tǒng)工程,尤其驗(yàn)證和優(yōu)化環(huán)節(jié)極其耗費(fèi)時(shí)間和精力。為了有效降低錯(cuò)誤率、提升設(shè)計(jì)質(zhì)量,EDA工具的自動(dòng)化、智能化發(fā)展成為關(guān)鍵。近年來,隨著AI技術(shù)在EDA領(lǐng)域的應(yīng)用逐漸成熟,為
    的頭像 發(fā)表于 11-17 14:14 ?2378次閱讀
    西門子<b class='flag-5'>EDA</b> AI System驅(qū)動(dòng)<b class='flag-5'>芯片</b>設(shè)計(jì)新紀(jì)元

    國產(chǎn)EDA又火了,那EDA+AI呢?國產(chǎn)EDA與AI融合發(fā)展現(xiàn)狀探析

    關(guān)鍵,AI 數(shù)據(jù)中心設(shè)計(jì)為復(fù)雜系統(tǒng)級工程,EDA 工具需從單芯片設(shè)計(jì)轉(zhuǎn)向封裝級、系統(tǒng)級協(xié)同優(yōu)化,推動(dòng)設(shè)計(jì)范式從 DTCO 升級至 STCO。 國際?EDA 三大家通過收購布局系統(tǒng)分析 EDA
    的頭像 發(fā)表于 10-16 16:03 ?2904次閱讀
    國產(chǎn)<b class='flag-5'>EDA</b>又火了,那<b class='flag-5'>EDA</b>+AI呢?國產(chǎn)<b class='flag-5'>EDA</b>與AI融合發(fā)展現(xiàn)狀探析

    EDA是什么,有哪些方面

    規(guī)模擴(kuò)大,EDA工具對算力和存儲(chǔ)需求極高。 技術(shù)更新快:需緊跟半導(dǎo)體工藝進(jìn)步(如深亞微米設(shè)計(jì))和新興需求(如AI芯片設(shè)計(jì))。 趨勢: AI賦能:AI算法用于自動(dòng)優(yōu)化設(shè)計(jì)參數(shù)和加速驗(yàn)證流程。 云平臺
    發(fā)表于 06-23 07:59

    芯華章攜手EDA國創(chuàng)中心推出數(shù)字芯片驗(yàn)證大模型ChatDV

    面向國家在集成電路EDA領(lǐng)域的重大需求,芯華章攜手全國首家集成電路設(shè)計(jì)領(lǐng)域國家級創(chuàng)新中心——EDA國創(chuàng)中心,針對日益突出的芯片設(shè)計(jì)驗(yàn)證痛點(diǎn),強(qiáng)強(qiáng)聯(lián)手,共同推出具有完全自主知識產(chǎn)權(quán)的基于
    的頭像 發(fā)表于 06-06 16:22 ?1785次閱讀

    EDA2與華大九天達(dá)成戰(zhàn)略合作

    加速多元EDA生態(tài)發(fā)展,推動(dòng)產(chǎn)業(yè)協(xié)同創(chuàng)新,EDA2與華大九天正式達(dá)成戰(zhàn)略合作,雙方將攜手共建“漢擎天地社區(qū)”,通過資源整合與技術(shù)互補(bǔ),打造開放、共享、高效的多元
    的頭像 發(fā)表于 04-18 09:47 ?1648次閱讀