91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA和GPU之間的類比

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2020-10-30 12:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA 是一堆晶體管,你可以把它們連接(wire up)起來做出任何你想要的電路。它就像一個納米級面包板。使用 FPGA 就像芯片流片,但是你只需要買這一張芯片就可以搭建不一樣的設(shè)計(jì),作為交換,你需要付出一些效率上的代價。

從字面上講這種說法并不對,因?yàn)槟悴⒉恍枰剡B(rewire)FPGA,它實(shí)際上是一個通過路由網(wǎng)絡(luò)(routing network)連接的查找表 2D 網(wǎng)格,以及一些算術(shù)單元和內(nèi)存。FPGA 可以模擬任意電路,但它們實(shí)際上只是在模仿,就像軟件電路仿真器模擬電路一樣。這個答案不恰當(dāng)?shù)牡胤皆谟冢^分簡化了人們實(shí)際使用 FPGA 的方式。接下來的兩個定義能更好地描述 FPGA。

電路模擬是 FPGA 的經(jīng)典主流用例,這也是 FPGA 最早出現(xiàn)的原因。FPGA 的關(guān)鍵在于硬件設(shè)計(jì)是用 HDL 形式編碼的,而且買一些便宜的硬件就可以得到和 ASIC 相同的效果。當(dāng)然,你不可能在 FPGA 和真正的芯片上使用完全相同的 Verilog 代碼,但至少它們的抽象范圍是一樣的。

這是與 ASIC 原型設(shè)計(jì)不同的一個用例。和電路仿真不同,計(jì)算加速是 FPGA 的新興用例。這也是微軟最近成功加速搜索和深度神經(jīng)網(wǎng)絡(luò)的原因。而且關(guān)鍵的是,計(jì)算實(shí)例并不依賴于 FPGA 和真正 ASIC 之間的關(guān)系:開發(fā)人員針對基于 FPGA 的加速編寫的 Verilog 代碼不需要與用來流片的 Verilog 代碼有任何的相似性。

這兩種實(shí)例在編程、編譯器和抽象方面存在巨大差異。我比較關(guān)注后者,我將其稱為「計(jì)算 FPGA 編程」(computaTIonal FPGA programming)。我的論點(diǎn)是,目前計(jì)算 FPGA 的編程方法都借鑒了傳統(tǒng)的電路仿真編程模型,這是不對的。如果你想開發(fā) ASIC 原型的話,Verilog 和 VHDL 都是正確的選擇。但如果目標(biāo)是計(jì)算的話,我們可以也應(yīng)該重新思考整個堆棧。

讓我們開門見山地說吧。FPGA 是一類很特殊的硬件,它用來高效執(zhí)行模擬電路描述的特殊軟件。FPGA 配置需要一些底層軟件——它是為了 ISA 編寫的程序。


這里可以用 GPU 做類比。

深度學(xué)習(xí)區(qū)塊鏈盛行之前,有一段時間 GPU 是用來處理圖形的。在 21 世紀(jì)初,人們意識到他們在處理沒有圖形數(shù)據(jù)的計(jì)算密集型任務(wù)時,也會大量使用 GPU 作為加速器:GPU 設(shè)計(jì)師們已經(jīng)構(gòu)建了更通用的機(jī)器,3D 渲染只是其中一個應(yīng)用而已。

FPGA 的定義以及和 GPU 的類比

計(jì)算 FPGA 遵循了相同的軌跡。我們的想法是要多多使用這一時興的硬件,當(dāng)然不是為了電路仿真,而是利用適合電路執(zhí)行的計(jì)算模式,用類比的形式來看 GPU 和 FPGA。

為了讓 GPU 發(fā)展成今天的數(shù)據(jù)并行加速器,人們不得不重新定義 GPU 輸入的概念。我們過去常常認(rèn)為 GPU 接受奇特的、強(qiáng)烈的、特定領(lǐng)域的視覺效果描述。我們實(shí)現(xiàn)了 GPU 執(zhí)行程序,從而解鎖了它們真正的潛力。這樣的實(shí)現(xiàn)讓 GPU 的目標(biāo)從單個應(yīng)用域發(fā)展為整個計(jì)算域。

我認(rèn)為計(jì)算 FPGA 正處于類似的轉(zhuǎn)變中,現(xiàn)在還沒有針對 FPGA 擅長的基本計(jì)算模式的簡潔描述。但它和潛在的不規(guī)則并行性、數(shù)據(jù)重用以及大多數(shù)靜態(tài)的數(shù)據(jù)流有關(guān)。

和 GPU 一樣,F(xiàn)PGA 也需要能夠體現(xiàn)這種計(jì)算模式的硬件抽象,Verilog 用于計(jì)算 FPGA 的問題在于它在低級硬件抽象中效果不好,在高級編程抽象中的效果也不好。讓我們通過反證法想象一下,如果用 RTL(寄存器傳輸級)取代這些角色會是什么樣。

甚至 RTL 專家可能也無法相信 Verilog 是可以高效開發(fā)主流 FPGA 的方式。它不會把編程邏輯推向主流。對于經(jīng)驗(yàn)豐富的硬件黑客來說,RTL 設(shè)計(jì)似乎是友好而熟悉的,但它與軟件語言之間的生產(chǎn)力差距是不可估量的。

事實(shí)上,對現(xiàn)在的計(jì)算 FPGA 來說,Verilog 實(shí)際上就是 ISA。主要的 FPGA 供應(yīng)商工具鏈會將 Verilog 作為輸入,而高級語言的編譯器則將 Verilog 作為輸出。供應(yīng)商一般會對比特流格式保密,因此 Verilog 在抽象層次結(jié)構(gòu)中會處于盡可能低的位置。

把 Verilog 當(dāng)做 ISA 的問題是它和硬件之間的距離太遠(yuǎn)了。RTL 和 FPGA 硬件之間的抽象差距是巨大的,從傳統(tǒng)角度講它至少要包含合成、技術(shù)映射以及布局布線——每一個都是復(fù)雜而緩慢的過程。因此,F(xiàn)PGA 上 RTL 編程的編譯 / 編輯 / 運(yùn)行周期需要數(shù)小時或數(shù)天,更糟糕的是,這是一個無法預(yù)測的過程,工具鏈的深層堆??赡軙谏w RTL 中的改變,這可能會影響設(shè)計(jì)性能和能源特性。

好的 ISA 應(yīng)該直接展示底層硬件未經(jīng)修飾的真實(shí)情況。像匯編語言一樣,它其實(shí)不需要很方便編程。但也像匯編語言一樣,它的編譯速度需要非???,而且結(jié)果可預(yù)測。如果想要構(gòu)建更高級的抽象和編譯器,就需要一個不會出現(xiàn)意外的低級目標(biāo)。而 RTL 不是這樣的目標(biāo)。

如果計(jì)算 FPGA 是特定類算法模式的加速器,那當(dāng)前的 FPGA 并不能理想地實(shí)現(xiàn)這一目標(biāo)。在這個游戲規(guī)則下能夠擊敗 FPGA 的新硬件類型,才可能帶來全新的抽象層次結(jié)構(gòu)。新的軟件棧應(yīng)該摒棄 FPGA 在電路仿真方面的遺留問題,以及 RTL 抽象。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22416

    瀏覽量

    636593
  • gpu
    gpu
    +關(guān)注

    關(guān)注

    28

    文章

    5196

    瀏覽量

    135515
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    類比半導(dǎo)體推出全新低噪聲高保真高壓音頻運(yùn)算放大器OPA458x系列

    致力于提供高品質(zhì)汽車驅(qū)動芯片和高品質(zhì)工業(yè)模擬芯片供應(yīng)商上海類比半導(dǎo)體技術(shù)有限公司(下稱“類比半導(dǎo)體”或“類比”)宣布推出全新低噪聲、高保真高壓音頻運(yùn)算放大器OPA458x系列。本系列運(yùn)放供電電壓支持4V到36V, 帶寬可到19M
    的頭像 發(fā)表于 01-30 17:30 ?1443次閱讀
    <b class='flag-5'>類比</b>半導(dǎo)體推出全新低噪聲高保真高壓音頻運(yùn)算放大器OPA458x系列

    FPGA+GPU異構(gòu)混合部署方案設(shè)計(jì)

    為滿足對 “納秒級實(shí)時響應(yīng)” 與 “復(fù)雜數(shù)據(jù)深度運(yùn)算” 的雙重需求,“FPGA+GPU”異構(gòu)混合部署方案通過硬件功能精準(zhǔn)拆分與高速協(xié)同,突破單一硬件的性能瓶頸 ——FPGA聚焦低延遲實(shí)時交易鏈路,GPU承接高復(fù)雜度數(shù)據(jù)處理任務(wù),
    的頭像 發(fā)表于 01-13 15:20 ?368次閱讀

    類比半導(dǎo)體全新第二代高邊開關(guān)芯片HD80152和SPI高邊HD708204量產(chǎn)

    致力于提供高品質(zhì)汽車驅(qū)動芯片和高品質(zhì)信號鏈芯片供應(yīng)商上海類比半導(dǎo)體技術(shù)有限公司(下稱“類比半導(dǎo)體”或“類比”)宣布全新第二代高邊開關(guān)芯片HD80152和SPI高邊HD708204量產(chǎn)。自
    的頭像 發(fā)表于 01-05 17:57 ?966次閱讀
    <b class='flag-5'>類比</b>半導(dǎo)體全新第二代高邊開關(guān)芯片HD80152和SPI高邊HD708204量產(chǎn)

    DSP、FPGA之間SRIO通信的問題?

    目前在使用DSP和FPGA之間通過SRIO的SWRITE事務(wù)完成雙向數(shù)據(jù)通信,大多數(shù)情況下都正常,但是在我不停的給DSP進(jìn)行燒寫程序時,會偶爾出錯,FPGA無法收到DSP下發(fā)的數(shù)據(jù)。偶爾故障情況下buf_lcl_phy_buf_
    發(fā)表于 11-15 16:22

    類比半導(dǎo)體的模擬前端AFE型號有哪些

    類比半導(dǎo)體的低功耗模擬前端afe芯片LB2032BQFP48是一款高度集成的低功耗模擬監(jiān)控解決方案,包括三十二個12位數(shù)模轉(zhuǎn)換器(DAC)、六個或五個靈活的引腳,可配置為輸入到12位模數(shù)轉(zhuǎn)換器(ADC)或作為GPIO、內(nèi)部參考和本地溫度傳感器通道。
    的頭像 發(fā)表于 10-31 13:51 ?404次閱讀

    FPGAGPU加速的視覺SLAM系統(tǒng)中特征檢測器研究

    (Nvidia Jetson Orin與AMD Versal)上最佳GPU加速方案(FAST、Harris、SuperPoint)與對應(yīng)FPGA加速方案的性能,得出全新結(jié)論。
    的頭像 發(fā)表于 10-31 09:30 ?675次閱讀
    <b class='flag-5'>FPGA</b>和<b class='flag-5'>GPU</b>加速的視覺SLAM系統(tǒng)中特征檢測器研究

    類比半導(dǎo)體高速模數(shù)轉(zhuǎn)換器的作用

    類比半導(dǎo)體的模擬數(shù)字轉(zhuǎn)換器常被用于汽車電池管理系統(tǒng)(BMS)應(yīng)用,作為汽車級單通道同步24位高精度ADC,它具有寬動態(tài)范圍、低功耗和緩沖模擬輸入等特性。英尚微作為類比半導(dǎo)體的授權(quán)代理商,經(jīng)營類比半導(dǎo)體各個型號的高精度、低功耗數(shù)模
    的頭像 發(fā)表于 10-28 15:17 ?357次閱讀

    FPGA技術(shù)為什么越來越牛,這是有原因的

    ,它一直都被廣泛使用。但是,大部分人還不是太了解它,對它有很多疑問——FPGA到底是什么?為什么要使用它?相比CPU、GPU、ASIC(專用芯片),FPGA有什么
    的頭像 發(fā)表于 08-22 11:39 ?5069次閱讀
    <b class='flag-5'>FPGA</b>技術(shù)為什么越來越牛,這是有原因的

    ADC和FPGA之間LVDS接口設(shè)計(jì)需要考慮的因素

    本文描述了ADC和FPGA之間LVDS接口設(shè)計(jì)需要考慮的因素,包括LVDS數(shù)據(jù)標(biāo)準(zhǔn)、LVDS接口數(shù)據(jù)時序違例解決方法以及硬件設(shè)計(jì)要點(diǎn)。
    的頭像 發(fā)表于 07-29 10:01 ?5419次閱讀
    ADC和<b class='flag-5'>FPGA</b><b class='flag-5'>之間</b>LVDS接口設(shè)計(jì)需要考慮的因素

    aicube的n卡gpu索引該如何添加?

    請問有人知道aicube怎樣才能讀取n卡的gpu索引呢,我已經(jīng)安裝了cuda和cudnn,在全局的py里添加了torch,能夠調(diào)用gpu,當(dāng)還是只能看到默認(rèn)的gpu0,顯示不了gpu1
    發(fā)表于 07-25 08:18

    類比半導(dǎo)體推出全新第二代高邊開關(guān)芯片HD80012

    致力于提供高品質(zhì)汽車驅(qū)動芯片和高品質(zhì)工業(yè)模擬芯片供應(yīng)商上海類比半導(dǎo)體技術(shù)有限公司(下稱“類比半導(dǎo)體”或“類比”)宣布推出全新第二代高邊開關(guān)芯片HD80012,單通道低內(nèi)阻1.2mΩ產(chǎn)品。
    的頭像 發(fā)表于 07-02 15:19 ?1335次閱讀
    <b class='flag-5'>類比</b>半導(dǎo)體推出全新第二代高邊開關(guān)芯片HD80012

    【「算力芯片 | 高性能 CPU/GPU/NPU 微架構(gòu)分析」閱讀體驗(yàn)】+NVlink技術(shù)從應(yīng)用到原理

    ,并對最新技術(shù)的原理做了詳細(xì)的說明和解讀。我本人近幾年的工作重心在嵌入式板卡和FPGA領(lǐng)域,雖然沒接觸過多GPU互連PC(或服務(wù)器),但還是對這部分內(nèi)容較感興趣,重點(diǎn)講解下我閱讀后理解的NVlink
    發(fā)表于 06-18 19:31

    類比半導(dǎo)體推出全新第二代高邊開關(guān)芯片HD8004

    致力于提供高品質(zhì)汽車驅(qū)動芯片和高品質(zhì)工業(yè)模擬芯片供應(yīng)商上海類比半導(dǎo)體技術(shù)有限公司(下稱“類比半導(dǎo)體”或“類比”)宣布推出全新第二代高邊開關(guān)芯片HD8004,單通道低內(nèi)阻4.3mΩ產(chǎn)品。
    的頭像 發(fā)表于 05-21 18:04 ?1349次閱讀
    <b class='flag-5'>類比</b>半導(dǎo)體推出全新第二代高邊開關(guān)芯片HD8004

    可以手動構(gòu)建imx-gpu-viv嗎?

    使用 imx-gpu-viv-6.4.3.p4.2.aarch64.bin。 https://www.nxp.com/lgfiles/NMG/MAD/YOCTO//imx-gpu-viv-6.4.3.p4.2-aarch64.bin 我需要
    發(fā)表于 03-28 06:35