91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

pcb等長設計為什么會出現(xiàn)時延差異?

PCB線路板打樣 ? 來源:一博科技 ? 作者:王銳 ? 2021-04-13 10:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

下面我們來看看,為什么會出現(xiàn)此類時延差異?

o4YBAGB0_5aAQNivAAC_Ah3ME5s875.png

Case1:過孔帶來的時延差值為11ps,這個就很好理解了,過孔有一定的物理長度,該過孔長1mm,過孔本身還具有寄生電容和寄生電感,所以實際帶給信號的傳輸線延會比普通傳輸線要大,本例中是11ps,而且這個延時跟頻率有一定關系。使用軟件單獨提取該過孔的模型,如下圖,過孔的延時為10ps,與仿真得到的11ps差不多。

jdcbds2-2.jpg

Case2:1倍線寬的蛇形繞線帶來的延時差異是-10ps,比參考線快了10ps,造成延時差異的主要原因是信號的自耦合現(xiàn)象。在繞蛇形線的時候,期望的信號傳輸路徑是沿著下圖紅色箭頭傳輸,可是由于蛇形線之間的距離太近,導致信號實際傳輸路徑是下圖綠色箭頭所指示的那樣(當然,實際上信號也不會以綠色箭頭那樣傳輸,在這里這么標注只為了大家更形象的理解記憶,后期會有詳細解釋)。所以就導致了信號提前到達接收端。

jdcbds2-3.jpg

如果把蛇形線之間的間距拉開,比如從1倍線寬拉到3倍線寬,信號的延時差異立刻縮小到-2ps,差異就沒有那么大了。所以在使用蛇形線匹配長度時,要注意蛇形線之間的間距一定要拉開,拉開多遠可參考下圖

jdcbds2-4.jpg

Case3:當參考線跨過50mil的分割線時,帶來的延時為14ps。在PCB設計中,同一層的平面常常會因為不同的用途而分割開來,由此就會導致很多分割線。眾所周知,傳輸線由信號路徑和返回路徑組成,信號的返回路徑通常在距離信號路徑最近的參考層上,且在信號路徑正下方(如下圖紅色圓圈)。如果跨過分割線,信號的返回路徑被切斷,信號就要尋找其他的返回路徑回流,因此信號的回路面積就增大(如下圖藍色圓圈),傳輸線延時就會增大。

jdcbds2-5.jpg

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4404

    文章

    23876

    瀏覽量

    424155
  • 寄生電容
    +關注

    關注

    1

    文章

    302

    瀏覽量

    20296
  • 傳輸線
    +關注

    關注

    0

    文章

    383

    瀏覽量

    25503
  • 寄生電感
    +關注

    關注

    1

    文章

    166

    瀏覽量

    15072
  • 信號傳輸
    +關注

    關注

    4

    文章

    494

    瀏覽量

    21087
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    為什么當微控制器 (MCU) 用作 I2C 從機時,I2C_SCL在接收連續(xù)數(shù)據時會出現(xiàn)時鐘拉伸?

    為什么當微控制器 (MCU) 用作 I2C 從機時,I2C_SCL在接收連續(xù)數(shù)據時會出現(xiàn)時鐘拉伸
    發(fā)表于 08-21 06:32

    信號在PCB走線中傳輸時(下)

    ,減小繞線間平行走線長度。 4.小結 在PCB設計時候要將等長的設計觀念逐步向等時設計轉變,在對時序或者等長要求高的設計尤其需要注意串擾,繞線方式,不同層走線,過孔時等方面對時序的
    發(fā)表于 10-21 09:51

    信號在PCB走線中傳輸時 (上)

    繞線方式等有關。隨著PCB走線信號速率越來越高,對時序要求較高的源同步信號的時序裕量越來越少,因此在PCB設計階段準確知道PCB走線對信號時的影響變的尤為重要。本文基于仿真分析DK,
    發(fā)表于 10-21 09:54

    PCB設計規(guī)則——等長 的體會

    等長PCB設計的時候經常遇到的問題。存儲芯片總線要等長,差分信號要等長。什么時候需要做等長,等長
    發(fā)表于 12-01 11:00

    信號在PCB走線中關于串擾 , 奇偶模式的傳輸時

    為消費類電子的主要設計,隨著DDR信號速率的不斷提高,在DDR4設計中特別是DQ和DQS之間傳輸時對設計者提出更高的挑戰(zhàn)。在PCB設計的時候為了時序的要求需要對源同步信號做一些等長,一些設計工程師忽略
    發(fā)表于 01-05 11:02

    pcb editor里面調地址等長線的時候右下角出現(xiàn)的提示條是什么意思?有紅色的綠色的?

    pcb editor里面調地址等長線的時候右下角出現(xiàn)的提示條是什么意思?有紅色的綠色的?
    發(fā)表于 07-27 17:32

    DDR布線等長問題

    最近在學習cadence,練習PCB時,發(fā)現(xiàn)等長條件不滿足時,也沒出現(xiàn)DRC報錯,剛開始會出現(xiàn)ED錯誤的!求高手指教
    發(fā)表于 01-09 20:44

    Altium designer 等長布線

    同組信號之間的相對延時,避免出現(xiàn)時序問題。特別是像大型的LED屏,一個屏的大小就能達到上百平方,其刷新速率是非常高的,輸入信號的頻率達到幾百兆赫茲甚至上千兆赫茲,而且信號的時序要求非常高,如果走線不等長
    發(fā)表于 03-09 09:54

    PCB設計中繞等長線的方法和技巧

    等長走線的目的就是為了盡可能的減少所有相關信號在 PCB 上的傳輸延遲的差異。至于 USB/SATA/PCIE 等串行信號,并沒有上述并行總線的時鐘概念,其時鐘是隱含在串行數(shù)據中的。數(shù)據發(fā)送方將時鐘
    發(fā)表于 04-26 15:27 ?1.2w次閱讀
    <b class='flag-5'>PCB</b>設計中繞<b class='flag-5'>等長</b>線的方法和技巧

    PCB設計做等長走線的目的是什么

    ,信號傳輸延遲對時序的影響的比重越來越大,為了保證在數(shù)據采樣點(時鐘的上升沿或者下降沿)能正確采集所有信號的值,就必須對信號傳輸?shù)难舆t進行控制。等長走線的目的就是為了盡可能的減少所有相關信號在PCB上的傳輸延遲的差異。 高速信號
    的頭像 發(fā)表于 10-24 09:29 ?1.1w次閱讀

    PCB技術:如何解決蛇形等長直角銳角

    如圖所示很多用戶在進行等長的時候回出現(xiàn)直角或者銳角的等長走線。 那么怎么解決呢: 1)在直接快捷鍵TR進行蛇形等長的時候,可以按字母鍵盤上方的數(shù)字1 或者2來調整
    的頭像 發(fā)表于 10-18 09:36 ?4279次閱讀
    <b class='flag-5'>PCB</b>技術:如何解決蛇形<b class='flag-5'>等長</b>直角銳角

    PCB設計工程師淺談繞等長的概念

    1.關于等長 第一次聽到“繞等長工程師”這個稱號的時候,我和我的小伙伴們都驚呆了。每次在研討會提起這個名詞,很多人也都是會心一笑。 不知道從什么時候起,繞等長成了一種時尚,也成了PCB
    的頭像 發(fā)表于 01-20 12:11 ?6952次閱讀
    <b class='flag-5'>PCB</b>設計工程師淺談繞<b class='flag-5'>等長</b>的概念

    PCB設計中如何實現(xiàn)等長走線

    頻率的提高,信號傳輸延遲對時序的影響的比重越來越大,為了保證在數(shù)據采樣點(時鐘的上升沿或者下降沿)能正確采集所有信號的值,就必須對信號傳輸?shù)难舆t進行控制。等長走線的目的就是為了盡可能的減少所有相關信號在 PCB 上的傳輸延遲的差異
    的頭像 發(fā)表于 11-22 11:54 ?2.1w次閱讀

    PCB設計中常見的走線等長要求

    PCB設計中常見的走線等長要求
    的頭像 發(fā)表于 11-24 14:25 ?6783次閱讀
    <b class='flag-5'>PCB</b>設計中常見的走線<b class='flag-5'>等長</b>要求

    AD設計DDR3時等長設計技巧

    ? ? ? 本文講述了使用Altium designer設計SOC和DDR等高速PCB時候,如何設計信號線等長。DDR信號線分成兩大部分。一是數(shù)據線部分,二是地址線、控制信號線部分。本文著重詳細
    發(fā)表于 07-28 16:33 ?5次下載