91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于FPGA的軟件工具電源優(yōu)化設(shè)計方案

454398 ? 來源:powerelectronicsnews ? 作者:powerelectronicsnews ? 2021-03-19 11:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

自1985年賽靈思開發(fā)出第一個商業(yè)上可行的FPGA以來,F(xiàn)PGA領(lǐng)域的價值已增長至數(shù)十億美元。賽靈思本身的年收入超過30億美元,在汽車,5G,基礎(chǔ)設(shè)施和數(shù)據(jù)中心市場中占有重要地位。如今,它已經(jīng)成為FPGA領(lǐng)域最大的公司,領(lǐng)先于英特爾(通過收購Xilinx的最大長期競爭對手Altera)。

Xilinx FPGA提供了性能和靈活性的結(jié)合以及低功耗。它的頂級器件之一Virtex UltraScale +提供了在14nm / 16nm工藝節(jié)點中制造的高端信號處理和I / O帶寬,使其成為業(yè)界功能最強大的FPGA系列。

設(shè)計FPGA的電源系統(tǒng)

對于設(shè)計工程師來說,F(xiàn)PGA不僅可以提供性能和靈活性還不夠,而且還必須易于使用它們進行設(shè)計,以使上市時間盡可能短。如果您的產(chǎn)品遲到了,那么產(chǎn)品的好壞通常無關(guān)緊要。

通過與工程師交談,我們知道功率級設(shè)計分析是可能會減慢使用FPGA的主要問題之一。許多設(shè)計工程師發(fā)現(xiàn),可用軟件的功能可能會有所幫助,尤其是不正確的負(fù)載模擬可能會成為問題。

為了成功進行設(shè)計,您需要在過程的早期確定FPGA的電源規(guī)格,這甚至可能在FPGA內(nèi)部邏輯設(shè)計之前就已經(jīng)確定。FPGA的靈活性可能意味著在設(shè)計周期的后期做出的決定會嚴(yán)重影響電源要求。

因此,在此早期階段,您需要準(zhǔn)確的最壞情況功率分析,以便可以適當(dāng)?shù)卦O(shè)計系統(tǒng)的功率部分。如果電源系統(tǒng)設(shè)計欠佳,則可能意味著FPGA工作超出規(guī)范,可能會降低其性能甚至影響可靠性。相反,過度設(shè)計的動力系統(tǒng)可以額外的大小,重量和復(fù)雜性,以您的解決方案添加-這一切都增加了不必要的成本。

對于復(fù)雜的FPGA,要考慮這些功耗問題并不是很簡單的,因為它們要考慮多個不同的電源軌。為了提供幫助,Xilinx提供了Xilinx功耗估算器(XPE),這是一種基于電子表格的免費工具,可以估算功耗。設(shè)計人員可以指定他們希望使用的FPGA以及其他參數(shù),例如預(yù)期的環(huán)境溫度和散熱片供應(yīng)。

XPE提供了詳細(xì)的功率和熱分析,但仍需要設(shè)計人員獲得更多幫助。假設(shè)XPE提供的數(shù)據(jù)可以在電源設(shè)計工具中使用。在這種情況下,優(yōu)化工具可以幫助選擇正確的組件并運行“假設(shè)情況”方案以輕松查看不同的選項。

使用軟件工具優(yōu)化電源設(shè)計

這種軟件工具的一個示例是Flex Power Designer(FPD)。該免費工具概述了完整的電源系統(tǒng)設(shè)計,并具有用于復(fù)雜的功率級分析,環(huán)路優(yōu)化和熱建模的內(nèi)置仿真,還包括其他功能,例如易于排序和相位擴展。除了推薦Flex Power Modules的最佳組件外,它還使設(shè)計人員可以包括其他供應(yīng)商的電源設(shè)備,從而可以對整個電源解決方案進行建模。

為了優(yōu)化基于Xilinx FPGA的設(shè)計,該軟件的最新4.0版本現(xiàn)在支持導(dǎo)入從Xilinx XPE工具導(dǎo)出的文件。最初,此功能支持Virtex Ultrascale +器件,并且隨著時間的推移,支持的系列列表將不斷增加。

通過直接導(dǎo)入XPE文件,產(chǎn)品設(shè)計人員現(xiàn)在可以利用有關(guān)Xilinx FPGA特定要求的準(zhǔn)確得多的信息來模擬其電源系統(tǒng)。FPD軟件會自動檢測潛在問題,例如瞬態(tài)電源需求,并建議合適的電源組件。

對于每條導(dǎo)軌,您都可以在FPD內(nèi)優(yōu)化設(shè)計,以最大程度地提高系統(tǒng)效率或最小化功耗和電流開銷,這通常是成本最低的解決方案。在這兩個極端之間拖動屏幕上的滑塊很簡單,F(xiàn)PD會生成一個模擬,顯示預(yù)測的效率,系統(tǒng)設(shè)計和所需的組件。中間總線電壓可以設(shè)置為用戶指定的參數(shù),也可以允許FPD推薦最佳值。

您還可以研究和模擬FPD中的許多其他選項,例如PCB電阻對電壓降的影響。除XPE支持外,最新的4.0版本還包括一項新的系統(tǒng)優(yōu)化功能,可根據(jù)配置的負(fù)載查找產(chǎn)品并優(yōu)化總線電壓,并改進了負(fù)載瞬態(tài)仿真,并支持Flex的PMU(DC / DC點)。負(fù)載轉(zhuǎn)換器

總體而言,與FPD之類的軟件工具一起使用可使設(shè)計人員優(yōu)化其電源設(shè)計,以提高效率和成本。通過支持XPE文件,現(xiàn)在可以為包含Xilinx FPGA的設(shè)計獲得最準(zhǔn)確,最可靠的仿真。這樣可以節(jié)省時間,降低錯誤風(fēng)險,最大程度地降低組件成本,并確保最終產(chǎn)品具有合適的電源系統(tǒng)-意味著可以充分利用FPGA的性能和靈活性。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22423

    瀏覽量

    636679
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4407

    文章

    23886

    瀏覽量

    424523
  • 電源設(shè)計
    +關(guān)注

    關(guān)注

    31

    文章

    1883

    瀏覽量

    69710
  • 賽靈思
    +關(guān)注

    關(guān)注

    33

    文章

    1798

    瀏覽量

    133457
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2201

    瀏覽量

    131207
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    淺談低功耗晶振的設(shè)計方案

    電源受限的電路應(yīng)用中,為延長電池壽命或降低系統(tǒng)整體功耗,晶振通常需要具備低功耗特性。今天,凱擎小妹來和大家聊聊低功耗晶振的設(shè)計方案。
    的頭像 發(fā)表于 02-11 11:34 ?383次閱讀
    淺談低功耗晶振的<b class='flag-5'>設(shè)計方案</b>

    智多晶重磅發(fā)布HQPEP功耗評估工具

    FPGA功耗受工藝、電壓、溫度、資源占用等多重因素影響,傳統(tǒng)評估依賴后期板級實測,易引發(fā)電源重構(gòu)、散熱返工等風(fēng)險。為此,智多晶重磅發(fā)布HQPEP(HqFpga Power Estimation Platform)功耗評估
    的頭像 發(fā)表于 01-23 16:01 ?1112次閱讀
    智多晶重磅發(fā)布HQPEP功耗評估<b class='flag-5'>工具</b>

    數(shù)字IC/FPGA設(shè)計中的時序優(yōu)化方法

    在數(shù)字IC/FPGA設(shè)計的過程中,對PPA的優(yōu)化是無處不在的,也是芯片設(shè)計工程師的使命所在。此節(jié)主要將介紹performance性能的優(yōu)化,如何對時序路徑進行優(yōu)化,提高工作時鐘頻率。
    的頭像 發(fā)表于 12-09 10:33 ?3300次閱讀
    數(shù)字IC/<b class='flag-5'>FPGA</b>設(shè)計中的時序<b class='flag-5'>優(yōu)化</b>方法

    智多晶EDA工具HqFpga軟件的主要重大進展

    智多晶EDA工具HqFpga(簡稱HQ),是自主研發(fā)的一款系統(tǒng)級的設(shè)計套件,集成了Hqui主界面、工程界面、以及內(nèi)嵌的HqInsight調(diào)試工具、IP Creator IP生成工具、布
    的頭像 發(fā)表于 11-08 10:15 ?3762次閱讀
    智多晶EDA<b class='flag-5'>工具</b>Hq<b class='flag-5'>Fpga</b><b class='flag-5'>軟件</b>的主要重大進展

    SEGGER推出Flasher BitStreamer軟件工具

    SEGGER推出了Flasher BitStreamer軟件工具,新的軟件解決方案擴展了業(yè)界領(lǐng)先的Flasher系列工具的編程能力。
    的頭像 發(fā)表于 11-05 09:09 ?505次閱讀

    京微齊力新版福晞軟件工具全面優(yōu)化FPGA設(shè)計環(huán)境

    FPGA 設(shè)計開發(fā)過程中,軟件是工程師必不可少的工具,好的軟件開發(fā)環(huán)境可以簡化設(shè)計者的設(shè)計流程,縮短開發(fā)時間,提升整體設(shè)計效率。
    的頭像 發(fā)表于 10-23 17:48 ?4945次閱讀
    京微齊力新版福晞<b class='flag-5'>軟件</b><b class='flag-5'>工具</b>全面<b class='flag-5'>優(yōu)化</b><b class='flag-5'>FPGA</b>設(shè)計環(huán)境

    電磁頻譜監(jiān)測平臺系統(tǒng)設(shè)計方案

    電磁頻譜監(jiān)測平臺系統(tǒng)設(shè)計方案
    的頭像 發(fā)表于 10-23 16:03 ?612次閱讀
    電磁頻譜監(jiān)測平臺系統(tǒng)<b class='flag-5'>設(shè)計方案</b>

    電磁頻譜管理系統(tǒng)設(shè)計方案

    電磁頻譜管理系統(tǒng)設(shè)計方案
    的頭像 發(fā)表于 10-20 14:02 ?859次閱讀
    電磁頻譜管理系統(tǒng)<b class='flag-5'>設(shè)計方案</b>

    Analog Devices發(fā)布ADI Power Studio?和網(wǎng)頁端新工具 簡化電源管理設(shè)計和優(yōu)化

    ADI Power Studio將多種ADI工具整合成一個完整的產(chǎn)品系列,助力簡化電源管理設(shè)計和優(yōu)化工作。 ADI Power Studio Planner工具有助于增強系統(tǒng)級
    的頭像 發(fā)表于 10-15 11:08 ?4.3w次閱讀

    嵌入式軟件測試與專業(yè)測試工具的必要性深度解析

    故障,最終召回成本高達數(shù)百萬歐元。主流測試工具與技術(shù)方案嵌入式軟件測試工具市場提供了多樣化的解決方案,滿足不同測試需求:功能測試
    發(fā)表于 09-28 17:42

    電磁頻譜監(jiān)測系統(tǒng)軟件設(shè)計方案

    電磁頻譜監(jiān)測系統(tǒng)平臺設(shè)計方案
    的頭像 發(fā)表于 09-28 16:03 ?378次閱讀
    電磁頻譜監(jiān)測系統(tǒng)<b class='flag-5'>軟件設(shè)計方案</b>

    電磁頻譜監(jiān)測系統(tǒng)設(shè)計方案

    電磁頻譜監(jiān)測系統(tǒng)平臺設(shè)計方案
    的頭像 發(fā)表于 09-28 15:58 ?818次閱讀
    電磁頻譜監(jiān)測系統(tǒng)<b class='flag-5'>設(shè)計方案</b>

    電源控制器MCU硬件在環(huán)(HIL)測試方案

    。 方案基于 CPU+FPGA 架構(gòu),可實現(xiàn)納秒級實時仿真,特別適合電源拓?fù)涞木_模擬。其圖形化建模界面和無需編譯的特性大幅降低了技術(shù)門檻,使工程師能夠快速搭建各類電源系統(tǒng)模型并開展
    發(fā)表于 08-20 18:31

    高集成度超低噪聲電源設(shè)計方案

    在射頻(RF)技術(shù)、計量學(xué)等諸多領(lǐng)域的應(yīng)用場景中,都需要極低噪聲的電源電壓。本文將闡釋并對比傳統(tǒng)設(shè)計方法與一種創(chuàng)新的高集成度設(shè)計方案,致力于為敏感的負(fù)載提供超低噪聲電源。新技術(shù)不僅帶來了更緊湊的設(shè)計,使用起來也更加便捷。
    的頭像 發(fā)表于 07-16 09:33 ?1039次閱讀
    高集成度超低噪聲<b class='flag-5'>電源</b><b class='flag-5'>設(shè)計方案</b>

    通過什么方法能獲得關(guān)于Ethercat方面的設(shè)計方案和設(shè)計資料

    您好通過什么方法能獲得關(guān)于Ethercat方面的設(shè)計方案和設(shè)計資料,我們主要關(guān)于主站,從站IO和運動控制方面的資料,謝謝??!
    發(fā)表于 05-28 10:07