91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何不建Vivado工程,也能看Device視圖呢

FPGA技術(shù)驛站 ? 來源:Lauren的FPGA ? 作者:Lauren的FPGA ? 2020-11-13 18:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA設(shè)計(jì)與開發(fā)中,Device視圖和Package視圖發(fā)揮著重要的作用。在Device視圖下:

可以查看FPGA芯片可用資源

例如:LUT、FF、BRAM、DSP、URAM等的個(gè)數(shù);

可以查看關(guān)鍵資源的分布情況

例如:PCIE的位置,高速收發(fā)器的位置,因?yàn)檫@些位置直接影響到PCB設(shè)計(jì)以及FPGA內(nèi)部的數(shù)據(jù)流。

可用查看MMCM等時(shí)鐘資源的位置

時(shí)鐘的拓?fù)浣Y(jié)構(gòu)的質(zhì)量直接影響到設(shè)計(jì)后期的時(shí)序收斂,在多die芯片中,這一點(diǎn)尤為重要。例如:某個(gè)芯片是3個(gè)die,設(shè)計(jì)中的一個(gè)時(shí)鐘要給這3個(gè)die使用,那么最好將該時(shí)鐘分配在中間那個(gè)die上,這樣跨die次數(shù)最小,比較時(shí)鐘跨die會(huì)增加Clock Skew。

那么如何打開Device視圖呢?一種可行的方法是創(chuàng)建Vivado I/O工程,但這仍然顯得繁瑣。這里我們介紹一種更為直接的方法,就是使用Tcl命令link_design。打開Vivado,在Tcl Console中直接輸入如下圖所示命令:

link_design -part xcvu7p-flva2104-1-e

此時(shí),該命令后只需跟隨一個(gè)選項(xiàng),即-part,-part用于指明具體的芯片型號(hào)。這樣就打開了Vivado,之后選擇Window,點(diǎn)擊Device即可打開Device視圖,點(diǎn)擊Package即可打開Package視圖。

責(zé)任編輯:xj

原文標(biāo)題:不建Vivado工程,也能看Device視圖

文章出處:【微信公眾號(hào):Lauren的FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22415

    瀏覽量

    636547
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    857

    瀏覽量

    71142

原文標(biāo)題:不建Vivado工程,也能看Device視圖

文章出處:【微信號(hào):Lauren_FPGA,微信公眾號(hào):FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Vivado中IP核被鎖定的解決辦法

    當(dāng)使用不同版本的Vivado打開工程時(shí),IP核被鎖定的情況較為常見。不同版本的Vivado對IP核的支持程度和處理方式有所不同。
    的頭像 發(fā)表于 02-25 14:00 ?205次閱讀
    <b class='flag-5'>Vivado</b>中IP核被鎖定的解決辦法

    使用Labview建立的TCP Custom Device加載到NI上面后,數(shù)據(jù)收發(fā)不了?

    建立的Custom Device的每個(gè)VI組件都能獨(dú)立運(yùn)行,其中RT Driver這個(gè)VI組件在使用數(shù)據(jù)抓包腳本測試的時(shí)候,在前面板及腳本的頁面都能看到數(shù)據(jù)的傳輸。 但是整個(gè)Custom Device加載到NI上之后,NI上的接
    發(fā)表于 02-09 17:30

    迅鐳激光攜手中國交共筑世界工程新高度

    近日,迅鐳激光成功中標(biāo)中交二航局科工(武漢)有限公司設(shè)備采購項(xiàng)目。該公司隸屬于世界500強(qiáng)企業(yè)一一中國交通建設(shè)股份有限公司(中國交),是中交第二航務(wù)工程局有限公司的全資子公司。
    的頭像 發(fā)表于 12-10 11:18 ?727次閱讀

    vivado連接Atry A7-35T死機(jī)怎么解決?

    前提條件: 1)開發(fā)板是Digilent的ARTY A7-35T開發(fā)版,也就是《手把手教你設(shè)計(jì)CPU-RISC-V處理器》中介紹的那塊板子 2)vivado安裝正常,可以啟動(dòng),跑make mcs
    發(fā)表于 11-07 06:05

    沒有開發(fā)板的情況,在Vivado上進(jìn)行蜂鳥E203的基礎(chǔ)內(nèi)核的drystone跑分

    工程 這里我們主要也是參考了論壇中的這篇文章來創(chuàng)建了一個(gè)Vivado工程,這樣我們一個(gè)可以方便閱讀內(nèi)核代碼,另一方面,這也是我們進(jìn)行仿真的第一步。 創(chuàng)建后整個(gè)內(nèi)核的架構(gòu)大概如下圖: 唯一有一點(diǎn)
    發(fā)表于 10-27 06:35

    沒有開發(fā)板的情況下,在Vivado上進(jìn)行蜂鳥E203的基礎(chǔ)內(nèi)核的drystone跑分

    工程 這里我們主要也是參考了論壇中的這篇文章來創(chuàng)建了一個(gè)Vivado工程,這樣我們一個(gè)可以方便閱讀內(nèi)核代碼,另一方面,這也是我們進(jìn)行仿真的第一步。 創(chuàng)建后整個(gè)內(nèi)核的架構(gòu)大概如下圖: 唯一有一點(diǎn)
    發(fā)表于 10-24 07:36

    vcs和vivado聯(lián)合仿真

    我們在做參賽課題的過程中發(fā)現(xiàn),上FPGA開發(fā)板跑系統(tǒng)時(shí),有時(shí)需要添加vivado的ip核。但是vivado仿真比較慢,vcs不能直接對添加了vivado ip核的soc系統(tǒng)進(jìn)行仿真。
    發(fā)表于 10-24 07:28

    Nucleistudio+Vivado協(xié)同仿真教程

    編譯完成后,我們會(huì)在工程目錄下發(fā)現(xiàn)生成了.verilog文件,此即為我們仿真需用到的文件,可以將改文件復(fù)制保存在tb目錄下 聯(lián)合仿真 在我們前面創(chuàng)建的Vivado工程中添加仿真文件
    發(fā)表于 10-23 06:22

    rtthread studio 基于芯片stm32f407新建工程,怎么使用spi外設(shè)以及配合cubemx進(jìn)行初始化?

    明明已經(jīng)把HAL-XXX-MSPinit函數(shù)復(fù)制到board.c中了,按照board.h里面弄了,但是就是spi引腳沒反應(yīng),使用list device 命令能看到spi和spibu
    發(fā)表于 09-28 10:19

    vivado仿真時(shí)GSR信號(hào)的影響

    利用vivado進(jìn)行設(shè)計(jì)xilinx FPGA時(shí),寫完設(shè)計(jì)代碼和仿真代碼后,點(diǎn)擊run simulation(啟動(dòng)modelsim進(jìn)行仿真)。
    的頭像 發(fā)表于 08-30 14:22 ?1388次閱讀
    <b class='flag-5'>vivado</b>仿真時(shí)GSR信號(hào)的影響

    不開礦能看成分?高光譜成像相機(jī)讓找礦更簡單-萊森光學(xué)

    不開礦能看成分?高光譜成像相機(jī)讓找礦更簡單-萊森光學(xué) 在傳統(tǒng)印象中,“找礦”是一項(xiàng)高投入、高風(fēng)險(xiǎn)的體力活。要想知道地下有沒有礦,常常需要地質(zhì)人員翻山越嶺、勘測打孔、取樣送檢,一通操作下來不僅周期長
    的頭像 發(fā)表于 08-06 14:08 ?852次閱讀

    Vivado無法選中開發(fā)板的常見原因及解決方法

    對應(yīng)的器件信息和約束文件(XDC),大大簡化工程初始化流程。然而,在某些情況下,我們可能會(huì)發(fā)現(xiàn) Vivado 的界面中無法選中目標(biāo)開發(fā)板,導(dǎo)致只能手動(dòng)選擇器件。那么,遇到這種情況該如何處理?
    的頭像 發(fā)表于 07-15 10:19 ?1715次閱讀
    <b class='flag-5'>Vivado</b>無法選中開發(fā)板的常見原因及解決方法

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結(jié)果(以 Vivado 2024.2 為例)。
    的頭像 發(fā)表于 05-19 14:22 ?1306次閱讀
    如何使用One Spin檢查AMD <b class='flag-5'>Vivado</b> Design Suite Synth的結(jié)果

    Vivado 2018.3軟件的使用教程

    大家好,歡迎來到至芯科技FPGA煉獄營地,準(zhǔn)備開啟我們的偉大征程!正所謂“兵馬未動(dòng),糧草先行”,戰(zhàn)前的準(zhǔn)備自是必不可少,在FPGA的漫漫沙場,我們何以入場,何以取勝?在這里我們?yōu)楦魑粦?zhàn)友準(zhǔn)備了vivado 2018.3的使用教程。
    的頭像 發(fā)表于 04-30 14:14 ?3379次閱讀
    <b class='flag-5'>Vivado</b> 2018.3軟件的使用教程

    一文詳解Vivado時(shí)序約束

    Vivado的時(shí)序約束是保存在xdc文件中,添加或創(chuàng)建設(shè)計(jì)的工程源文件后,需要?jiǎng)?chuàng)建xdc文件設(shè)置時(shí)序約束。時(shí)序約束文件可以直接創(chuàng)建或添加已存在的約束文件,創(chuàng)建約束文件有兩種方式:Constraints Wizard和Edit Timing Constraints,在綜合后
    的頭像 發(fā)表于 03-24 09:44 ?4854次閱讀
    一文詳解<b class='flag-5'>Vivado</b>時(shí)序約束