Vivado提供了一種以IP為核心的設(shè)計理念,以增強設(shè)計復(fù)用率并縮短開發(fā)周期,同時,面向嵌入式設(shè)計,例如基于SoC系列芯片或者使用MicroBlaze的設(shè)計,相比于ISE,Vivado提供了更為友好的支持,這里就不得不提到IP集成器(IPI,IP Integrator)。 顧名思義,IP集成器要求設(shè)計輸入必須是IP,但目前也支持將RTL模塊直接添加到IPI中。在嵌入式設(shè)計中一定會使用到IPI,最終生成的文件為.bd文件(Block Design),如下圖所示。
打開一個Block Design,就像打開一個空白畫布一樣,根據(jù)需要添加相應(yīng)的IP:在“畫布”的空白處點擊鼠標右鍵,選擇AddIP或者直接點擊快捷欄中的“+”(如下圖所示)。在彈出的對話框中輸入IP名稱,選中IP名稱雙擊或直接拖拽到“畫布”中。
責任編輯:lq
-
模塊
+關(guān)注
關(guān)注
7文章
2837瀏覽量
53300 -
嵌入式
+關(guān)注
關(guān)注
5199文章
20454瀏覽量
334270 -
集成器
+關(guān)注
關(guān)注
1文章
7瀏覽量
2301
原文標題:在嵌入式設(shè)計中使用ILA
文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
SmartDV首次以“全棧IP解決方案提供商”身份亮相Embedded World 2026
利用vivado實現(xiàn)對e200_opensource 蜂鳥E203一代的仿真
win10環(huán)境下使用vivado生成.bit與.mcs文件
vcs和vivado聯(lián)合仿真
Vivado浮點數(shù)IP核的一些設(shè)置注意點
如何在Vivado上仿真蜂鳥SOC,仿真NucleiStudio編譯好的程序
正點原子FPGA達芬奇PRO核心板無法連接vivado,求救?。?!
智多晶VBO_TX IP產(chǎn)品核心亮點
AMD Vivado Design Suite 2025.1現(xiàn)已推出
FPGA調(diào)試方式之VIO/ILA的使用
如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果
Vivado提供了一種以IP為核心的設(shè)計理念
評論