91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電路抗干擾設(shè)計(jì)原則匯總

電子電路 ? 來(lái)源:電子電路 ? 作者:電子電路 ? 2020-12-09 11:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

抗干擾設(shè)計(jì)的基本任務(wù)是系統(tǒng)或裝置既不因外界電磁干擾影響而誤動(dòng)作或喪失功能,也不向外界發(fā)送過(guò)大的噪聲干擾,以免影響其他系統(tǒng)或裝置正常工作。因此提高系統(tǒng)的抗干擾能力也是該系統(tǒng)設(shè)計(jì)的一個(gè)重要環(huán)節(jié)。

電路抗干擾設(shè)計(jì)原則匯總:

1、電源線的設(shè)計(jì)

(1) 選擇合適的電源; (2) 盡量加寬電源線; (3) 保證電源線、底線走向和數(shù)據(jù)傳輸方向一致; (4) 使用抗干擾元器件; (5) 電源入口添加去耦電容(10~100uf)。

2、地線的設(shè)計(jì)

(1) 模擬地和數(shù)字地分開; (2) 盡量采用單點(diǎn)接地; (3) 盡量加寬地線; (4) 將敏感電路連接到穩(wěn)定的接地參考源; (5) 對(duì)pcb板進(jìn)行分區(qū)設(shè)計(jì),把高帶寬的噪聲電路與低頻電路分開; (6) 盡量減少接地環(huán)路(所有器件接地后回電源地形成的通路叫“地線環(huán)路”)的面積。

3、元器件的配置

(1) 不要有過(guò)長(zhǎng)的平行信號(hào)線; (2) 保證pcb的時(shí)鐘發(fā)生器、晶振和cpu時(shí)鐘輸入端盡量靠近,同時(shí)遠(yuǎn)離其他低頻器件; (3) 元器件應(yīng)圍繞核心器件進(jìn)行配置,盡量減少引線長(zhǎng)度; (4) 對(duì)pcb板進(jìn)行分區(qū)布局; (5) 考慮pcb板在機(jī)箱中的位置和方向; (6) 縮短高頻元器件之間的引線。

4、去耦電容的配置

(1) 每10個(gè)集成電路要增加一片充放電電容(10uf); (2) 引線式電容用于低頻,貼片式電容用于高頻; (3) 每個(gè)集成芯片要布置一個(gè)0.1uf的陶瓷電容; (4) 對(duì)抗噪聲能力弱,關(guān)斷時(shí)電源變化大的器件要加高頻去耦電容; (5) 電容之間不要共用過(guò)孔; (6) 去耦電容引線不能太長(zhǎng)。

5、降低噪聲和電磁干擾原則

(1) 盡量采用45°折線而不是90°折線(盡量減少高頻信號(hào)對(duì)外的發(fā)射與耦合); (2) 用串聯(lián)電阻的方法來(lái)降低電路信號(hào)邊沿的跳變速率; (3) 石英晶振外殼要接地; (4) 閑置不用的們電路不要懸空; (5) 時(shí)鐘垂直于IO線時(shí)干擾??; (6) 盡量讓時(shí)鐘周圍電動(dòng)勢(shì)趨于零; (7) IO驅(qū)動(dòng)電路盡量靠近pcb的邊緣; (8) 任何信號(hào)不要形成回路; (9) 對(duì)高頻板,電容的分布電感不能忽略,電感的分布電容也不能忽略; (10) 通常功率線、交流線盡量在和信號(hào)線不同的板子上。

6、其他設(shè)計(jì)原則

(1)CMOS的未使用引腳要通過(guò)電阻接地或電源; (2)用RC電路來(lái)吸收繼電器等原件的放電電流; (3)總線上加10k左右上拉電阻有助于抗干擾; (4)采用全譯碼有更好的抗干擾性; (5)元器件不用引腳通過(guò)10k電阻接電源; (6)總線盡量短,盡量保持一樣長(zhǎng)度; (7)兩層之間的布線盡量垂直; (8)發(fā)熱元器件避開敏感元件; (9)正面橫向走線,反面縱向走線,只要空間允許,走線越粗越好(僅限地線和電源線); (10)要有良好的地層線,應(yīng)當(dāng)盡量從正面走線,反面用作地層線; (11)保持足夠的距離,如濾波器的輸入輸出、光耦的輸入輸出、交流電源線和弱信號(hào)線等; (12)長(zhǎng)線加低通濾波器。走線盡量短截,不得已走的長(zhǎng)線應(yīng)當(dāng)在合理的位置插入C、RC、或LC低通濾波器; (13)除了地線,能用細(xì)線的不要用粗線。

7、布線寬度和電流

(1)一般寬度不宜小于0.2.mm(8mil); (2)在高密度高精度的pcb上,間距和線寬一般0.3mm(12mil); (3)當(dāng)銅箔的厚度在50um左右時(shí),導(dǎo)線寬度1~1.5mm(60mil) = 2A; (4)公共地一般80mil,對(duì)于有微處理器的應(yīng)用更要注意。

8、電源線

電源線盡量短,走直線,最好走樹形,不要走環(huán)形。

9、布局

首先,要考慮PCB尺寸大小。PCB尺寸過(guò)大時(shí),印制線條長(zhǎng),阻抗增加,抗噪聲能力下降,成本也增加;過(guò)小,則散熱不好,且鄰近線條易受干擾。 在確定PCB尺寸后.再確定特殊元件的位置。最后,根據(jù)電路的功能單元,對(duì)電路的全部元器件進(jìn)行布局。
在確定特殊元件的位置時(shí)要遵守以下原則: (1)盡可能縮短高頻元器件之間的連線,設(shè)法減少它們的分布參數(shù)和相互間的電磁干擾。易受干擾的元器件不能相互挨得太近,輸入和輸出元件應(yīng)盡量遠(yuǎn)離。
(2)某些元器件或?qū)Ь€之間可能有較高的電位差,應(yīng)加大它們之間的距離,以免放電引出意外短路。帶高電壓的元器件應(yīng)盡量布置在調(diào)試時(shí)手不易觸及的地方。

(3)重量超過(guò)15g的元器件、應(yīng)當(dāng)用支架加以固定,然后焊接。那些又大又重、發(fā)熱量多的元器件,不宜裝在印制板上,而應(yīng)裝在整機(jī)的機(jī)箱底板上,且應(yīng)考慮散熱問(wèn)題。熱敏元件應(yīng)遠(yuǎn)離發(fā)熱元件。
(4)對(duì)于電位器、可調(diào)電感線圈、可變電容器、微動(dòng)開關(guān)等可調(diào)元件的布局應(yīng)考慮整機(jī)的結(jié)構(gòu)要求。若是機(jī)內(nèi)調(diào)節(jié),應(yīng)放在印制板上方便于調(diào)節(jié)的地方;若是機(jī)外調(diào)節(jié),其位置要與調(diào)節(jié)旋鈕在機(jī)箱面板上的位置相適應(yīng)。 (5)應(yīng)留出印制扳定位孔及固定支架所占用的位置。
根據(jù)電路的功能單元對(duì)電路的全部元器件進(jìn)行布局時(shí),要符合以下原則:
(1)按照電路的流程安排各個(gè)功能電路單元的位置,使布局便于信號(hào)流通,并使信號(hào)盡可能保持一致的方向。
(2)以每個(gè)功能電路的核心元件為中心,圍繞它來(lái)進(jìn)行布局。元器件應(yīng)均勻、整齊、緊湊地排列在PCB上.盡量減少和縮短各元器件之間的引線和連接。
(3)在高頻下工作的電路,要考慮元器件之間的分布參數(shù)。一般電路應(yīng)盡可能使元器件平行排列。這樣,不但美觀.而且裝焊容易.易于批量生產(chǎn)。
(4)位于電路板邊緣的元器件,離電路板邊緣一般不小于2mm。電路板的最佳形狀為矩形。長(zhǎng)寬比為3:2成4:3。電路板面尺寸大于200x150mm時(shí).應(yīng)考慮電路板所受的機(jī)械強(qiáng)度。

10、布線

布線的原則如下: (1)輸入輸出端用的導(dǎo)線應(yīng)盡量避免相鄰平行。最好加線間地線,以免發(fā)生反饋藕合。

(2)印制攝導(dǎo)線的最小寬度主要由導(dǎo)線與絕緣基扳間的粘附強(qiáng)度和流過(guò)它們的電流值決定。當(dāng)銅箔厚度為0.05mm、寬度為 1 ~ 15mm 時(shí).通過(guò) 2A的電流,溫度不會(huì)高于3℃,因此.導(dǎo)線寬度為1.5mm可滿足要求。 對(duì)于集成電路,尤其是數(shù)字電路,通常選0.02~0.3mm導(dǎo)線寬度。當(dāng)然,只要允許,還是盡可能用寬線.尤其是電源線和地線。導(dǎo)線的最小間距主要由最壞情況下的線間絕緣電阻和擊穿電壓決定。對(duì)于集成電路,尤其是數(shù)字電路,只要工藝允許,可使間距小至5~8mm。
(3)印制導(dǎo)線拐彎處一般取圓弧形,而直角或夾角在高頻電路中會(huì)影響電氣性能。此外,盡量避免使用大面積銅箔,否則.長(zhǎng)時(shí)間受熱時(shí),易發(fā)生銅箔膨脹和脫落現(xiàn)象。必須用大面積銅箔時(shí),最好用柵格狀.這樣有利于排除銅箔與基板間粘合劑受熱產(chǎn)生的揮發(fā)性氣體。

11、焊盤

焊盤中心孔要比器件引線直徑稍大一些。焊盤太大易形成虛焊。焊盤外徑D一般不小于(d+1.2)mm,其中d為引線孔徑。對(duì)高密度的數(shù)字電路,焊盤最小直徑可取(d+1.0)mm。

12、PCB及電路抗干擾措施

印制電路板的抗干擾設(shè)計(jì)與具體電路有著密切的關(guān)系,這里僅就PCB抗干擾設(shè)計(jì)的幾項(xiàng)常用措施做一些說(shuō)明。

13、電源線設(shè)計(jì)

根據(jù)印制線路板電流的大小,盡量加租電源線寬度,減少環(huán)路電阻。同時(shí)、使電源線、地線的走向和數(shù)據(jù)傳遞的方向一致,這樣有助于增強(qiáng)抗噪聲能力。

14、地線設(shè)計(jì)

地線設(shè)計(jì)的原則是: (1)數(shù)字地與模擬地分開。若線路板上既有邏輯電路又有線性電路,應(yīng)使它們盡量分開。低頻電路的地應(yīng)盡量采用單點(diǎn)并聯(lián)接地,實(shí)際布線有困難時(shí)可部分串聯(lián)后再并聯(lián)接地。高頻電路宜采用多點(diǎn)串聯(lián)接地,地線應(yīng)短而租,高頻元件周圍盡量用柵格狀大面積地箔。
(2)接地線應(yīng)盡量加粗。若接地線用很紉的線條,則接地電位隨電流的變化而變化,使抗噪性能降低。因此應(yīng)將接地線加粗,使它能通過(guò)三倍于印制板上的允許電流。如有可能,接地線應(yīng)在2~3mm以上。
(3)接地線構(gòu)成閉環(huán)路。只由數(shù)字電路組成的印制板,其接地電路布成團(tuán)環(huán)路大多能提高抗噪聲能力。

15、退藕電容配置

PCB設(shè)計(jì)的常規(guī)做法之一是在印制板的各個(gè)關(guān)鍵部位配置適當(dāng)?shù)耐伺弘娙荨? 退藕電容的一般配置原則是:
(1)電源輸入端跨接10~100uf的電解電容器。如有可能,接100uF以上的更好。 (2)原則上每個(gè)集成電路芯片都應(yīng)布置一個(gè)0.01pF的瓷片電容,如遇印制板空隙不夠,可每4~8個(gè)芯片布置一個(gè)1 ~ 10pF的但電容。 (3)對(duì)于抗噪能力弱、關(guān)斷時(shí)電源變化大的器件,如 RAMROM存儲(chǔ)器件,應(yīng)在芯片的電源線和地線之間直接接入退藕電容。 (4)電容引線不能太長(zhǎng),尤其是高頻旁路電容不能有引線。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6076

    瀏覽量

    178418
  • 元器件
    +關(guān)注

    關(guān)注

    113

    文章

    5004

    瀏覽量

    99678
  • 抗干擾
    +關(guān)注

    關(guān)注

    5

    文章

    341

    瀏覽量

    35813

原文標(biāo)題:怎樣進(jìn)行電路板的抗干擾設(shè)計(jì)?

文章出處:【微信號(hào):dianzidianlu,微信公眾號(hào):電子電路】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速外部無(wú)源晶振(HEXT)抗干擾設(shè)計(jì)

    本帖最后由 jf_77210199 于 2026-1-19 09:50 編輯 高速外部無(wú)源晶振(HEXT)抗干擾設(shè)計(jì) 描述如何提高芯片使用外部無(wú)源晶體振蕩電路的穩(wěn)定性和抗干擾能力,特別
    發(fā)表于 01-16 14:03

    CW32系列MCU是如何達(dá)到這么高的抗干擾能力呢

    為了實(shí)現(xiàn)高的抗干擾性能,與事后補(bǔ)救或者保護(hù)的方式相比,主動(dòng)防御明顯更有優(yōu)勢(shì),也就是讓MCU不那么容易被外部干擾改變到內(nèi)部記憶。 首先,針對(duì)輻射騷擾能量的特性,盡量減少騷擾能量的引入,也就是說(shuō)電路
    發(fā)表于 01-14 08:00

    單片機(jī)抗干擾技術(shù)的常用方法

    主要有以下手段。 2.1 抑制干擾源 抑制干擾源就是盡可能的減小干擾源的du/dt, di/dt。這是抗干擾設(shè)計(jì)中最優(yōu)先考慮和最重要的原則
    發(fā)表于 01-14 06:17

    電子發(fā)燒友必看!電子水尺抗干擾電路設(shè)計(jì)的3個(gè)核心技巧

    電子水尺在隧道、河道等復(fù)雜場(chǎng)景中,常面臨工業(yè)電磁輻射、線纜耦合噪聲、電源紋波等多重干擾,這些干擾會(huì)導(dǎo)致電極感應(yīng)信號(hào)失真,出現(xiàn)“假水位”或數(shù)據(jù)跳變。對(duì)于追求精準(zhǔn)的電子發(fā)燒友而言,抗干擾電路
    的頭像 發(fā)表于 12-12 15:41 ?344次閱讀

    單片機(jī)硬件設(shè)計(jì)原則,抗干擾常用方法

    產(chǎn)生噪聲的器件、小電流電路、大電流電路開關(guān)電路等,應(yīng)盡量使其遠(yuǎn)離單片機(jī)的邏輯控制電路和存儲(chǔ)電路(ROM、RAM),如果可能的話,可以將這些
    發(fā)表于 12-09 06:30

    提高單片機(jī)抗干擾能力的十個(gè)細(xì)節(jié)

    。因此,在進(jìn)行PCB 設(shè)計(jì)時(shí),必須遵守PCB 設(shè)計(jì)的一般原則,并應(yīng)符合抗干擾設(shè)計(jì)的要求。下面著重說(shuō)明兩點(diǎn): 1、關(guān)鍵器件放置在器件布置方面與其它邏輯電路一樣,應(yīng)把相互有關(guān)的器件盡量放得靠近些,這樣
    發(fā)表于 11-25 06:12

    為了減少電磁干擾,裝置在硬件設(shè)計(jì)時(shí)應(yīng)該遵循哪些原則

    流程,具體原則如下: 一、元器件選型:優(yōu)先選用抗干擾性能優(yōu)異的器件 元器件是硬件抗干擾的 “第一道防線”,需從干擾敏感性、噪聲抑制能力、穩(wěn)定性等維度篩選,從源頭降低
    的頭像 發(fā)表于 09-19 15:41 ?897次閱讀

    電壓擊穿試驗(yàn)儀中微電流檢測(cè)電路抗干擾設(shè)計(jì)與精度保證

    在電壓擊穿試驗(yàn)儀中,微電流檢測(cè)電路直接決定試驗(yàn)數(shù)據(jù)可靠性,但微弱信號(hào)易受干擾。構(gòu)建抗干擾體系、保障檢測(cè)精度,是優(yōu)化試驗(yàn)儀性能的關(guān)鍵。 一、微電流檢測(cè)電路
    的頭像 發(fā)表于 09-03 11:07 ?619次閱讀
    電壓擊穿試驗(yàn)儀中微電流檢測(cè)<b class='flag-5'>電路</b>的<b class='flag-5'>抗干擾</b>設(shè)計(jì)與精度保證

    耐電痕化指數(shù)測(cè)定儀的抗干擾設(shè)計(jì)與噪聲抑制

    耐電痕化指數(shù)測(cè)定儀的抗干擾設(shè)計(jì)與噪聲抑制,是保障其測(cè)試精度的關(guān)鍵環(huán)節(jié),能有效減少外界因素對(duì)測(cè)試過(guò)程的干擾,確保結(jié)果的可靠性。? 在抗干擾設(shè)計(jì)方面,儀器的整體結(jié)構(gòu)布局需經(jīng)過(guò)精心規(guī)劃。將容易產(chǎn)生
    的頭像 發(fā)表于 08-12 09:05 ?468次閱讀
    耐電痕化指數(shù)測(cè)定儀的<b class='flag-5'>抗干擾</b>設(shè)計(jì)與噪聲抑制

    干貨|抗干擾天線的性能怎么測(cè)試?

    前幾個(gè)章節(jié)我們介紹了衛(wèi)星導(dǎo)航抗干擾天線的選型、抗干擾天線能不能同時(shí)做RTK差分的內(nèi)容。抗干擾天線選型指南,如何選擇滿足自己需求的抗干擾天線為什么自適應(yīng)調(diào)零
    的頭像 發(fā)表于 05-14 11:23 ?2598次閱讀
    干貨|<b class='flag-5'>抗干擾</b>天線的性能怎么測(cè)試?

    兩個(gè)EMC抗干擾的經(jīng)典案例

    一前言從輻射角度總結(jié)來(lái)說(shuō),形成天線效應(yīng)的可能有三種情況;從輻射抗干擾角度來(lái)說(shuō),單極子天線和環(huán)形天線需要重點(diǎn)尋找及關(guān)注,定向的找到這些等效天線或許就能解決問(wèn)題。下面以兩篇案例介紹。二手持抗干擾測(cè)試在手
    的頭像 發(fā)表于 04-22 11:33 ?1374次閱讀
    兩個(gè)EMC<b class='flag-5'>抗干擾</b>的經(jīng)典案例

    芯片抗干擾能力概述

    一、抗干擾能力定義 ? ? ? 芯片的抗干擾能力指其在電磁干擾、電源波動(dòng)、信號(hào)噪聲等復(fù)雜環(huán)境中保持穩(wěn)定運(yùn)行的能力,確保數(shù)據(jù)準(zhǔn)確傳輸與功能正常執(zhí)行?。該能力是衡量芯片可靠性的核心指標(biāo),尤其在工業(yè)控制
    的頭像 發(fā)表于 04-12 11:35 ?2008次閱讀

    網(wǎng)線怎么抗干擾

    網(wǎng)線抗干擾是確保網(wǎng)絡(luò)信號(hào)穩(wěn)定傳輸?shù)年P(guān)鍵,尤其在電磁環(huán)境復(fù)雜的場(chǎng)景中。以下是提升網(wǎng)線抗干擾能力的具體方法: 一、選擇抗干擾能力強(qiáng)的網(wǎng)線類型 屏蔽網(wǎng)線(STP/SFTP) 鋁箔屏蔽(FTP):在每組
    的頭像 發(fā)表于 04-10 09:42 ?3820次閱讀
    網(wǎng)線怎么<b class='flag-5'>抗干擾</b>

    開關(guān)電源的抗干擾問(wèn)題

    任何事物構(gòu)成不能承受的電磁騷擾的能力。隨著電子產(chǎn)品越來(lái)越多地采用低功耗、高速度、高集成度的LSI電路而使得這些裝置比以往任何時(shí)候更容易受到電磁干擾的威脅。而與此同時(shí),大功率家電及辦公自動(dòng)化設(shè)備的增多
    發(fā)表于 04-07 15:59

    濾波電感在電源抗干擾中的應(yīng)用

    摘要:從磁性材料的角度指出了共模與差模抗干擾濾波器中電感材料的選擇原則。指出必須根據(jù)干擾信號(hào)的類型(共模 或差模)選取對(duì)應(yīng)的磁性材料,并按照所需抑制頻段研制該材料的磁性能,使之適合該抑制頻段需要
    發(fā)表于 03-20 16:10