91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

希捷公布基于RISC-V架構設計的兩款全新處理器

工程師鄧生 ? 來源:快科技 ? 作者:上方文Q ? 2020-12-09 15:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近兩年,開源開放的RISC-V指令集架構成為行業(yè)新寵,諸多科技巨頭紛紛研發(fā)自己的RISC-V架構處理器?,F在,硬盤巨頭希捷公布了基于RISC-V架構設計的兩款全新處理器,可加快數據中心和邊緣的實時分析。

事實上,雖然希捷的核心產品是硬盤,但是對于芯片設計經驗豐富,硬盤中的很多控制芯片都是希捷自己的,僅僅在過去一年,希捷就交付了近10億顆集成了RISC-V內核的芯片。

希捷新設計的兩款RISC-V處理器,其一支持開放標準的內核,旨在實現高性能,已在機械硬盤中完成了功能驗證,另一款則用于面積優(yōu)化,已完成設計,正在構建。

與當前解決方案相比,新的高性能內核可將實時的、關鍵的硬盤工作負載性能提升高達3倍,另外還支持高級伺服(移動控制)算法,用于控制磁頭在鄰近磁道之間的移動,可實現更精細的定位。

面積優(yōu)化型內核具備可靈活配置的微架構、功能集。經過優(yōu)化的內核既優(yōu)化了封裝面積,也降低了功耗,從而輔助或支持后臺工作負載。

它還可以執(zhí)行安全敏感型邊緣計算操作,包括新一代后量子加密。

兩款處理器都集成了RISC-V的安全特性,在邊緣端、云端都可以帶來更強大的數據可靠性、安全性、移動性,而希捷本身也是OpenTitan(安全芯片設計開源項目)的成員之一。

值得一提的是,另一大硬盤巨頭西數也在2018年底就發(fā)布了基于RISC-V指令集的自主通用架構SweRV、開源的SweRV指令集模擬器(ISS),并向第三方芯片廠商開放,2019年底又發(fā)布了兩款微控制器專用CPU SweRV Core EH2、SweRV Core EL2。

責任編輯:PSY

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20250

    瀏覽量

    252209
  • 希捷
    +關注

    關注

    2

    文章

    212

    瀏覽量

    42234
  • RISC-V
    +關注

    關注

    48

    文章

    2887

    瀏覽量

    52941
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    新思科技ARC-V處理器驅動RISC-V市場無限機遇

    從 2010 年美國加州大學伯克利分校的教授與他的研究生團隊耗時三個月完成 RISC-V 指令集的開發(fā)工作,到 2015 年,RISC-V 在學術界聲名鵲起,再到 2025 年成為主流架構之一
    的頭像 發(fā)表于 12-24 17:17 ?1231次閱讀
    新思科技ARC-<b class='flag-5'>V</b><b class='flag-5'>處理器</b>驅動<b class='flag-5'>RISC-V</b>市場無限機遇

    重磅合作!Quintauris 聯手 SiFive,加速 RISC-V 在嵌入式與 AI 領域落地

    SoC 開發(fā)流程,幫開發(fā)者省時間; 優(yōu)化下一代 RISC-V 設計的性能和能效,進一步拉高性能上限; 把 RISC-V 打造成能和傳統專有處理器架構抗衡的方案,畢竟
    發(fā)表于 12-18 12:01

    Andes晶心科技推出全新32位RISC-V處理器D23-SE

    Andes晶心科技為高效能、低功耗32/64位元RISC-V處理器的領先供應商,今日宣布推出全新D23-SE核心。這款處理器體積小巧且具備功能安全設計,專為功能車用安全應用打造。 D2
    的頭像 發(fā)表于 12-17 10:51 ?1816次閱讀

    基于E203 RISC-V的音頻信號處理系統 -協處理器的乘累加過程

    處理器簡介 RISC-V具有很高的可擴展性,既預留出了指令編碼空間,也提供了預定義的Custom指令;RISC-V的標準指令集僅使用了少部分指令編碼空間,更多的指令編碼空間被預留給用戶進行擴展
    發(fā)表于 10-28 06:18

    RISC-V B擴展介紹及實現

    ,可以被任何支持RISC-V ISR的處理器解釋執(zhí)行。 需要注意,B擴展是與基本RV32I/RV64I RISC-V指令集完全兼容的。因此,使用支持B擴展的芯片可以同時享受到原始架構
    發(fā)表于 10-21 13:01

    明晚開播 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    是一種開放(Open)指令集架構(ISA)標準。本報告探討了RISC-V指令集架構標準區(qū)別于其它主流ISA的不同特點,以及這些特點對于國產微處理器芯片(CPU)的重
    的頭像 發(fā)表于 07-29 17:02 ?1318次閱讀
    明晚開播 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    睿思芯科攜靈羽處理器亮相2025 RISC-V中國峰會

    第五屆RISC-V中國峰會于16日在上海張江開幕,會上睿思芯科展示了中國首全自研高性能RISC-V服務處理器——靈羽
    的頭像 發(fā)表于 07-21 09:15 ?2218次閱讀

    知合計算:RISC-V架構創(chuàng)新,阿基米德系列劍指高性能計算

    在2025 RISC-V中國峰會上,知合計算處理器設計總監(jiān)劉暢就高性能RISC-V處理器架構探索與實踐進行了精彩分享。 在以X86和ARM為
    的頭像 發(fā)表于 07-18 14:17 ?2740次閱讀
    知合計算:<b class='flag-5'>RISC-V</b><b class='flag-5'>架構</b>創(chuàng)新,阿基米德系列劍指高性能計算

    英偉達:CUDA 已經開始移植到 RISC-V 架構

    7 月 17 日,在第五屆(2025)RISC-V 中國峰會主論壇上,英偉達副總裁 Frans Sijstermanns 分享了題為《在英偉達計算平臺實現 RISC-V 應用處理器部署》的主題演講
    發(fā)表于 07-17 16:30 ?3955次閱讀

    直播預約 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    RISC-V是一種開放(Open)指令集架構(ISA)標準。本報告探討了RISC-V指令集架構標準區(qū)別于其它主流ISA的不同特點,以及這些特點對于國產微
    的頭像 發(fā)表于 07-14 17:34 ?1252次閱讀
    直播預約 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    同一水平的 RISC-V 架構的 MCU,和 ARM 架構的 MCU 相比,運行速度如何?

    ARM 架構RISC-V 架構的 MCU 在同一性能水平下的運行速度對比,需從架構設計原點、指令集特性及實際測試數據展開剖析。以 ARM Cortex-M33 這類 ARMv8M
    的頭像 發(fā)表于 07-02 10:29 ?1456次閱讀
    同一水平的 <b class='flag-5'>RISC-V</b> <b class='flag-5'>架構</b>的 MCU,和 ARM <b class='flag-5'>架構</b>的 MCU 相比,運行速度如何?

    RISC-V和ARM有何區(qū)別?

    在微處理器架構領域,ARM與RISC-V個備受關注的體系。ZLG致遠電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心
    的頭像 發(fā)表于 06-24 11:38 ?2019次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區(qū)別?

    HPM5E31IGN單核 32 位 RISC-V 處理器

    HPM5E31IGN單核 32 位 RISC-V 處理器在當今嵌入式系統領域,RISC-V架構正以開源、靈活和高性價比的優(yōu)勢快速崛起。HPM5E31IGN作為先楫半導體的一
    發(fā)表于 05-29 09:23

    HXS320F28027數字信號處理器(32位RISC-V DSP)

    HXS320F28027數字信號處理器(32位RISC-V DSP)HXS320F28027是中科昊芯(Haawking)基于自主研發(fā)的H28x內核推出的32位定點RISC-V DSP架構
    發(fā)表于 05-21 10:21

    FPGA與RISC-V淺談

    RISC-V處理器的SoC數量在2024年約為20億顆,到2031年有望突破200億顆。 RISC-V的概念與優(yōu)勢 RISC-V是一種全新
    發(fā)表于 04-11 13:53 ?672次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談