91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

摩爾定律在晶圓工藝制程方面已是強(qiáng)弩之末

旺材芯片 ? 來(lái)源:國(guó)際電子商情 ? 作者:國(guó)際電子商情 ? 2020-12-11 13:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摩爾定律在晶圓工藝制程方面已是強(qiáng)弩之末,此時(shí)先進(jìn)的封裝技術(shù)拿起了接力棒。扇出型晶圓級(jí)封裝(FOWLP)等先進(jìn)技術(shù)可以提高器件密度、提升性能,并突破芯片I/O數(shù)量的限制。然而,要成功利用這類(lèi)技術(shù),在芯片設(shè)計(jì)之初就要開(kāi)始考慮其封裝。

數(shù)十年來(lái),半導(dǎo)體工藝已經(jīng)將芯片中晶體管線寬從數(shù)十微米逐步降低到幾個(gè)納米級(jí)別,大約每18個(gè)月芯片中晶體管密度就會(huì)翻一番,這就是著名的摩爾定律。但與此同時(shí),設(shè)計(jì)和制造成本不斷上升,改進(jìn)空間逐漸縮小,再加上許多其它困難,阻礙著半導(dǎo)體進(jìn)一步的發(fā)展。此外,隨著單個(gè)芯片中晶體管密度不斷增加,芯片連接也出現(xiàn)了一些問(wèn)題,例如I/O引腳數(shù)量以及芯片間互連的速度都出現(xiàn)了局限。

這些限制在需要大量高帶寬內(nèi)存的應(yīng)用(如人工智能邊緣和云系統(tǒng))中尤其成問(wèn)題。為了解決這些問(wèn)題并繼續(xù)提高器件密度,業(yè)內(nèi)已經(jīng)開(kāi)發(fā)出幾種先進(jìn)的封裝技術(shù),這些技術(shù)可讓多個(gè)芯片之間以緊湊的高性能封裝互連,組裝在一起相當(dāng)于一個(gè)芯片。其中一種先進(jìn)的封裝技術(shù)就是FOWLP,已經(jīng)用于移動(dòng)設(shè)備的批量生產(chǎn)中。FOWLP封裝工藝是指將單獨(dú)的芯片安裝在稱(chēng)為重分布層(RDL)的中介層(interposer)基板上,可提供芯片之間的互連以及與IO焊盤(pán)之間的連接,所有這一切均采用一次成型的封裝。

面朝上和面朝下方法

FOWLP有多種形態(tài),每種形態(tài)的制造步驟都略有不同,可從多家供應(yīng)商處獲得(如圖1所示)。FOWLP組裝可以使用“先模具(mold-first)”的流程實(shí)現(xiàn),裸片可以面朝下或面朝上安裝;或者使用“先RDL(RDL-first)”方式組裝而成。

圖1:FOWLP技術(shù)形態(tài)包括mold-first和RDL-first組裝形式(來(lái)源:Micromachines)

在mold-first流程中,采用臨時(shí)的粘合或散熱層將裸片附著到載體上,然后將其鑄模封裝。如果裸片面朝下安裝,則下一步是釋放臨時(shí)層,附加RDL層,然后鑲上焊錫球,完成封裝。如果裸片面朝上安裝,則還需要一些其它步驟。

首先,在塑造成型之前,必須添加銅柱來(lái)擴(kuò)展各個(gè)裸片的I/O連接。成型之后,必須將模塑件的背面磨細(xì)以露出銅柱,然后再附加RDL層并形成焊錫球。

而在RDL-first的流程中,RDL通過(guò)臨時(shí)釋放層附著到載體上,然后裸片再附著到RDL上。接著是鑄造成型,再釋放載體,并形成焊錫球。兩種方法的最后一步都是分割組件,這些組件被成批處理,制成獨(dú)立器件。

不同的方法有不同的成本和性能考量。從成本方面看,mold-first面朝下的方法避免了制造銅柱和進(jìn)行背面研磨的步驟,因此具有較低的制造成本,適合少量I/O的應(yīng)用;但它存在裸片移位、晶圓翹曲等問(wèn)題,因而限制了其在復(fù)雜多芯片封裝中的使用。

面朝上的方法則避免了上述問(wèn)題,而且由于芯片背面完全暴露利于散熱,因而具備熱管理方面的優(yōu)勢(shì)。而RTL-first方法的優(yōu)勢(shì)在于,在制造過(guò)程中可以使用經(jīng)過(guò)驗(yàn)證合格的裸片(KGD),從而提高了良率。

從性能方面看,面朝下方法比其它兩種方法的連接路徑要短(圖2)。其它兩種方法都需要銅柱,以擴(kuò)展到RDL的連接,而且在芯片下方有一層材料增加了連接間的寄生電容,影響了其高頻性能。

圖2:不同的 FOWLP方法可能影響走線長(zhǎng)度并產(chǎn)生寄生效應(yīng),這需要在芯片設(shè)計(jì)中加以考慮。(來(lái)源:Micromachines)

先進(jìn)封裝新工具

隨著邏輯電路速率的提高,由封裝制造導(dǎo)致的這種細(xì)微的寄生效應(yīng)變得越來(lái)越重要,它極有可能顯著地改變信號(hào)時(shí)序和特性。因此,想要使用這種高級(jí)封裝技術(shù)的開(kāi)發(fā)人員需要確保其仿真和設(shè)計(jì)驗(yàn)證工作覆蓋封裝和芯片設(shè)計(jì),從而確保成功應(yīng)用。

芯片供應(yīng)商已經(jīng)開(kāi)始內(nèi)部開(kāi)發(fā)自己的工具,以便將封裝和芯片設(shè)計(jì)集成到單個(gè)工藝流程中,以供客戶(hù)使用。然而,內(nèi)部開(kāi)發(fā)的工具可能會(huì)限制設(shè)計(jì)人員對(duì)不同供應(yīng)商的芯片工藝的選擇。如果想混合由不同工藝制成的芯片,則可能需要依靠外包組裝和測(cè)試(OSAT)廠商提供的工具來(lái)驗(yàn)證完整封裝的芯片設(shè)計(jì)。EDA公司正在加緊開(kāi)發(fā)可支持這些先進(jìn)封裝要求的設(shè)計(jì)與驗(yàn)證工具。

無(wú)論采用哪種方式,先進(jìn)封裝將繼續(xù)扮演越來(lái)越重要的角色,因?yàn)榘雽?dǎo)體行業(yè)期望延緩摩爾定律的壽命。市場(chǎng)對(duì)更小、更快、功能更強(qiáng)大的芯片和系統(tǒng)的需求將持續(xù),而封裝似乎已經(jīng)成為開(kāi)發(fā)人員必須探索的新領(lǐng)域。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    81080
  • 芯片設(shè)計(jì)
    +關(guān)注

    關(guān)注

    15

    文章

    1160

    瀏覽量

    56719
  • 封裝技術(shù)
    +關(guān)注

    關(guān)注

    12

    文章

    602

    瀏覽量

    69339

原文標(biāo)題:關(guān)注 | 扇出型晶圓級(jí)封裝能否延續(xù)摩爾定律?

文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    工藝制程清洗方法

    工藝制程清洗是半導(dǎo)體制造的核心環(huán)節(jié),直接決定芯片良率與器件性能,需針對(duì)不同污染物(顆粒、有機(jī)物、金屬離子、氧化物)和制程需求,采用物理、
    的頭像 發(fā)表于 02-26 13:42 ?410次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>工藝</b><b class='flag-5'>制程</b>清洗方法

    【新啟航】玻璃 TTV 厚度光刻工藝中的反饋控制優(yōu)化研究

    一、引言 玻璃半導(dǎo)體制造、微流控芯片等領(lǐng)域應(yīng)用廣泛,光刻工藝作為決定器件圖案精度與性能的關(guān)鍵環(huán)節(jié),對(duì)玻璃
    的頭像 發(fā)表于 10-09 16:29 ?836次閱讀
    【新啟航】玻璃<b class='flag-5'>晶</b><b class='flag-5'>圓</b> TTV 厚度<b class='flag-5'>在</b>光刻<b class='flag-5'>工藝</b>中的反饋控制優(yōu)化研究

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    。那該如何延續(xù)摩爾神話呢? 工藝創(chuàng)新將是其途徑之一,芯片中的晶體管結(jié)構(gòu)正沿著摩爾定律指出的方向一代代演進(jìn),本段加速半導(dǎo)體的微型化和進(jìn)一步集成,以滿足AI技術(shù)及高性能計(jì)算飛速發(fā)展的需求。 CMOS
    發(fā)表于 09-06 10:37

    制造中的退火工藝詳解

    退火工藝制造中的關(guān)鍵步驟,通過(guò)控制加熱和冷卻過(guò)程,退火能夠緩解應(yīng)力、修復(fù)晶格缺陷、激活摻雜原子,并改善材料的電學(xué)和機(jī)械性質(zhì)。這些改進(jìn)對(duì)于確保
    的頭像 發(fā)表于 08-01 09:35 ?2747次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>制造中的退火<b class='flag-5'>工藝</b>詳解

    清洗工藝有哪些類(lèi)型

    清洗工藝是半導(dǎo)體制造中的關(guān)鍵步驟,用于去除表面的污染物(如顆粒、有機(jī)物、金屬離子和氧化物),確保后續(xù)
    的頭像 發(fā)表于 07-23 14:32 ?2279次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>清洗<b class='flag-5'>工藝</b>有哪些類(lèi)型

    心科技:摩爾定律放緩,RISC-V高性能計(jì)算的重要性突顯

    運(yùn)算還是快速高頻處理計(jì)算數(shù)據(jù),或是超級(jí)電腦,只要設(shè)計(jì)或計(jì)算系統(tǒng)符合三項(xiàng)之一即可稱(chēng)之為HPC。 摩爾定律走過(guò)數(shù)十年,從1970年代開(kāi)始,世界領(lǐng)導(dǎo)廠商建立晶圓廠、提供制程工藝,28nm之
    的頭像 發(fā)表于 07-18 11:13 ?4360次閱讀
    <b class='flag-5'>晶</b>心科技:<b class='flag-5'>摩爾定律</b>放緩,RISC-V<b class='flag-5'>在</b>高性能計(jì)算的重要性突顯

    切割中淺切多道工藝與切削熱分布的耦合效應(yīng)對(duì) TTV 的影響

    一、引言 半導(dǎo)體制造領(lǐng)域,總厚度變化(TTV)是衡量
    的頭像 發(fā)表于 07-12 10:01 ?635次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>切割中淺切多道<b class='flag-5'>工藝</b>與切削熱分布的耦合效應(yīng)對(duì) TTV 的影響

    wafer厚度(THK)翹曲度(Warp)彎曲度(Bow)等數(shù)據(jù)測(cè)量的設(shè)備

    是半導(dǎo)體制造的核心基材,所有集成電路(IC)均構(gòu)建于之上,其質(zhì)量直接決定芯片性能、功耗和可靠性,是摩爾定律持續(xù)推進(jìn)的物質(zhì)基礎(chǔ)。其中
    發(fā)表于 05-28 16:12

    減薄對(duì)后續(xù)劃切的影響

    前言半導(dǎo)體制造的前段制程中,需要具備足夠的厚度,以確保其流片過(guò)程中的結(jié)構(gòu)穩(wěn)定性。盡管芯片功能層的制備僅涉及
    的頭像 發(fā)表于 05-16 16:58 ?1494次閱讀
    減薄對(duì)后續(xù)<b class='flag-5'>晶</b><b class='flag-5'>圓</b>劃切的影響

    跨越摩爾定律,新思科技掩膜方案憑何改寫(xiě)3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設(shè)計(jì)方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個(gè)圖形特征尺寸僅為頭發(fā)絲直徑的五萬(wàn)分之一,任何微小誤差都可能導(dǎo)致芯片失效。對(duì)此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?6065次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫(xiě)3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎(jiǎng)作品,來(lái)自上??萍即髮W(xué)劉賾源的投稿。著名的摩爾定律中指出,集成電路每過(guò)一定時(shí)間就會(huì)性能翻倍,成本減半。那么電力電子當(dāng)中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?941次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    簡(jiǎn)單認(rèn)識(shí)減薄技術(shù)

    半導(dǎo)體制造流程中,在前端工藝階段需保持一定厚度,以確保其流片過(guò)程中的結(jié)構(gòu)穩(wěn)定性,避免彎曲變形,并為芯片制造
    的頭像 發(fā)表于 05-09 13:55 ?2737次閱讀

    制備工藝與清洗工藝介紹

    制備是材料科學(xué)、熱力學(xué)與精密控制的綜合體現(xiàn),每一環(huán)節(jié)均凝聚著工程技術(shù)的極致追求。而清洗本質(zhì)是半導(dǎo)體工業(yè)與污染物持續(xù)博弈的縮影,每一次工藝
    的頭像 發(fā)表于 05-07 15:12 ?2759次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>制備<b class='flag-5'>工藝</b>與清洗<b class='flag-5'>工藝</b>介紹

    玻璃基板芯片封裝中的應(yīng)用

    上升,摩爾定律的延續(xù)面臨巨大挑戰(zhàn)。例如,從22納米工藝制程開(kāi)始,每一代技術(shù)的設(shè)計(jì)成本增加均超過(guò)50%,3納米工藝的總設(shè)計(jì)成本更是高達(dá)15億美元。此外,晶體管成本縮放規(guī)律
    的頭像 發(fā)表于 04-23 11:53 ?3323次閱讀
    玻璃基板<b class='flag-5'>在</b>芯片封裝中的應(yīng)用

    高溫清洗蝕刻工藝介紹

    高溫清洗蝕刻工藝是半導(dǎo)體制造過(guò)程中的關(guān)鍵環(huán)節(jié),對(duì)于確保芯片的性能和質(zhì)量至關(guān)重要。為此,目前市場(chǎng)需求的增長(zhǎng)情況下,我們來(lái)給大家介紹一下詳情。 一、
    的頭像 發(fā)表于 04-15 10:01 ?1441次閱讀