91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺析先進(jìn)封裝設(shè)計面臨的四大挑戰(zhàn)

我快閉嘴 ? 來源:愛集微 ? 作者:GY ? 2020-12-11 15:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今日,長電科技中國區(qū)研發(fā)中心副總經(jīng)理李宗懌在中國集成電路設(shè)計業(yè)2020年會--封裝與測試分論壇上發(fā)表了主題為《先進(jìn)封裝的協(xié)同設(shè)計與集成開發(fā)》的演講。

李宗懌表示,一些主流媒體與專業(yè)咨詢公司通常將采用了非引線鍵合技術(shù)的封裝稱為先進(jìn)封裝,主要是指FC、Fanin/Fanout、2.5D、3D、埋入式等先進(jìn)封裝技術(shù),據(jù)Yole Developpement的數(shù)據(jù)顯示,2018年到2024年,先進(jìn)封裝市場的復(fù)合年增長率為8.2%,預(yù)估在2025年先進(jìn)封裝將占據(jù)整個市場的半壁江山,主要原因是“摩爾定律、異構(gòu)集成以及包括5G、AI、HPC和IoT在內(nèi)的大趨勢,推動了先進(jìn)封裝的采用?!苯┠晗冗M(jìn)封裝的主要發(fā)展趨勢:(1)智能系統(tǒng)的集成在封裝上已是大勢所趨;(2)多種先進(jìn)封裝技術(shù)的混合或混搭是近些年的熱點;(3)封裝向小、輕、薄方向發(fā)展仍是主流發(fā)展方向之一;(4)但受AI/HPC的推動,其后期組裝的大顆FC封裝產(chǎn)品不是在向小方向發(fā)展,而是越來越大,預(yù)計2020年后的未來3年內(nèi)很有可能出現(xiàn)100*100mm的尺寸規(guī)模。

李宗懌同時指出了先進(jìn)封裝設(shè)計面臨的四大挑戰(zhàn):

(一)產(chǎn)業(yè)界的鴻溝。李宗懌強調(diào),我們不能只站在封裝行業(yè)或封裝的角度去思考封裝方面的問題,一款系統(tǒng)級封裝會經(jīng)歷系統(tǒng)設(shè)計、芯片設(shè)計、芯片加工、封裝測試,到產(chǎn)品集成,在每個分工明確的領(lǐng)域之間會因為思維模式、專業(yè)背景、解決問題的方式不同,存在一定跨界溝通的鴻溝,而優(yōu)秀的設(shè)計往往源于跨界的溝通、相互的理解與深度的合作;

(二)綜合選擇與平衡問題。有時煩惱往往不是來自于無路可走,或有唯一出路,而是來自于面對不確定的未來時,有多種潛在或可能的實現(xiàn)方案,“需要平衡System-Chip-Package-PCB各階段的實現(xiàn)難易度、成本、交期、可靠性、性能等多方面的挑戰(zhàn)?!崩钭趹忉屨f道。

(三)無標(biāo)準(zhǔn)與個性化定制。先進(jìn)通常意味有時沒有標(biāo)準(zhǔn),業(yè)內(nèi)對SiP 的高階形式Chiplet的設(shè)計探索從未停止,然而至今未形成統(tǒng)一的標(biāo)準(zhǔn)。未來數(shù)年內(nèi),由于不同的產(chǎn)品市場定位,個性化訂制仍是其主要的發(fā)展態(tài)勢。

(四)高端封裝設(shè)計人才稀缺。先進(jìn)封裝已出現(xiàn)將多種先進(jìn)封裝技術(shù)混搭的局面,多種先進(jìn)工藝TURKEY集成設(shè)計的高端人才在國內(nèi)極度稀缺,也成為了眾多企業(yè)面臨的主要問題之一。

協(xié)同設(shè)計與集成開發(fā)勢在必行

如何應(yīng)對上述挑戰(zhàn),協(xié)同設(shè)計與集成開發(fā)被寄以重望。EDA公司在Chip-package-PCB設(shè)計工具、CAD與CAE協(xié)同工作上提供了工具上的便利,但工具不能真正解決協(xié)同設(shè)計的問題,因此,大型OSAT公司會構(gòu)建協(xié)同設(shè)計與集成開發(fā)生態(tài)體系,能在系統(tǒng)設(shè)計、芯片設(shè)計、芯片加工、封裝、集成測試等產(chǎn)業(yè)鏈多個環(huán)節(jié)上起到良好的協(xié)同設(shè)計效果,真正在技術(shù)上起到強鏈補鏈的作用。

協(xié)同設(shè)計與集成開發(fā)已成為先進(jìn)SiP/Chiplet設(shè)計的主流趨勢,不同OSAT公司協(xié)同設(shè)計的能力與集成設(shè)計層次會有所不同,擁有先進(jìn)協(xié)同設(shè)計能力與豐富集成開發(fā)資源的OSAT,會在未來的市場中更具競爭優(yōu)勢。IC公司與封裝公司的密切合作,通過SiP/Chiplet的協(xié)同設(shè)計與集成開發(fā),也可在微系統(tǒng)集成服務(wù)商業(yè)模式上提供更多可能。

長電科技深耕半導(dǎo)體封裝測試領(lǐng)域多年,也是中國國內(nèi)擁有先進(jìn)封裝工藝線最多、最全的一家上市公司,在先進(jìn)封裝的協(xié)同設(shè)計與集成開發(fā)上積累了豐富的經(jīng)驗,擁有眾多成功案例。目前長電的協(xié)同設(shè)計與集成開發(fā)生態(tài)已經(jīng)在電源管理方案設(shè)計、5G和IoT應(yīng)用模塊、MMW模塊、HPC/AI HDFiT方案設(shè)計中得到了廣泛應(yīng)用,使其獲得了合適性能、良好可靠性和有競爭力的成本優(yōu)勢。長電科技的先進(jìn)封裝技術(shù)還將繼續(xù)助力半導(dǎo)體產(chǎn)業(yè)鏈實現(xiàn)價值和影響力的提升,用不斷進(jìn)取的技術(shù)和精益求精的產(chǎn)品回饋廣大客戶的支持與信賴,協(xié)同創(chuàng)新,共謀未來。
責(zé)任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54024

    瀏覽量

    466393
  • 集成電路
    +關(guān)注

    關(guān)注

    5453

    文章

    12575

    瀏覽量

    374699
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    9259

    瀏覽量

    148697
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    先進(jìn)封裝時代,芯片測試面臨哪些新挑戰(zhàn)

    摩爾定律放緩后,2.5D/3D 封裝、Chiplet 成行業(yè)新方向,卻給測試工程師帶來巨大挑戰(zhàn)。核心難題包括:3D 堆疊導(dǎo)致芯粒 I/O 端口物理不可達(dá),需采用 IEEE 1838 標(biāo)準(zhǔn)等內(nèi)置測試
    的頭像 發(fā)表于 02-05 10:41 ?341次閱讀

    Chiplet封裝設(shè)計中的信號與電源完整性挑戰(zhàn)

    隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠制程微縮已難以滿足人工智能、高性能計算等領(lǐng)域?qū)λ懔εc能效的持續(xù)增長需求。在此背景下,Chiplet作為一種“后摩爾時代”的異構(gòu)集成方案應(yīng)運而生,它通過將不同工藝、功能的模塊化芯片進(jìn)行先進(jìn)封裝集成,成為應(yīng)對高帶寬、低延遲、低功耗
    的頭像 發(fā)表于 11-02 10:02 ?1644次閱讀
    Chiplet<b class='flag-5'>封裝設(shè)</b>計中的信號與電源完整性<b class='flag-5'>挑戰(zhàn)</b>

    FOPLP工藝面臨挑戰(zhàn)

    FOPLP 技術(shù)目前仍面臨諸多挑戰(zhàn),包括:芯片偏移、面板翹曲、RDL工藝能力、配套設(shè)備和材料、市場應(yīng)用等方面。
    的頭像 發(fā)表于 07-21 10:19 ?1557次閱讀
    FOPLP工藝<b class='flag-5'>面臨</b>的<b class='flag-5'>挑戰(zhàn)</b>

    先進(jìn)封裝中的RDL技術(shù)是什么

    前面分享了先進(jìn)封裝要素一分鐘讓你明白什么是先進(jìn)封裝,今天分享一下先進(jìn)
    的頭像 發(fā)表于 07-09 11:17 ?4417次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>中的RDL技術(shù)是什么

    先進(jìn)封裝中的TSV分類及工藝流程

    前面分享了先進(jìn)封裝要素一分鐘讓你明白什么是先進(jìn)封裝,今天分享一下先進(jìn)
    的頭像 發(fā)表于 07-08 14:32 ?4179次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>中的TSV分類及工藝流程

    MUN12AD03-SEC的封裝設(shè)計對散熱有何影響?

    MUN12AD03-SEC是一款非隔離DC-DC轉(zhuǎn)換器,適配多種需要穩(wěn)定、高效電源供應(yīng)的電子系統(tǒng)。MUN12AD03-SEC的封裝設(shè)計在提高散熱效率、降低模塊溫度、提高模塊可靠性和性能方面起著
    發(fā)表于 05-19 10:02

    PCB單層板LAYOUT,QFN封裝的中間接地焊盤走線出不來怎么辦?

    歐姆電阻。 通常情況下,通過上述方案是可以完成所有連線布局設(shè)計的。不過,還是有一些特殊情況會面臨挑戰(zhàn)。如下圖,為一款QFN32 4*4封裝的芯片尺寸以及推薦的封裝設(shè)計示意圖。
    發(fā)表于 04-27 15:08

    Chiplet與先進(jìn)封裝設(shè)計中EDA工具面臨挑戰(zhàn)

    Chiplet和先進(jìn)封裝通常是互為補充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過多個相對較小的模塊來實現(xiàn),而先進(jìn)封裝則提供了一種高效的方式來將這些模塊集成到一個
    的頭像 發(fā)表于 04-21 15:13 ?2054次閱讀
    Chiplet與<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝設(shè)</b>計中EDA工具<b class='flag-5'>面臨</b>的<b class='flag-5'>挑戰(zhàn)</b>

    時擎科技受邀亮相無錫先進(jìn)封裝產(chǎn)業(yè)發(fā)展高峰論壇并發(fā)表主題演講

    2025年4月16日,先進(jìn)封裝產(chǎn)業(yè)發(fā)展高峰論壇在無錫君來世尊酒店順利召開。本次論壇由深圳市半導(dǎo)體與集成電路產(chǎn)業(yè)聯(lián)盟與深圳市坪山區(qū)人民政府聯(lián)合主辦,匯聚了來自全國的先進(jìn)封裝企業(yè)和專家,共
    的頭像 發(fā)表于 04-17 18:15 ?735次閱讀
    時擎科技受邀亮相無錫<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>產(chǎn)業(yè)發(fā)展高峰論壇并發(fā)表主題演講

    先進(jìn)封裝工藝面臨挑戰(zhàn)

    先進(jìn)制程遭遇微縮瓶頸的背景下,先進(jìn)封裝朝著 3D 異質(zhì)整合方向發(fā)展,成為延續(xù)摩爾定律的關(guān)鍵路徑。3D 先進(jìn)封裝技術(shù)作為未來的發(fā)展趨勢,使芯
    的頭像 發(fā)表于 04-09 15:29 ?1302次閱讀

    創(chuàng)新引領(lǐng),智能賦能 奧芯明攜四大技術(shù)矩陣亮劍SEMICON China 2025

    集成與電能管理四大技術(shù)板塊精彩亮相。通過全系列封裝設(shè)備矩陣及行業(yè)首發(fā)解決方案,奧芯明向全球展示了在封裝領(lǐng)域的突破性進(jìn)展和本土化成果,彰顯了公司以創(chuàng)新提質(zhì)、助力中國半導(dǎo)體產(chǎn)業(yè)高質(zhì)量發(fā)展的堅定承諾與信心。
    的頭像 發(fā)表于 03-31 15:34 ?1135次閱讀
    創(chuàng)新引領(lǐng),智能賦能 奧芯明攜<b class='flag-5'>四大</b>技術(shù)矩陣亮劍SEMICON China 2025

    智慧路燈的推廣面臨哪些挑戰(zhàn)

    引言 在智慧城市建設(shè)的宏偉藍(lán)圖中,叁仟智慧路燈的推廣面臨哪些挑戰(zhàn)?叁仟智慧路燈作為重要的基礎(chǔ)設(shè)施,承載著提升城市照明智能化水平、實現(xiàn)多功能集成服務(wù)的使命。然而,盡管叁仟智慧路燈前景廣闊,在推廣過程中
    的頭像 發(fā)表于 03-27 17:02 ?715次閱讀

    封裝設(shè)計圖紙的基本概念和類型

    封裝設(shè)計圖紙是集成電路封裝過程中用于傳達(dá)封裝結(jié)構(gòu)、尺寸、布局、焊盤、走線等信息的重要文件。它是封裝設(shè)計的具體表現(xiàn),是從設(shè)計到制造過程中不可缺少的溝通工具。
    的頭像 發(fā)表于 03-20 14:10 ?1466次閱讀

    全面剖析倒裝芯片封裝技術(shù)的內(nèi)在機制、特性優(yōu)勢、面臨挑戰(zhàn)及未來走向

    半導(dǎo)體技術(shù)的日新月異,正引領(lǐng)著集成電路封裝工藝的不斷革新與進(jìn)步。其中,倒裝芯片(Flip Chip)封裝技術(shù)作為一種前沿的封裝工藝,正逐漸占據(jù)半導(dǎo)體行業(yè)的核心地位。本文旨在全面剖析倒裝芯片封裝
    的頭像 發(fā)表于 03-14 10:50 ?2038次閱讀

    如何通俗理解芯片封裝設(shè)

    封裝設(shè)計是集成電路(IC)生產(chǎn)過程中至關(guān)重要的一環(huán),它決定了芯片的功能性、可靠性和制造工藝。1.封裝設(shè)計的總體目標(biāo)封裝設(shè)計的主要目標(biāo)是為芯片提供機械保護、電氣連接以及熱管理等功能,確保芯片
    的頭像 發(fā)表于 03-14 10:07 ?2101次閱讀
    如何通俗理解芯片<b class='flag-5'>封裝設(shè)</b>計