91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

后FinFET時代的技術(shù)演進說明

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2020-12-24 15:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FinFET晶體管架構(gòu)是當(dāng)今半導(dǎo)體行業(yè)的主力軍。但是,隨著器件的持續(xù)微縮,短溝道效應(yīng)迫使業(yè)界引入新的晶體管架構(gòu)。在本文中,IMEC的3D混合微縮項目總監(jiān)Julien Ryckaert勾勒出了向2nm及以下技術(shù)節(jié)點發(fā)展的演進之路。在這條令人振奮的道路上,他介紹了Nanosheet晶體管,F(xiàn)orksheet器件和CFET。其中一部分內(nèi)容已在2019 IEEE國際電子器件會議(IEDM)上發(fā)表。

FinFET:今天最先進的晶體管

在每一代新技術(shù)上,芯片制造商都能夠?qū)⒕w管規(guī)格微縮0.7倍,從而實現(xiàn)15%的性能提升,50%的面積減小,40%的功耗降低以及35%的成本降低。幾年前,業(yè)界為了維持這種微縮路徑,從“老式”平面MOSFET過渡到FinFET晶體管架構(gòu)。在FinFET中,源極和漏極之間的溝道為fin的形式。柵極環(huán)繞該3D溝道,可從溝道的3個側(cè)面進行控制。這種多柵極結(jié)構(gòu)可以抑制在柵極長度降低時帶來的短溝道效應(yīng)。

出色的短溝道控制能力至關(guān)重要,因為它奠定了器件微縮的基礎(chǔ),允許更短的溝道長度和更低的工作電壓。

2012年,首款商用22nm FinFET面世。從那時起,F(xiàn)inFET體系結(jié)構(gòu)進行了持續(xù)的改進,以提高性能并減小面積。例如,F(xiàn)inFET的3D特性允許增加fin片高度,從而在相同的面積上獲得更高的器件驅(qū)動電流。如今,業(yè)界正在加快生產(chǎn)的10nm / 7nm芯片也是基于FinFET。在最先進的節(jié)點的標(biāo)準(zhǔn)單元大多是6T單元高度,也就是是每個器件最多擁有2根fin。

Nanosheet:器件進化第一步

但是,隨著工藝微縮至5nm節(jié)點,F(xiàn)inFET架構(gòu)可能不再是主流。在溝道長度小到一定值時,F(xiàn)inFET結(jié)構(gòu)又無法提供足夠的靜電控制。最重要的是,向低軌標(biāo)準(zhǔn)單元的演進需要向單fin器件過渡,即使fin高度進一步增加,單fin器件也無法提供足夠的驅(qū)動電流。

隨著技術(shù)節(jié)點的不斷變化,半導(dǎo)體行業(yè)并不急于轉(zhuǎn)向其他晶體管架構(gòu)。一些公司甚至可能決定在某些節(jié)點停留更長的時間。但是,仍然存在需要最新的“通用” CMOS解決方案的應(yīng)用,例如機器學(xué)習(xí),大數(shù)據(jù)分析和數(shù)據(jù)中心服務(wù)器。通過這種通用CMOS解決方案,可以在相同技術(shù)節(jié)點中使用相同的晶體管架構(gòu)來實現(xiàn)芯片上所有的功能。

在這里,Nanosheet可以來幫助解圍。Nanosheet可以被視為FinFET器件的自然演變版本。想象一下將FinFET的溝道水平切割成多個單獨Nanosheet溝道,柵極也會完全環(huán)繞溝道。與FinFET相比,Nanosheet的這種GAA特性提供了出色的溝道控制能力。同時,溝道在三維中的極佳分布使得單位面積的有效驅(qū)動電流得以優(yōu)化。

從FinFET到Nanosheet的自然演變。

需要微縮助推器

在6T和5T的低單元高度下,向Nanosheet器件的遷移變得最佳,因為在這種情況下,fin的減少會降低傳統(tǒng)基于FinFET的單元中的驅(qū)動電流。

但是,如果不引入結(jié)構(gòu)化微縮助推器(如埋入式電源軌和環(huán)繞式接觸),就無法將單元高度從6T減小到5T。

電源軌為芯片的不同組件提供電源,并且一般由BEOL中Mint和M1層提供。但是,它們在那里占據(jù)了很大的空間。在嵌入式電源軌結(jié)構(gòu)中,電源軌埋在芯片的前段,以幫助釋放互連的布線資源。此外,它們?yōu)椴捎霉?jié)距微縮而增加BEOL電阻的技術(shù)提供了較低的電阻局部電流分布。BEOL沒有電源軌后,可以將標(biāo)準(zhǔn)單元的高度從6T進一步降低到5T。

下一步:縮小p和n之間的間距

隨著走向更小的軌道高度的旅程的繼續(xù),單元高度的進一步減小將要求標(biāo)準(zhǔn)單元內(nèi)nFET和pFET器件之間的間距更小。但是,對于FinFET和Nanosheet而言,工藝限制了這些n和p器件之間的間距。例如,在FinFET架構(gòu)中,通常在n和p之間需要2個dummy fin的間距,這最多消耗總可用空間的40-50%。

為了擴大這些器件的可微縮性,IMEC最近提出了一種創(chuàng)新的架構(gòu),稱為Forksheet器件。Forksheet可以被認為是Nanosheet的自然延伸。

與Nanosheet相比,現(xiàn)在溝道由叉形柵極結(jié)構(gòu)控制,這是通過在柵極圖案化之前在p和nMOS器件之間引入“介電墻”來實現(xiàn)的。該墻將p柵溝槽與n柵溝槽物理隔離,從而允許更緊密的n到p間距。

從FinFET到Nanosheet再到Forksheet的自然演變。

用于制造Forksheet的工藝流程與用于制造Nanosheet的工藝流程相似,僅增加一些額外的工藝步驟。n和p之間的介電隔離還具有一些工藝優(yōu)勢,例如填充功函數(shù)金屬的工藝更簡化。在此基礎(chǔ)上,由于大幅減少了n到p的間距,預(yù)計該Forksheet具有更佳的面積和性能的可微縮性。

Forksheet工藝流程中的關(guān)鍵步驟,即有源區(qū)形成后“介電墻”的形成步驟。

審核編輯:符乾江
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    339

    文章

    30725

    瀏覽量

    264047
  • IC設(shè)計
    +關(guān)注

    關(guān)注

    38

    文章

    1373

    瀏覽量

    108304
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10395

    瀏覽量

    147730
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    華為在MWC 2026成功舉辦5G-A產(chǎn)業(yè)演進圓桌

    在MWC26巴塞羅那期間,華為成功舉辦5G-A產(chǎn)業(yè)演進圓桌。本次圓桌邀請全球產(chǎn)業(yè)領(lǐng)袖、生態(tài)伙伴、運營商客戶,基于5G-AxAI新時代的機遇和挑戰(zhàn),聚焦連續(xù)覆蓋、大上行、跨代體驗等多維網(wǎng)絡(luò)能力建設(shè)
    的頭像 發(fā)表于 03-05 13:49 ?259次閱讀

    重磅研究:7nm FinFET 性能優(yōu)化的隱藏密碼 —— 柵極與鰭片間距調(diào)控

    Gate和FinSpaceVariation對應(yīng)力調(diào)制及FinFET性能的影響隨著半導(dǎo)體工藝持續(xù)向先進節(jié)點演進,圖形化工藝偏差引發(fā)的細微效應(yīng)已成為器件性能優(yōu)化的核心考量要素。普迪飛
    的頭像 發(fā)表于 02-05 16:22 ?1029次閱讀
    重磅研究:7nm <b class='flag-5'>FinFET</b> 性能優(yōu)化的隱藏密碼 —— 柵極與鰭片間距調(diào)控

    技術(shù)報告 | Gate 和 Fin Space Variation 對應(yīng)力調(diào)制及 FinFET 性能的影響

    技術(shù)報告·文末下載報告名稱《Gate和FinSpaceVariation對應(yīng)力調(diào)制及FinFET性能的影響》關(guān)鍵詞FinFET;7nm技術(shù);TCAD;多晶硅間距(PolyPitch);
    的頭像 發(fā)表于 01-22 15:03 ?471次閱讀
    <b class='flag-5'>技術(shù)</b>報告 |  Gate 和 Fin Space Variation 對應(yīng)力調(diào)制及 <b class='flag-5'>FinFET</b> 性能的影響

    負熱膨脹材料的發(fā)展與未來:ULTEA? 背后的技術(shù)演進

    負熱膨脹材料作為材料科學(xué)領(lǐng)域的重要分支,其發(fā)展歷程充滿了科學(xué)探索的突破與創(chuàng)新。從最初的實驗室發(fā)現(xiàn)到如今的工業(yè)化應(yīng)用,這類材料的技術(shù)不斷演進,性能持續(xù)優(yōu)化。東亞合成研發(fā)的 ULTEA? 負熱膨脹填充劑
    的頭像 發(fā)表于 01-21 16:31 ?1147次閱讀
    負熱膨脹材料的發(fā)展與未來:ULTEA? 背后的<b class='flag-5'>技術(shù)</b><b class='flag-5'>演進</b>

    從手工到自動:焊球剪切測試的技術(shù)演進與科學(xué)原理

    在現(xiàn)代微電子制造領(lǐng)域,引線鍵合的質(zhì)量檢測經(jīng)歷了從手工操作到自動測試的重要演進。早期,技術(shù)人員僅使用鑷子等簡單工具進行焊球剪切測試,這種手工方法雖然直觀,但存在操作一致性差、測試精度低等明顯局限。今天
    發(fā)表于 12-31 09:12

    從模擬到AI集成:圖像采集卡的技術(shù)演進與未來三大趨勢

    軌跡不僅折射出工業(yè)自動化與智能感知技術(shù)的進步,更預(yù)示著未來機器“看懂”世界的全新可能。本文將梳理圖像采集卡從模擬時代到AI集成的技術(shù)演進脈絡(luò),并深入剖析其未來三大
    的頭像 發(fā)表于 12-15 16:30 ?976次閱讀
    從模擬到AI集成:圖像采集卡的<b class='flag-5'>技術(shù)</b><b class='flag-5'>演進</b>與未來三大趨勢

    JEDSD204B標(biāo)準(zhǔn)verilog實現(xiàn)-協(xié)議演進

    JEDSD204B標(biāo)準(zhǔn)verilog實現(xiàn)3-協(xié)議演進 本文對204協(xié)議的演進、子類的差異進行簡要說明,后續(xù)將直接開始數(shù)據(jù)流的處理和實現(xiàn),對協(xié)議要求的電器特性感興趣的小伙伴自行查看協(xié)議第四章
    發(fā)表于 09-05 21:18

    突破邊界:先進封裝時代下光學(xué)檢測技術(shù)的創(chuàng)新演進

    隨著半導(dǎo)體器件向更精密的封裝方案持續(xù)演進,傳統(tǒng)光學(xué)檢測技術(shù)正逐漸觸及物理與計算的雙重邊界。對2.5D/3D集成、混合鍵合及晶圓級工藝的依賴日益加深,使得缺陷檢測的一致性與時效性面臨嚴(yán)峻挑戰(zhàn)——若無
    的頭像 發(fā)表于 08-19 13:47 ?1007次閱讀
    突破邊界:先進封裝<b class='flag-5'>時代</b>下光學(xué)檢測<b class='flag-5'>技術(shù)</b>的創(chuàng)新<b class='flag-5'>演進</b>

    OpenTenBase技術(shù)創(chuàng)新與演進分論壇成功舉辦

    近日,2025開放原子開源生態(tài)大會——OpenTenBase技術(shù)創(chuàng)新與演進分論壇在北京成功舉辦。本次論壇匯聚生態(tài)伙伴企業(yè)、技術(shù)專家、社區(qū)成員及高校代表,圍繞OpenTenBase和TXSQL的版本更新、
    的頭像 發(fā)表于 07-28 17:32 ?1221次閱讀

    東進技術(shù)發(fā)布《量子密碼技術(shù)白皮書(2025版)》

    ,介紹了中美兩國量子密碼發(fā)展現(xiàn)狀,重點闡述東進量子密碼策略,旨在為行業(yè)提供有益的參考和實踐指引。量子密碼技術(shù):開啟信息安全新時代
    的頭像 發(fā)表于 07-02 10:38 ?1259次閱讀
    東進<b class='flag-5'>技術(shù)</b>發(fā)布《<b class='flag-5'>后</b>量子密碼<b class='flag-5'>技術(shù)</b>白皮書(2025版)》

    體硅FinFET和SOI FinFET的差異

    三維立體結(jié)構(gòu)成為行業(yè)主流。然而在FinFET陣營內(nèi)部,一場關(guān)于“地基材料”的技術(shù)路線競爭悄然展開——這便是Bulk Silicon(體硅) 與SOI(絕緣體上硅) 兩大技術(shù)的對決。這場對決不僅關(guān)乎性能極限的突破,更牽動著芯片成本
    的頭像 發(fā)表于 06-25 16:49 ?2222次閱讀
    體硅<b class='flag-5'>FinFET</b>和SOI <b class='flag-5'>FinFET</b>的差異

    FinFET與GAA結(jié)構(gòu)的差異及其影響

    本文介紹了當(dāng)半導(dǎo)體技術(shù)FinFET轉(zhuǎn)向GAA(Gate-All-Around)時工藝面臨的影響。
    的頭像 發(fā)表于 05-21 10:51 ?3898次閱讀
    <b class='flag-5'>FinFET</b>與GAA結(jié)構(gòu)的差異及其影響

    動態(tài)IP技術(shù)演進:從網(wǎng)絡(luò)基石到智能連接時代的創(chuàng)新引擎

    在萬物互聯(lián)的智能時代,IP地址早已突破"網(wǎng)絡(luò)身份證"的單一屬性,成為支撐數(shù)字化變革的核心基礎(chǔ)設(shè)施。動態(tài)IP技術(shù)作為網(wǎng)絡(luò)資源分配的底層邏輯,正經(jīng)歷著從工具性功能向智能化服務(wù)的深刻轉(zhuǎn)型。本文將從技術(shù)
    的頭像 發(fā)表于 05-20 16:16 ?691次閱讀

    FinFET技術(shù)在晶圓制造中的優(yōu)勢

    本文通過介紹傳統(tǒng)平面晶體管的局限性,從而引入FinFET技術(shù)的原理、工藝和優(yōu)勢。
    的頭像 發(fā)表于 04-14 17:23 ?1631次閱讀
    <b class='flag-5'>FinFET</b><b class='flag-5'>技術(shù)</b>在晶圓制造中的優(yōu)勢

    華為成功舉辦5G-A產(chǎn)業(yè)演進峰會

    在MWC25期間,華為成功舉辦“5G-A產(chǎn)業(yè)演進”峰會,并邀請到全球產(chǎn)業(yè)領(lǐng)袖、生態(tài)伙伴、運營商客戶基于移動AI時代帶來的機遇和挑戰(zhàn),探討5G-A產(chǎn)業(yè)發(fā)展,圍繞AI新聯(lián)接、AI新體驗、AI新價值流量的變化,共話5G/5G-A網(wǎng)絡(luò)演進
    的頭像 發(fā)表于 03-07 11:12 ?1044次閱讀