近期筆者在清洗業(yè)務(wù)研討會上發(fā)表了演講。我不是一名清洗工藝專家,在演講中介紹更多的是制造工藝的發(fā)展趨勢及其對清洗的影響。我將在這篇文章中分享并進一步討論那次演講的內(nèi)容,主要圍繞DRAM、邏輯器件和NAND這三大尖端產(chǎn)品。
DRAM
在DRAM章節(jié)的第一張幻燈片中,我按公司和年份呈現(xiàn)了DRAM工藝節(jié)點的變化。美光科技、三星和SK海力士是DRAM市場的主導廠商,所以我以這三家公司為代表展示了其各自的工藝節(jié)點。DRAM節(jié)點尺寸目前是由器件上最小的半間距來定義的,美光DRAM基于字線,三星和SK海力士則基于主動晶體管。
圖表下方在一定程度上展示了關(guān)鍵技術(shù)的發(fā)展情況。左側(cè)展示了具有掩埋字線的鞍形鰭片存取晶體管。具有掩埋字線的鞍形鰭片是目前存取晶體管的標準。在中間和右下角,顯示了DRAM電容器向更細節(jié)距-高長寬比結(jié)構(gòu)的演變。
影響DRAM工藝縮減的主要問題是電容。為了可靠地存儲數(shù)據(jù),電容需要大于一定的閾值。要繼續(xù)制造出占用面積更小的電容,可以把電容做得更高,薄膜更薄,或者增加薄膜的K值。但是問題在于,雖然從機械穩(wěn)定性的角度還可以可靠地做出更高更薄的電容,但是隨著薄膜厚度的降低,漏電會增加,而且隨著薄膜K值的增加,帶隙減小也會導致漏電問題。當前的標準是使用低漏電的鋁基氧化物薄膜和用于高k值的鋯基薄膜組成的復合膜,而且目前還不清楚是否還會有更好的替代方案。
在第五張和第六張幻燈片中,我介紹了一些主要的DRAM工藝塊,并討論了DRAM工藝對清洗和濕條帶的需求。
我在DRAM章節(jié)最后一張幻燈片中展示了三星工藝節(jié)點的清洗次數(shù)。可以看出,隨著工藝尺寸的縮減,DRAM清洗次數(shù)也在增加,這主要是因為在沉浸光刻步驟后需要進行更多次背面斜面清潔,而且越來越復雜的多層圖案化方案也會造成多次清洗。
-
傳感器
+關(guān)注
關(guān)注
2576文章
55056瀏覽量
791497 -
半導體
+關(guān)注
關(guān)注
339文章
30751瀏覽量
264355 -
MEMS傳感
+關(guān)注
關(guān)注
1文章
90瀏覽量
6702
發(fā)布評論請先 登錄
SiC碳化硅功率半導體銷售團隊認知教程:電力電子硬開關(guān)與軟開關(guān)技術(shù)的演進邏輯
「聚焦半導體分立器件綜合測試系統(tǒng)」“測什么?為什么測!用在哪?”「深度解讀」
半導體器件的通用測試項目都有哪些?
是德科技Keysight B1500A 半導體器件參數(shù)分析儀/半導體表征系統(tǒng)主機
BW-4022A半導體分立器件綜合測試平臺---精準洞察,卓越測量
半導體器件清洗工藝要求
半導體封裝清洗工藝有哪些
高精度半導體冷盤chiller在半導體工藝中的應(yīng)用
現(xiàn)代集成電路半導體器件
功率半導體器件——理論及應(yīng)用
半導體存儲芯片核心解析
化合物半導體器件的定義和制造工藝
半導體工藝演進對DRAM、邏輯器件和NAND的影響
評論