91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

續(xù)命摩爾定律!英特爾提出晶體管密度翻倍新工藝

工程師鄧生 ? 來(lái)源:芯東西 ? 作者: 子佩 ? 2021-01-02 09:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

芯東西12月30日消息,英特爾在本周的IEEE國(guó)際電子設(shè)備會(huì)議上展示了一項(xiàng)新的研究,或?yàn)槔m(xù)命摩爾定律提供下一步可行方向。

此項(xiàng)研究是英特爾一直熱衷的堆疊納米片晶體管技術(shù),通過(guò)將PMOS和NMOS兩種晶體管堆疊起來(lái),可以將CMOS電路的面積減少一半,這意味著未來(lái)集成電路晶體管密度可能會(huì)翻番。

一、用最簡(jiǎn)單CMOS器件做實(shí)驗(yàn),尺寸大小減一半

幾乎每一臺(tái)電子設(shè)備都離不開(kāi)NMOS和PMOS兩種晶體管的“協(xié)同合作”。在相同的電壓下,兩個(gè)晶體管只有一個(gè)會(huì)打開(kāi),把它們放在一起意味著只要有其中之一發(fā)生改變,電流才會(huì)流動(dòng),這大大地降低了能耗。

幾十年以來(lái),NMOS和PMOS晶體管在CMOS電路中一直并排放置,如果我們想讓CMOS電路的尺寸更小,那兩個(gè)晶體管的位置就應(yīng)該更加貼近。

英特爾選擇的方式,就是讓它們堆疊起來(lái)。

▲堆疊的NMOS和PMOS晶體管(圖源:英特爾)

有了堆疊晶體管這一巧思,英特爾使用了被稱(chēng)為下一代晶體管結(jié)構(gòu)的納米片晶體管技術(shù)。不同于以往晶體管主要由垂直硅鰭片構(gòu)成,納米片(nanosheet)的溝道區(qū)由多層、水平的、納米級(jí)薄的片層堆疊而成。

▲CMOS器件由平面發(fā)展至FinFET、納米薄片,進(jìn)一步縮小電路尺寸。(圖源:英特爾)

基于以上的思路,英特爾的工程師們?cè)O(shè)計(jì)了最簡(jiǎn)單的CMOS邏輯電路,即反相器,它只包含兩個(gè)晶體管、兩個(gè)電源連接、一個(gè)輸出和一個(gè)輸入互連接口。

二、“進(jìn)擊”的堆疊工藝:同時(shí)構(gòu)建PMOS和NMOS晶體管

英特爾制造堆疊納米片的方案被稱(chēng)為自對(duì)準(zhǔn)過(guò)程,因?yàn)樗谝徊街芯涂梢詷?gòu)建出兩個(gè)已經(jīng)堆疊起來(lái)的晶體管,而不需要后期再將兩塊獨(dú)立的晶體管再粘合在一起。

本質(zhì)上,該堆疊工藝的改變是對(duì)納米片晶體管制造步驟的修改。

首先,硅和硅鍺的重復(fù)層將會(huì)被雕刻成狹長(zhǎng)的窄鰭形狀,然后,硅鍺層會(huì)被蝕刻,只留下一組懸浮的硅納米薄片。

通常來(lái)說(shuō),一組納米片最后會(huì)形成一個(gè)晶體管。

但在新工藝中,為了形成NMOS晶體管,頂部的兩個(gè)納米片被連接到磷摻雜的硅上;為了形成PMOS晶體管,底部的兩個(gè)納米片被連接到硼摻雜的硅鍺上。

▲由堆疊晶體管組成的反相器(圖源:英特爾)

英特爾高級(jí)研究員兼組件研究總監(jiān)Robert Chau表示,整套制作工藝當(dāng)然會(huì)更加復(fù)雜,但是英特爾研究人員正努力使它盡可能簡(jiǎn)單。

他說(shuō):“復(fù)雜的制造流程會(huì)影響到制造堆疊CMOS芯片的實(shí)用性。一旦解決了制造工藝實(shí)用性的問(wèn)題,下一步就是要追求更好的性能?!?/p>

這可能將會(huì)涉及改進(jìn)PMOS晶體管,因?yàn)槟壳八麄儗?dǎo)電效率遠(yuǎn)低于NMOS晶體管。Robert Chau表示,如果要改進(jìn)導(dǎo)電效率,他們會(huì)考慮通過(guò)壓縮應(yīng)變或拉伸應(yīng)變的方式改變晶體管溝道,使硅晶體變形,讓載流子更快通過(guò)。

結(jié)語(yǔ):納米片領(lǐng)域,求新求變

不只是英特爾,其他許多研究機(jī)構(gòu)也在尋求堆疊納米片領(lǐng)域的創(chuàng)新設(shè)計(jì)。

比利時(shí)研究機(jī)構(gòu)Imec率先提出了CFET(納米薄片場(chǎng)效應(yīng)晶體管)的概念,并在去年IEEE VLSI(超大規(guī)模集成電路大會(huì))會(huì)議上報(bào)告了這一進(jìn)程,但I(xiàn)mec的這一成果并非完全由納米片晶體管制成,它的底層是FinFET,頂層是單一納米片。臺(tái)灣研究人員也曾發(fā)表一個(gè)用于PMOS、NMOS晶體管制造的CFET結(jié)構(gòu)。

英特爾的堆疊納米片晶體管技藝,會(huì)帶我們走向摩爾定律的下一步嗎?我們拭目以待。

責(zé)任編輯:PSY

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    10301

    瀏覽量

    180434
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    80902
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10396

    瀏覽量

    147733
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    超越臺(tái)積電?英特爾首個(gè)18A工藝芯片邁向大規(guī)模量產(chǎn)

    Lake作為英特爾首款基于Intel 18A制程工藝打造的產(chǎn)品,意義非凡。這一制程是英特爾研發(fā)并制造的最先進(jìn)半導(dǎo)體工藝,標(biāo)志著英特爾在技術(shù)
    的頭像 發(fā)表于 10-11 08:14 ?9098次閱讀
    超越臺(tái)積電?<b class='flag-5'>英特爾</b>首個(gè)18A<b class='flag-5'>工藝</b>芯片邁向大規(guī)模量產(chǎn)

    電子加工新工藝痛點(diǎn)破解!維視智造線材檢測(cè)方案,小空間、控成本。

    電子加工行業(yè)新工藝落地難?線材顏色識(shí)別不準(zhǔn)、平行度檢測(cè)效率低,還受安裝空間限制? TY(維視客戶(hù)代號(hào),下文同)的選擇給出了最優(yōu)解 —— 維視智造線材顏色與平行度檢測(cè)解決方案,用精準(zhǔn)技術(shù) + 高性?xún)r(jià)比
    的頭像 發(fā)表于 11-20 11:43 ?196次閱讀

    18A工藝大單!英特爾將代工微軟AI芯片Maia 2

    。 ? 英特爾18A工藝堪稱(chēng)芯片制造領(lǐng)域的一項(xiàng)重大突破,處于業(yè)界2納米級(jí)節(jié)點(diǎn)水平。它采用了兩項(xiàng)極具創(chuàng)新性的基礎(chǔ)技術(shù)——RibbonFET全環(huán)繞柵極晶體管架構(gòu)和PowerVia背面供電技術(shù)
    的頭像 發(fā)表于 10-21 08:52 ?5561次閱讀

    Chiplet,改變了芯片

    1965年,英特爾聯(lián)合創(chuàng)始人戈登·摩爾提出了“摩爾定律”。半個(gè)多世紀(jì)以來(lái),這一定律推動(dòng)了集成電路(IC)性能的提升和成本的降低,并成為現(xiàn)代數(shù)
    的頭像 發(fā)表于 10-17 08:33 ?3153次閱讀
    Chiplet,改變了芯片

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    會(huì)減半。這一規(guī)律最初由英特爾公司創(chuàng)始人之一戈登·摩爾在1965年提出,至今已成為了計(jì)算機(jī)工業(yè)的基石。(百度到的,不了解的可以自行去了解下) 1、晶體管架構(gòu)從FinFET到CFET F
    發(fā)表于 09-15 14:50

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話(huà)

    。那該如何延續(xù)摩爾神話(huà)呢? 工藝創(chuàng)新將是其途徑之一,芯片中的晶體管結(jié)構(gòu)正沿著摩爾定律指出的方向一代代演進(jìn),本段加速半導(dǎo)體的微型化和進(jìn)一步集成,以滿(mǎn)足AI技術(shù)及高性能計(jì)算飛速發(fā)展的需求。
    發(fā)表于 09-06 10:37

    淺談3D封裝與CoWoS封裝

    自戈登·摩爾1965年提出晶體管數(shù)量每18-24個(gè)月翻倍的預(yù)言以來(lái),摩爾定律已持續(xù)推動(dòng)半導(dǎo)體技術(shù)跨越半個(gè)世紀(jì),從CPU、GPU到專(zhuān)用加速器均
    的頭像 發(fā)表于 08-21 10:48 ?1876次閱讀
    淺談3D封裝與CoWoS封裝

    當(dāng)摩爾定律 “踩剎車(chē)” ,三星 、AP、普迪飛共話(huà)半導(dǎo)體制造新變革新機(jī)遇

    ,揭示行業(yè)正處于從“晶體管密度驅(qū)動(dòng)”向“系統(tǒng)級(jí)創(chuàng)新”轉(zhuǎn)型的關(guān)鍵節(jié)點(diǎn)。隨著摩爾定律放緩、供應(yīng)鏈分散化政策推進(jìn),一場(chǎng)融合制造技術(shù)革新與供應(yīng)鏈數(shù)字化的產(chǎn)業(yè)變革正在上演。
    的頭像 發(fā)表于 08-19 13:48 ?1351次閱讀
    當(dāng)<b class='flag-5'>摩爾定律</b> “踩剎車(chē)” ,三星 、AP、普迪飛共話(huà)半導(dǎo)體制造新變革新機(jī)遇

    東京大學(xué)開(kāi)發(fā)氧化銦(InGaOx)新型晶體管,延續(xù)摩爾定律提供新思路

    據(jù)報(bào)道,東京大學(xué)的研究團(tuán)隊(duì)近日成功開(kāi)發(fā)出一種基于摻鎵氧化銦(InGaOx)晶體材料的新型晶體管。這一創(chuàng)新在微電子技術(shù)領(lǐng)域引起了廣泛關(guān)注,標(biāo)志著微電子器件性能提升的重要突破。該研究團(tuán)隊(duì)的環(huán)繞式金屬
    的頭像 發(fā)表于 07-02 09:52 ?965次閱讀
    東京大學(xué)開(kāi)發(fā)氧化銦(InGaOx)新型<b class='flag-5'>晶體管</b>,延續(xù)<b class='flag-5'>摩爾定律</b>提供新思路

    下一代高速芯片晶體管解制造問(wèn)題解決了!

    ,10埃)開(kāi)始一直使用到A7代。 從這些外壁叉片晶體管的量產(chǎn)中獲得的知識(shí)可能有助于下一代互補(bǔ)場(chǎng)效應(yīng)晶體管(CFET)的生產(chǎn)。 目前,領(lǐng)先的芯片制造商——英特爾、臺(tái)積電和三星——正在利用其 18A、N2
    發(fā)表于 06-20 10:40

    鰭式場(chǎng)效應(yīng)晶體管的原理和優(yōu)勢(shì)

    自半導(dǎo)體晶體管問(wèn)世以來(lái),集成電路技術(shù)便在摩爾定律的指引下迅猛發(fā)展。摩爾定律預(yù)言,單位面積上的晶體管數(shù)量每?jī)赡攴环?,而這一進(jìn)步在過(guò)去幾十年里得到了充分驗(yàn)證。
    的頭像 發(fā)表于 06-03 18:24 ?1908次閱讀
    鰭式場(chǎng)效應(yīng)<b class='flag-5'>晶體管</b>的原理和優(yōu)勢(shì)

    低功耗熱發(fā)射極晶體管的工作原理與制備方法

    集成電路是現(xiàn)代信息技術(shù)的基石,而晶體管則是集成電路的基本單元。沿著摩爾定律發(fā)展,現(xiàn)代集成電路的集成度不斷提升,目前單個(gè)芯片上已經(jīng)可以集成數(shù)百億個(gè)晶體管。
    的頭像 發(fā)表于 05-22 16:06 ?1328次閱讀
    低功耗熱發(fā)射極<b class='flag-5'>晶體管</b>的工作原理與制備方法

    跨越摩爾定律,新思科技掩膜方案憑何改寫(xiě)3nm以下芯片游戲規(guī)則

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃山明)在半導(dǎo)體行業(yè)邁向3nm及以下節(jié)點(diǎn)的今天,光刻工藝的精度與效率已成為決定芯片性能與成本的核心要素。光刻掩模作為光刻技術(shù)的“底片”,其設(shè)計(jì)質(zhì)量直接決定了晶體管結(jié)構(gòu)的精準(zhǔn)度
    的頭像 發(fā)表于 05-16 09:36 ?5904次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫(xiě)3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎(jiǎng)作品,來(lái)自上海科技大學(xué)劉賾源的投稿。著名的摩爾定律中指出,集成電路每過(guò)一定時(shí)間就會(huì)性能翻倍,成本減半。那么電力電子當(dāng)中是否也存在著摩爾定律呢?1965年,
    的頭像 發(fā)表于 05-10 08:32 ?884次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    玻璃基板在芯片封裝中的應(yīng)用

    自集成電路誕生以來(lái),摩爾定律一直是其發(fā)展的核心驅(qū)動(dòng)力。根據(jù)摩爾定律,集成電路單位面積上的晶體管數(shù)量每18到24個(gè)月翻一番,性能也隨之提升。然而,隨著晶體管尺寸的不斷縮小,制造
    的頭像 發(fā)表于 04-23 11:53 ?3132次閱讀
    玻璃基板在芯片封裝中的應(yīng)用