91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

單片機(jī)硬件設(shè)計(jì)原則:抗干擾常用的幾個(gè)方法

GReq_mcu168 ? 來源:玩轉(zhuǎn)單片機(jī) ? 作者:玩轉(zhuǎn)單片機(jī) ? 2021-01-15 15:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1

元器件的布局方面,應(yīng)該把相互有關(guān)的元件盡量放得靠近一些,例如,時(shí)鐘發(fā)生器、晶振、CPU時(shí)鐘輸入端都易產(chǎn)生噪聲,在放置的時(shí)候應(yīng)把它們靠近些。 對(duì)于那些易產(chǎn)生噪聲的器件、小電流電路、大電流電路開關(guān)電路等,應(yīng)盡量使其遠(yuǎn)離單片機(jī)的邏輯控制電路和存儲(chǔ)電路(ROM、RAM),如果可能的話,可以將這些電路另外制成電路板,這樣有利于抗干擾,提高電路工作的可靠性。

2

盡量在關(guān)鍵元件,如ROM、RAM等芯片旁邊安裝去耦電容。實(shí)際上,印制電路板走線、引腳連線和接線等都可能含有較大的電感效應(yīng)。大的電感可能會(huì)在Vcc走線上引起嚴(yán)重的開關(guān)噪聲尖峰。 防止Vcc走線上開關(guān)噪聲尖峰的方法,是在VCC與電源地之間安放一個(gè)0.1uF的電子去耦電容。如果電路板上使用的是表面貼裝元件,可以用片狀電容直接緊靠著元件,在Vcc引腳上固定。是使用瓷片電容,這是因?yàn)檫@種電容具有較低的靜電損耗(ESL)和高頻阻抗,另外這種電容溫度和時(shí)間上的介質(zhì)穩(wěn)定性也很不錯(cuò)。盡量不要使用鉭電容,因?yàn)樵诟哳l下它的阻抗較高。

在安放去耦電容時(shí)需要注意以下幾點(diǎn):

在印制電路板的電源輸入端跨接100uF左右的電解電容,如果體積允許的話,電容量大一些則更好。

原則上每個(gè)集成電路芯片的旁邊都需要放置一個(gè)0.01uF的瓷片電容,如果電路板的空隙太小而放置不下時(shí),可以每10個(gè)芯片左右放置一個(gè)1~10的鉭電容。

對(duì)于抗干擾能力弱、關(guān)斷時(shí)電流變化大的元件和RAM、ROM等存儲(chǔ)元件,應(yīng)該在電源線(Vcc)和地線之間接入去耦電容。

電容的引線不要太長(zhǎng),特別是高頻旁路電容不能帶引線。

3

在單片機(jī)控制系統(tǒng)中,地線的種類有很多,有系統(tǒng)地、屏蔽地、邏輯地、模擬地等,地線是否布局合理,將決定電路板的抗干擾能力。在設(shè)計(jì)地線和接地點(diǎn)的時(shí)候,應(yīng)該考慮以下問題:

邏輯地和模擬地要分開布線,不能合用,將它們各自的地線分別與相應(yīng)的電源地線相連。在設(shè)計(jì)時(shí),模擬地線應(yīng)盡量加粗,而且盡量加大引出端的接地面積。一般來講,對(duì)于輸入輸出的模擬信號(hào),與單片機(jī)電路之間通過光耦進(jìn)行隔離。

在設(shè)計(jì)邏輯電路的印制電路版時(shí),其地線應(yīng)構(gòu)成閉環(huán)形式,提高電路的抗干擾能力。

地線應(yīng)盡量的粗。如果地線很細(xì)的話,則地線電阻將會(huì)較大,造成接地電位隨電流的變化而變化,致使信號(hào)電平不穩(wěn),導(dǎo)致電路的抗干擾能力下降。在布線空間允許的情況下,要保證主要地線的寬度至少在2~3mm以上,元件引腳上的接地線應(yīng)該在1.5mm左右。

要注意接地點(diǎn)的選擇。當(dāng)電路板上信號(hào)頻率低于1MHz時(shí),由于布線和元件之間的電磁感應(yīng)影響很小,而接地電路形成的環(huán)流對(duì)干擾的影響較大,所以要采用一點(diǎn)接地,使其不形成回路。當(dāng)電路板上信號(hào)頻率高于10MHz時(shí),由于布線的電感效應(yīng)明顯,地線阻抗變得很大,此時(shí)接地電路形成的環(huán)流就不再是主要的問題了。所以應(yīng)采用多點(diǎn)接地,盡量降低地線阻抗。

電源線的布置除了要根據(jù)電流的大小盡量加粗走線寬度外,在布線時(shí)還應(yīng)使電源線、地線的走線方向與數(shù)據(jù)線的走線方身一致在布線工作的,用地線將電路板的底層沒有走線的地方鋪滿,這些方法都有助于增強(qiáng)電路的抗干擾能力。

數(shù)據(jù)線的寬度應(yīng)盡可能地寬,以減小阻抗。數(shù)據(jù)線的寬度至少不小于0.3mm(12mil),如果采用0.46~0.5mm(18mil~20mil)則更為理想。

由于電路板的一個(gè)過孔會(huì)帶來大約10pF的電容效應(yīng),這對(duì)于高頻電路,將會(huì)引入太多的干擾,所以在布線的時(shí)候,應(yīng)盡可能地減少過孔的數(shù)量。再有,過多的過孔也會(huì)造成電路板的機(jī)械強(qiáng)度降低。

一個(gè)單片機(jī)應(yīng)用系統(tǒng)的硬件電路設(shè)計(jì)包含兩部分內(nèi)容:一是系統(tǒng)擴(kuò)展,即單片機(jī)內(nèi)部的功能單元,如ROM、RAM、I/O、定時(shí)器/計(jì)數(shù)器、中斷系統(tǒng)等不能滿足應(yīng)用系統(tǒng)的要求時(shí),必須在片外進(jìn)行擴(kuò)展,選擇適當(dāng)?shù)男酒?,設(shè)計(jì)相應(yīng)的電路。二是系統(tǒng)的配置,即按照系統(tǒng)功能要求配置外圍設(shè)備,如鍵盤、顯示器、打印機(jī)、A/D、D/A轉(zhuǎn)換器等,要設(shè)計(jì)合適的接口電路。

系統(tǒng)的擴(kuò)展和配置應(yīng)遵循以下原則:

盡可能選擇典型電路,并符合單片機(jī)常規(guī)用法。為硬件系統(tǒng)的標(biāo)準(zhǔn)化、模塊化打下良好的基礎(chǔ)。

系統(tǒng)擴(kuò)展與外圍設(shè)備的配置水平應(yīng)充分滿足應(yīng)用系統(tǒng)的功能要求,并留有適當(dāng)余地,以便進(jìn)行二次開發(fā)。

硬件結(jié)構(gòu)應(yīng)結(jié)合應(yīng)用軟件方案一并考慮。硬件結(jié)構(gòu)與軟件方案會(huì)產(chǎn)生相互影響,考慮的原則是:軟件能實(shí)現(xiàn)的功能盡可能由軟件實(shí)現(xiàn),以簡(jiǎn)化硬件結(jié)構(gòu)。但必須注意,由軟件實(shí)現(xiàn)的硬件功能,一般響應(yīng)時(shí)間比硬件實(shí)現(xiàn)長(zhǎng),且占用CPU時(shí)間。

系統(tǒng)中的相關(guān)器件要盡可能做到性能匹配。如選用CMOS芯片單片機(jī)構(gòu)成低功耗系統(tǒng)時(shí),系統(tǒng)中所有芯片都應(yīng)盡可能選擇低功耗產(chǎn)品。

可靠性及抗干擾設(shè)計(jì)是硬件設(shè)計(jì)必不可少的一部分,它包括芯片、器件選擇、去耦濾波、印刷電路板布線、通道隔離等。

單片機(jī)外圍電路較多時(shí),必須考慮其驅(qū)動(dòng)能力。驅(qū)動(dòng)能力不足時(shí),系統(tǒng)工作不可靠,可通過增設(shè)線驅(qū)動(dòng)器增強(qiáng)驅(qū)動(dòng)能力或減少芯片功耗來降低總線負(fù)載。

盡量朝“單片”方向設(shè)計(jì)硬件系統(tǒng)。系統(tǒng)器件越多,器件之間相互干擾也越強(qiáng),功耗也增大,也不可避免地降低了系統(tǒng)的穩(wěn)定性。隨著單片機(jī)片內(nèi)集成的功能越來越強(qiáng),真正的片上系統(tǒng)SoC已經(jīng)可以實(shí)現(xiàn),如ST公司 的μPSD32××系列產(chǎn)品在一塊芯片上集成了80C32核、大容量FLASH存儲(chǔ)器、SRAM、A/D、I/O、兩個(gè)串口、看門狗、上電復(fù)位電路等等。

單片機(jī)系統(tǒng)硬件抗干擾常用方法實(shí)踐:

影響單片機(jī)系統(tǒng)可靠安全運(yùn)行的主要因素主要來自系統(tǒng)內(nèi)部和外部的各種電氣干擾,并受系統(tǒng)結(jié)構(gòu)設(shè)計(jì)、元器件選擇、安裝、制造工藝影響。這些都構(gòu)成單片機(jī)系統(tǒng)的干擾因素,常會(huì)導(dǎo)致單片機(jī)系統(tǒng)運(yùn)行失常,輕則影響產(chǎn)品質(zhì)量和產(chǎn)量,重則會(huì)導(dǎo)致事故,造成重大經(jīng)濟(jì)損失。

形成干擾的基本要素有三個(gè):

干擾源。指產(chǎn)生干擾的元件、設(shè)備或信號(hào),用數(shù)學(xué)語言描述如下:du/dt, di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機(jī)、高頻時(shí)鐘等都可能成為干擾源。

傳播路徑。指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳播路徑是通過導(dǎo)線的傳導(dǎo)和空間的輻射。

敏感器件。指容易被干擾的對(duì)象。如:A/D、D/A變換器,單片機(jī),數(shù)字IC,弱信號(hào)放大器等。干擾的分類干擾的分類有好多種,通??梢园凑赵肼暜a(chǎn)生的原因、傳導(dǎo)方式、波形特性等等進(jìn)行不同的分類。按產(chǎn)生的原因分:可分為放電噪聲音、高頻振蕩噪聲、浪涌噪聲。按傳導(dǎo)方式分:可分為共模噪聲和串模噪聲。按波形分:可分為持續(xù)正弦波、脈沖電壓、脈沖序列等等。

干擾的耦合方式:

干擾的耦合方式干擾源產(chǎn)生的干擾信號(hào)是通過一定的耦合通道才對(duì)測(cè)控系統(tǒng)產(chǎn)生作用的。因此,有必要看看干擾源和被干擾對(duì)象之間的傳遞方式。干擾的耦合方式,無非是通過導(dǎo)線、空間、公共線等等,細(xì)分下來,主要有以下幾種:

直接耦合:這是直接的方式,也是系統(tǒng)中存在普遍的一種方式。比如干擾信號(hào)通過電源線侵入系統(tǒng)。

公共阻抗耦合:這也是常見的耦合方式,這種形式常常發(fā)生在兩個(gè)電路電流有共同通路的情況。為了防止這種耦合,通常在電路設(shè)計(jì)上就要考慮。使干擾源和被干擾對(duì)象間沒有公共阻抗。

電容耦合:又稱電場(chǎng)耦合或靜電耦合。是由于分布電容的存在而產(chǎn)生的耦合。

電磁感應(yīng)耦合:又稱磁場(chǎng)耦合。是由于分布電磁感應(yīng)而產(chǎn)生的耦合。

漏電耦合:這種耦合是純電阻性的,在絕緣不好時(shí)就會(huì)發(fā)生。

采取的抗干擾主要手段:

常用硬件抗干擾技術(shù)針對(duì)形成干擾的三要素,采取的抗干擾主要有以下手段:

1

i

1

抑制干擾源抑制干擾源就是盡可能的減小干擾源的du/dt,di/dt。這是抗干擾設(shè)計(jì)中先考慮和重要的原則,常常會(huì)起到事半功倍的效果。減小干擾源的du/dt主要是通過在干擾源兩端并聯(lián)電容來實(shí)現(xiàn)。減小干擾源的di/dt則是在干擾源回路串聯(lián)電感或電阻以及增加續(xù)流二極管來實(shí)現(xiàn)。抑制干擾源的常用措施如下:

繼電器線圈增加續(xù)流二極管,消除斷開線圈時(shí)產(chǎn)生的反電動(dòng)勢(shì)干擾。僅加續(xù)流二極管會(huì)使繼電器的斷開時(shí)間滯后,增加穩(wěn)壓二極管后繼電器在單位時(shí)間內(nèi)可動(dòng)作更多的次數(shù)。

在繼電器接點(diǎn)兩端并接火花抑制電路(一般是RC串聯(lián)電路,電阻一般選幾K 到幾十K,電容選0.01uF),減小電火花影響。

給電機(jī)加濾波電路,注意電容、電感引線要盡量短。

電路板上每個(gè)IC要并接一個(gè)0.01μF~0.1μF高頻電容,以減小IC對(duì)電源的影響。注意高頻電容的布線,連線應(yīng)靠近電源端并盡量粗短,否則,等于增大了電容的等效串聯(lián)電阻,會(huì)影響濾波效果。

布線時(shí)避免90度折線,減少高頻噪聲發(fā)射。

可控硅兩端并接RC抑制電路,減小可控硅產(chǎn)生的噪聲(這個(gè)噪聲嚴(yán)重時(shí)可能會(huì)把可控硅擊穿的)。

1

ii

1

切斷干擾傳播路徑按干擾的傳播路徑可分為傳導(dǎo)干擾和輻射干擾兩類。所謂傳導(dǎo)干擾是指通過導(dǎo)線傳播到敏感器件的干擾。高頻干擾噪聲和有用信號(hào)的頻帶不同,可以通過在導(dǎo)線上增加濾波器的方法切斷高頻干擾噪聲的傳播,有時(shí)也可加隔離光耦來解決。電源噪聲的危害,要特別注意處理。所謂輻射干擾是指通過空間輻射傳播到敏感器件的干擾。一般的解決方法是增加干擾源與敏感器件的距離,用地線把它們隔離和在敏感器件上加蔽罩。切斷干擾傳播路徑的常用措施如下:

充分考慮電源對(duì)單片機(jī)的影響。電源做得好,整個(gè)電路的抗干擾就解決了一大半。許多單片機(jī)對(duì)電源噪聲很敏感,要給單片機(jī)電源加濾波電路或穩(wěn)壓器,以減小電源噪聲對(duì)單片機(jī)的干擾。比如,可以利用磁珠和電容組成π形濾波電路,當(dāng)然條件要求不高時(shí)也可用 100Ω電阻代替磁珠。

如果單片機(jī)的I/O口用來控制電機(jī)等噪聲器件,在I/O口與噪聲源之間應(yīng)加隔離(增加π形濾波電路)。

注意晶振布線。晶振與單片機(jī)引腳盡量靠近,用地線把時(shí)鐘區(qū)隔離起來,晶振外殼接地并固定。

電路板合理分區(qū),如強(qiáng)、弱信號(hào),數(shù)字、模擬信號(hào)。盡可能把干擾源(如電機(jī)、繼電器)與敏感元件(如單片機(jī))遠(yuǎn)離。

用地線把數(shù)字區(qū)與模擬區(qū)隔離。數(shù)字地與模擬地要分離,在一點(diǎn)接于電源地。A/D、D/A芯片布線也以此為原則。

單片機(jī)和大功率器件的地線要單獨(dú)接地,以減小相互干擾。大功率器件盡可能放在電路板邊緣。

在單片機(jī)I/O口、電源線、電路板連接線等關(guān)鍵地方使用抗干擾元件如磁珠、磁環(huán)、電源濾波器、屏蔽罩,可顯著提高電路的抗干擾性能。

1

iii

1

提高敏感器件的抗干擾性能提高敏感器件的抗干擾性能是指從敏感器件這邊考慮盡量減少對(duì)干擾噪聲的拾取,以及從不正常狀態(tài)盡快恢復(fù)的方法。提高敏感器件抗干擾性能的常用措施如下:

布線時(shí)盡量減少回路環(huán)的面積,以降低感應(yīng)噪聲。

布線時(shí),電源線和地線要盡量粗。除減小壓降外,更重要的是降低耦合噪聲。

對(duì)于單片機(jī)閑置的I/O口,不要懸空,要接地或接電源。其它IC的閑置端在不改變系統(tǒng)邏輯的情況下接地或接電源。

對(duì)單片機(jī)使用電源監(jiān)控及看門狗電路,如:IMP809,IMP706,IMP813, X5043,X5045等,可大幅度提高整個(gè)電路的抗干擾性能。

在速度能滿足要求的前提下,盡量降低單片機(jī)的晶振和選用低速數(shù)字電路。

IC器件盡量直接焊在電路板上,少用IC座。

1

iv

1

其它常用抗干擾措施交流端用電感電容濾波:去掉高頻低頻干擾脈沖。變壓器雙隔離措施:變壓器初級(jí)輸入端串接電容,初、次級(jí)線圈間屏蔽層與初級(jí)間電容中心接點(diǎn)接大地,次級(jí)外屏蔽層接印制板地,這是硬件抗干擾的關(guān)鍵手段。次級(jí)加低通濾波器:吸收變壓器產(chǎn)生的浪涌電壓。采用集成式直流穩(wěn)壓電源:因?yàn)橛羞^流、過壓、過熱等保護(hù)。I/O口采用光電、磁電、繼電器隔離,同時(shí)去掉公共地。通訊線用雙絞線:排除平行互感。 防雷電用光纖隔離為有效。A/D轉(zhuǎn)換用隔離放大器或采用現(xiàn)場(chǎng)轉(zhuǎn)換:減少誤差。外殼接大地:解決人身安全及防外界電磁場(chǎng)干擾。加復(fù)位電壓檢測(cè)電路。防止復(fù)位不充分CPU就工作,尤其有EEPROM的器件,復(fù)位不充分會(huì)改變EEPROM的內(nèi)容。

印制板工藝抗干擾:

電源線加粗,合理走線、接地,三總線分開以減少互感振蕩。

CPU、RAM、ROM等主芯片,VCC和GND之間接電解電容及瓷片電容,去掉高、低頻干擾信號(hào)。

獨(dú)立系統(tǒng)結(jié)構(gòu),減少接插件與連線,提高可靠性,減少故障率。

集成塊與插座接觸可靠,用雙簧插座,集成塊直接焊在印制板上,防止器件接觸不良故障。

有條件采用四層以上印制板,中間兩層為電源及地。

責(zé)任編輯:xj

原文標(biāo)題:?jiǎn)纹瑱C(jī)硬件設(shè)計(jì)原則:抗干擾常用方法

文章出處:【微信公眾號(hào):玩轉(zhuǎn)單片機(jī)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 單片機(jī)
    +關(guān)注

    關(guān)注

    6076

    文章

    45501

    瀏覽量

    670827
  • 元器件
    +關(guān)注

    關(guān)注

    113

    文章

    5007

    瀏覽量

    99771
  • 硬件設(shè)計(jì)
    +關(guān)注

    關(guān)注

    18

    文章

    459

    瀏覽量

    45630

原文標(biāo)題:?jiǎn)纹瑱C(jī)硬件設(shè)計(jì)原則:抗干擾常用方法

文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    單片機(jī)抗干擾技術(shù)的常用方法

    單片機(jī)系統(tǒng)硬件抗干擾常用方法: 影響單片機(jī)系統(tǒng)可靠安全運(yùn)行的主要因素主要來自系統(tǒng)內(nèi)部和外部的
    發(fā)表于 01-14 06:17

    如何測(cè)試單片機(jī)MCU系統(tǒng)的可靠性

    的抗靜電ESD能力;使用突波雜訊模擬器進(jìn)行快速脈沖抗干擾EFT測(cè)試等等。 還可以模擬人為使用中,可能發(fā)生的破壞情況。例如用人體或者衣服織物故意摩擦單片機(jī)系統(tǒng)的接觸端口,由此測(cè)試抗靜電的能力。用大功率電鉆靠近單片機(jī)系統(tǒng)工作,由此測(cè)
    發(fā)表于 01-08 07:50

    請(qǐng)問單片機(jī)常見的硬件抗干擾技術(shù)有哪些?

    形成干擾的基本要素有哪些? 單片機(jī)常見的硬件抗干擾技術(shù)有哪些?
    發(fā)表于 01-07 07:15

    單片機(jī)系統(tǒng)設(shè)計(jì)方法

    設(shè)計(jì)者應(yīng)從軟硬兩方面消除.結(jié)合各種抵抗干擾方法互相補(bǔ)充和完善.才能確保系統(tǒng)可靠、安全、正確地運(yùn)行。單片機(jī)系統(tǒng)被干擾后會(huì)集中表現(xiàn)在幾個(gè)方面:
    發(fā)表于 01-06 06:23

    幾個(gè)單片機(jī)技巧如果不了解,真的很難再進(jìn)階

    功能模塊的操作上。所以如果對(duì)這些特性不了解,那么調(diào)試起來問題就會(huì)很多,反而導(dǎo)致執(zhí)行效率低于匯編語言。如何解決單片機(jī)抗干擾性問題? 防止干擾最有效的方法是去除
    發(fā)表于 01-05 07:22

    單片機(jī)系統(tǒng)進(jìn)行擴(kuò)展時(shí)需要遵循的原則有哪些

    。 4、系統(tǒng)中的相關(guān)器件要盡可能做到機(jī)能匹配。如選用CMOS芯片單片機(jī)構(gòu)成低功耗系統(tǒng)時(shí),系統(tǒng)中所有芯片都應(yīng)盡可能選擇低功耗產(chǎn)品。 5、可靠性及抗干擾設(shè)計(jì)是硬件設(shè)計(jì)必不可少的一部門,它包括芯片、器件
    發(fā)表于 12-09 07:56

    單片機(jī)硬件設(shè)計(jì)原則,抗干擾常用方法

    、SRAM、A/D、I/O、兩個(gè)串口、看門狗、上電復(fù)位電路等等。 單片機(jī)系統(tǒng)硬件抗干擾常用方法實(shí)踐 影響
    發(fā)表于 12-09 06:30

    單片機(jī)系統(tǒng)硬件的調(diào)試方法

    單片機(jī)的系統(tǒng)硬件調(diào)試,通常有靜態(tài)調(diào)試和動(dòng)態(tài)調(diào)試兩種不同,前者是通過目測(cè)、萬能表測(cè)試、加電檢查、聯(lián)機(jī)檢查的方法,在加電于樣機(jī)之前.對(duì)樣機(jī)的型號(hào)規(guī)格,以及安裝要求等進(jìn)行核對(duì),同時(shí)檢查 電源 系統(tǒng).防止
    發(fā)表于 12-03 06:10

    如何巧妙甚至避免單片機(jī)干擾問題

    在電子設(shè)計(jì)中,干擾的存在一直是工程師最頭痛的,干擾會(huì)導(dǎo)致電路發(fā)生異常,重則導(dǎo)致產(chǎn)品無法正常使用,因此,必須要巧妙甚至避免干擾問題,是許多工程師的重中之重,今天本文將談?wù)?b class='flag-5'>單片機(jī)如何避免。
    發(fā)表于 11-26 06:48

    提高單片機(jī)抗干擾能力的十個(gè)細(xì)節(jié)

    ,如采用屏蔽線、雙膠線等; 采用信號(hào)隔離措施; 合理接地,由于數(shù)字信號(hào)在電平轉(zhuǎn)換過程中形成公共阻抗干擾,選擇合適的接地點(diǎn)可以有效抑制地線噪聲。 6、硬件監(jiān)控電路在單片機(jī)系統(tǒng)中,為了保證系統(tǒng)可靠、穩(wěn)定地
    發(fā)表于 11-25 06:12

    為了減少電磁干擾,裝置在硬件設(shè)計(jì)時(shí)應(yīng)該遵循哪些原則?

    流程,具體原則如下: 一、元器件選型:優(yōu)先選用抗干擾性能優(yōu)異的器件 元器件是硬件抗干擾的 “第一道防線”,需從干擾敏感性、噪聲抑制能力、穩(wěn)定
    的頭像 發(fā)表于 09-19 15:41 ?913次閱讀

    什么單片機(jī)比較耐用

    ? ? ? ? 在工業(yè)控制、戶外設(shè)備、醫(yī)療儀器等場(chǎng)景中,單片機(jī)的耐用性直接決定了設(shè)備的穩(wěn)定運(yùn)行與維護(hù)成本。耐用的單片機(jī)通常具備寬溫工作范圍、強(qiáng)抗干擾能力、穩(wěn)定的電源適應(yīng)性和長(zhǎng)壽命的硬件
    的頭像 發(fā)表于 07-31 13:48 ?791次閱讀

    怎么測(cè)單片機(jī)系統(tǒng)頻率

    單片機(jī)系統(tǒng)頻率是指單片機(jī)工作時(shí)的時(shí)鐘頻率,它直接影響單片機(jī)的運(yùn)行速度和處理能力,準(zhǔn)確測(cè)量系統(tǒng)頻率對(duì)單片機(jī)應(yīng)用開發(fā)、程序調(diào)試和性能優(yōu)化具有重要意義。測(cè)量
    的頭像 發(fā)表于 07-25 11:39 ?822次閱讀

    干貨|抗干擾天線的性能怎么測(cè)試?

    幾個(gè)章節(jié)我們介紹了衛(wèi)星導(dǎo)航抗干擾天線的選型、抗干擾天線能不能同時(shí)做RTK差分的內(nèi)容。抗干擾天線選型指南,如何選擇滿足自己需求的抗干擾天線為
    的頭像 發(fā)表于 05-14 11:23 ?2643次閱讀
    干貨|<b class='flag-5'>抗干擾</b>天線的性能怎么測(cè)試?

    晶振受到電磁干擾對(duì)單片機(jī)的影響

    單片機(jī)可以正常運(yùn)行的一個(gè)因素就是晶振的穩(wěn)定性。在工作過程中,晶振可能會(huì)受到電磁干擾的影響,導(dǎo)致單片機(jī)發(fā)生故障,甚至出現(xiàn)死機(jī)的情況。
    的頭像 發(fā)表于 03-20 18:01 ?1189次閱讀