91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設計中跨分割的處理

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-02-12 10:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB設計過程中,電源平面的分割或者是地平面的分割,會導致平面的不完整,這樣信號走線的時候,它的參考平面就會出現(xiàn)從一個電源面跨接到另一個電源面,這種現(xiàn)象我們就叫做信號跨分割。

跨分割現(xiàn)象示意圖

跨分割,對于低速信號可能沒有什么關系,但是在高速數(shù)字信號系統(tǒng)中,高速信號是以參考平面作為返回路徑,就是回流路徑。當參考平面不完整的時候,會出現(xiàn)如下不良影響:

a.會導致走線的的阻抗不連續(xù);

b.容易使信號之間發(fā)生串擾;

c.會引發(fā)信號之間的反射;

d.增大電流的環(huán)路面積、加大環(huán)路電感,使輸出的波形容易振蕩;

e.增加向空間的輻射干擾,同時容易受到空間磁場的影響;

f.加大與板上的其它電路產(chǎn)生磁場耦合的可能性;

g.環(huán)路電感上的高頻壓降構成共模輻射源,并通過外接電纜產(chǎn)生共模輻射。

因此,PCB布線要盡可能靠近一個平面,并避免跨分割。若必須跨分割或者無法靠近電源地平面,這些情況僅允許在低速信號線中存在。

PCB設計中跨分割的處理

如果在PCB設計中不可避免的出現(xiàn)了跨分割,又該如何處理呢?這種情況下,需要對分割進行縫補,為信號提供較短的回流通路,常見的處理方式有添加縫補電容和跨線橋接。

1.縫補電容(Stiching Capacitor)

通常在信號跨分割處擺放一個0402或者0603封裝的瓷片電容,電容的容值在0.01uF或者是0.1 uF,如果空間允許,可以多添加幾個這樣的電容;同時盡量保證信號線在縫補電容 200mil 范圍內(nèi),距離越小越好;而電容兩端的網(wǎng)絡分別對應信號穿過的參考平面的網(wǎng)絡,見下圖中電容兩端連接的網(wǎng)絡,兩種顏色高亮的兩種不同網(wǎng)絡:

pIYBAGAIuWWAQQ3YAAhkI6L8pxA744.png

2.跨線橋接

常見的就是在信號層對跨分割的信號“包地處理”,也可能包的是其他網(wǎng)絡的信號線,這個個“包地”線盡量粗,這種處理方式,參考下圖。

知識擴展:高速信號布線技巧

1. 多層布線

高速信號布線電路往往集成度較高,布線密度大,采用多層板既是布線所必須的,也是降低干擾的有效手段。合理選擇層數(shù)能大幅度降低印板尺寸,能充分利用中間層來設置屏蔽,能更好地實現(xiàn)就近接地,能有效地降低寄生電感,能有效縮短信號的傳輸長度,能大幅度地降低信號間的交叉干擾等。

2. 引線彎折越少越好

高速電路器件管腳間的引線彎折越少越好。高速信號布線電路布線的引線最好采用全直線,需要轉(zhuǎn)折,可用45°折線或圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高鋼箔的固著強度,而在高速電路中,滿足這一要求卻可以減少高速信號對外的發(fā)射和相互間的耦合,減少信號的輻射和反射。

3. 引線越短越好

高速信號布線電路器件管腳間的引線越短越好。引線越長,帶來的分布電感和分布電容值越大,對系統(tǒng)的高頻信號的通過產(chǎn)生很多的影響,同時也會改變電路的特性阻抗,導致系統(tǒng)發(fā)生反射、振蕩等。

4. 引線層間交替越少越好

高速電路器件管腳間的引線層間交替越少越好。所謂“引線的層間交替越少越好”,是指元件連接過程中所用的過孔越少越好。據(jù)測,一個過孔可帶來約0.5pf的分布電容,導致電路的延時明顯增加,減少過孔數(shù)能顯著提高速度。

5. 注意平行交叉干擾

高速信號布線要注意信號線近距離平行走線所引入的“交叉干擾”,若無法避免平行分布,可在平行信號線的反面布置大面積“地”來大幅度減少干擾。

6. 避免分枝和樹樁

高速信號布線應盡量避免分枝或者形成樹樁(Stub)。樹樁對阻抗有很大影響,可以導致信號的反射和過沖,所以我們通常在設計時應避免樹樁和分枝。采用菊花鏈的方式布線,將對信號的影響降低。

pIYBAGAIueWAJFdBAAAURf3ktZw295.jpg

7. 信號線盡量走在內(nèi)層

高頻信號線走在表層容易產(chǎn)生較大的電磁輻射,也容易受到外界電磁輻射或者因素的干擾。將高頻信號線布線在電源和地線之間,通過電源和底層對電磁波的吸收,所產(chǎn)生的輻射將減少很多。

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4404

    文章

    23878

    瀏覽量

    424269
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    淺談晶振在PCB設計的要點

    在電路設計,系統(tǒng)晶振時鐘頻率很高,干擾諧波出來的能量也強,諧波除了會從輸入與輸出兩條線導出來外,也會從空間輻射出來,這也導致在PCB設計對晶振的布局要求嚴格,如果出錯會很容易造成很強的雜散輻射問題,并且很難通過其他方法來解決
    的頭像 發(fā)表于 12-18 17:28 ?709次閱讀
    淺談晶振在<b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>的要點

    PCB設計與打樣的6大核心區(qū)別,看完少走3個月彎路!

    )是電子產(chǎn)品開發(fā)兩個緊密相關但目的和流程不同的環(huán)節(jié),主要區(qū)別體現(xiàn)在目標、流程、側重點、成本與時間等方面,具體如下: ? PCB設計和打樣之間的區(qū)別 1. 目標不同 PCB設計: 核心目標是將電路
    的頭像 發(fā)表于 11-26 09:17 ?577次閱讀
    <b class='flag-5'>PCB設計</b>與打樣的6大核心區(qū)別,看完少走3個月彎路!

    從入門到精通:PCB設計必須遵守的5大核心原則

    一站式PCBA加工廠家今天為大家講講PCB設計需要遵守的原則有哪些?PCB設計必須遵守的原則。在PCB設計,為確保電路性能、可靠性和可制造性,需嚴格遵守以下核心原則: ?
    的頭像 發(fā)表于 11-13 09:21 ?859次閱讀

    PCB設計單點接地與多點接地的區(qū)別與設計要點

    一站式PCBA加工廠家今天為大家講講PCB設計的單點接地與多點接地有什么區(qū)別?單點接地與多點接地區(qū)別與設計要點。在PCB設計,接地系統(tǒng)的設計是影響電路性能的關鍵因素之一。單點接地和
    的頭像 發(fā)表于 10-10 09:10 ?1997次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>單點接地與多點接地的區(qū)別與設計要點

    手機板 layout 走線分割問題

    的layout,比如手機、筆記本。信號的分割處理已經(jīng)不在是不能分割了。 在這類產(chǎn)品成本是很
    發(fā)表于 09-16 14:56

    上海圖元軟件國產(chǎn)高端PCB設計解決方案

    在當今快速發(fā)展的電子行業(yè),高效、精確的PCB(印刷電路板)設計工具是確保產(chǎn)品競爭力的關鍵。為滿足市場對高性能、多功能PCB設計工具的需求,上海圖元軟件推薦一款專為專業(yè)人士打造的國產(chǎn)高端PCB
    的頭像 發(fā)表于 08-08 11:12 ?4252次閱讀
    上海圖元軟件國產(chǎn)高端<b class='flag-5'>PCB設計</b>解決方案

    PCB設計與工藝規(guī)范

    和后期處理三部分。 一、前期準備 1、明確設計的目標,對選用的器件類型進行甄選,對整體方案進行確認,拿出書面設計方案來; 2、準備器件的原理圖封裝庫和PCB封裝庫。每個元器件都必須要有封裝,如果基礎庫沒有就要從網(wǎng)上另外尋覓,仍
    的頭像 發(fā)表于 08-04 17:22 ?1279次閱讀
    <b class='flag-5'>PCB設計</b>與工藝規(guī)范

    凡億Allegro Skill布線功能-檢查分割

    在進行高速PCB設計的過程,高速信號線需要進行阻抗控制,那么參考平面的完整性對于高速信號的完整性和穩(wěn)定性至關重要。然而,如果僅僅依賴于肉眼去檢查參考平面的完整性,往往容易遺漏一些關鍵的細節(jié),這可
    的頭像 發(fā)表于 06-19 11:50 ?2261次閱讀
    凡億Allegro Skill布線功能-檢查<b class='flag-5'>跨</b><b class='flag-5'>分割</b>

    PCB設計,輕松歸檔,效率倍增!

    ,類似的工作重要且繁瑣,占據(jù)大量的工作時間。如何才能有效解決這種繁瑣的文件管理?我們的xL-BST工具PCB設計一鍵歸檔”功能可以完美解決這一問題,能夠幫助工程師
    的頭像 發(fā)表于 05-26 16:17 ?713次閱讀
    <b class='flag-5'>PCB設計</b>,輕松歸檔,效率倍增!

    原理圖和PCB設計的常見錯誤

    在電子設計領域,原理圖和PCB設計是產(chǎn)品開發(fā)的基石,但設計過程難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設計的常見錯誤,整理成一份實用的速
    的頭像 發(fā)表于 05-15 14:34 ?1197次閱讀

    DDR模塊的PCB設計要點

    在高速PCB設計,DDR模塊是絕對繞不過去的一關。無論你用的是DDR、DDR2還是DDR3,只要設計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機。
    的頭像 發(fā)表于 04-29 13:51 ?2885次閱讀
    DDR模塊的<b class='flag-5'>PCB設計</b>要點

    PCB設計仿真,“縫合電容”我怎么可能不知道

    。 案例1: 相信很多人都遇到走線分割地平面的情況,例如下面的模型所展示的: 大家都知道分割肯定對信號有影響了,那你們能想到的優(yōu)化方案是什么呢!什么,告訴我不
    發(fā)表于 04-28 15:44

    Altium DesignerPCB設計規(guī)則設置

    在使用 Altium Designer 進行PCB設計時,除了電氣間距(Clearance)等基礎規(guī)則外, 導線寬度、阻焊層、內(nèi)電層連接、銅皮敷設等規(guī)則也同樣重要 。這些設置不僅影響布線效率,還決定了成品板的可制造性與可靠性。
    的頭像 發(fā)表于 04-17 13:54 ?8124次閱讀
    Altium Designer<b class='flag-5'>中</b><b class='flag-5'>PCB設計</b>規(guī)則設置

    PCB設計容易遇到的問題

    印制電路板(PCB)設計是電子產(chǎn)品開發(fā)的關鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個PCB設計容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?1140次閱讀

    SMT貼片前必知!PCB設計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設計進行審查和確認需關注哪些問題?SMT貼片加工前的PCB設計審查流程。在SMT貼片加工,
    的頭像 發(fā)表于 04-07 10:02 ?1071次閱讀