91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

BSCANE2模塊是FPGA中的一個(gè)特殊硬核模塊

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2022-02-08 14:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文轉(zhuǎn)載自:Xilinx技術(shù)社區(qū)微信公眾號(hào)

BSCANE2 模塊是 FPGA 中的一個(gè)特殊硬核模塊,是聯(lián)通外部 JTAG 管腳和 FPGA 內(nèi)部用戶邏輯的一個(gè)接口。BSCANE2 的定義和端口描述,可以在對(duì)應(yīng)器件的 Libraries Guide中找到。

比如7系列的定義可以參考 UG768,第4章。

其基本功能介紹,請(qǐng)參考 UG470, 第10章。

在 FPGA 中,JTAG 管腳除了負(fù)責(zé)原始的芯片測(cè)試功能 (IEEE1149.1),還主要用于下載和調(diào)試,比如ILA就是通過 JTAG 接口捕捉內(nèi)部邏輯信號(hào),送回 ISE 或 Vivado,并在界面上直接顯示和控制。BSCANE2 其實(shí)就是實(shí)現(xiàn)這一內(nèi)外溝通的關(guān)鍵核心模塊,這部分實(shí)現(xiàn)對(duì)于用戶來說是透明的。

那么如何利用BSCANE2 模塊,構(gòu)建用戶自己的專用內(nèi)部掃描鏈/功能鏈呢?

本文提供一個(gè)基于7系列的 ISE 版本的參考設(shè)計(jì)。通過 FPGA 的 JTAG 管腳,用戶可以直接控制內(nèi)部的邏輯實(shí)現(xiàn)自定義的功能。

UltraScale/UltraScale+ 的 BSCANE2 模塊用法和7系列基本相同。

設(shè)計(jì)說明:

這是一個(gè)關(guān)于如何使用 BSCANE2 模塊的簡(jiǎn)單實(shí)例?;赬ilinx的開發(fā)板 KC705,該設(shè)計(jì)例化了一個(gè) BSCANE2 模塊,由 USER1 命令控制。通過 JTAG 接口發(fā)送標(biāo)準(zhǔn)和自定義的指令,可以實(shí)現(xiàn):

1. 從運(yùn)行的設(shè)計(jì)中讀取32位的用戶ID;

2. 從 JTAG 接口輸入控制 LED燈顯示的字符串;

3. 從 JTAG 口向 BRAM 寫入32位數(shù)據(jù);

4. 從 BRAM 讀出32位數(shù)據(jù);

5. 向 BRAM 中一次寫入1024 bits(可用于 EDK 設(shè)計(jì)中 bootloader 的修改,升級(jí)等)。

指令定義:

該設(shè)計(jì)的 shift register 定位為33位。其中第32位(從0開始計(jì)數(shù))用于區(qū)分JTAG發(fā)送的是指令還是數(shù)據(jù)。Bit[32] 為1,則送入的為指令;Bit[32]為0,則送入的為指令對(duì)應(yīng)的數(shù)據(jù)。其他的 JTAG 寄存器均為 32 位。

33'h100000241 用戶ID讀??;

33'h100000242 LED 燈顯示控制;

33'h100000243?向 BRAM 寫入32位數(shù)據(jù);

33'h100000244?從 BRAM 讀取32位數(shù)據(jù);

33'h100000245 向 BRAM 寫入1024位數(shù)據(jù)。

設(shè)計(jì)運(yùn)行實(shí)現(xiàn):

SVF文件可以以可讀形式清楚的描述、記錄 JTAG 鏈的動(dòng)作,并可以在 ISE/iMPACT或Vivado/HW Manager 中直接執(zhí)行。本設(shè)計(jì)使用 SVF 來實(shí)現(xiàn)以下功能:

1. 發(fā)送 USER1指令‘02’,來選擇和使能用戶自定義的 JTAG 鏈;

2. 發(fā)送指令‘100000241’ 讀取用戶定義ID;

3. 發(fā)送指令‘100000242’獲取一個(gè)二進(jìn)制碼,并送入7位 LED 燈顯示;

4. 使用指令‘100000243’向BRAM中每次寫入一個(gè)32位數(shù)據(jù);然后使用指令‘100000244’將寫入的數(shù)據(jù)逐個(gè)讀出來。

5. 使用指令‘100000245’向 BRAM 寫入1024位數(shù)據(jù);如果需要寫入的數(shù)據(jù)大于1024,則多次執(zhí)行該指令即可。

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 模塊
    +關(guān)注

    關(guān)注

    7

    文章

    2837

    瀏覽量

    53283
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Xilinx FPGAIDELAYCTRL參考時(shí)鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準(zhǔn)輸入延遲模塊(IDELAYE2/IDE
    的頭像 發(fā)表于 02-26 14:41 ?2512次閱讀

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析 作為名電子工程師,在日常的設(shè)計(jì)工作
    的頭像 發(fā)表于 02-09 17:20 ?317次閱讀

    RDMA設(shè)計(jì)30:RoCE v2 發(fā)送模塊2

    當(dāng) RoCE v2 發(fā)送模塊檢測(cè)到發(fā)送隊(duì)列非空時(shí),則從發(fā)送隊(duì)列讀取個(gè)發(fā)送隊(duì)列條目,并判斷請(qǐng)求類型。根據(jù)不同的請(qǐng)求類型和請(qǐng)求長(zhǎng)度進(jìn)入不同的
    的頭像 發(fā)表于 01-27 11:56 ?491次閱讀
    RDMA設(shè)計(jì)30:RoCE v<b class='flag-5'>2</b> 發(fā)送<b class='flag-5'>模塊</b><b class='flag-5'>2</b>

    FPGA DSP模塊使用的十大關(guān)鍵陷阱

    FPGA 芯片中DSP(數(shù)字信號(hào)處理)硬核是高性能計(jì)算的核心資源,但使用不當(dāng)會(huì)引入隱蔽性極強(qiáng)的“坑”。這些坑不僅影響性能和精度,甚至?xí)?dǎo)致功能錯(cuò)誤。以下是總結(jié)了十大關(guān)鍵陷阱及其解決方案,分為 功能正確性、性能優(yōu)化、系統(tǒng)集成 三個(gè)
    的頭像 發(fā)表于 01-13 15:18 ?359次閱讀

    基于FPGA的I2C控制模塊設(shè)計(jì)

    I2C_WRITE_WDATA.v模塊實(shí)現(xiàn)I2C寫時(shí)序,I2C_Controller (I2C控制器)例化了I
    的頭像 發(fā)表于 12-26 09:48 ?4901次閱讀
    基于<b class='flag-5'>FPGA</b>的I<b class='flag-5'>2</b>C控制<b class='flag-5'>模塊</b>設(shè)計(jì)

    探索Type 2FR:集多功能于身的無線模塊

    探索Type 2FR:集多功能于身的無線模塊 在當(dāng)今的物聯(lián)網(wǎng)(IoT)領(lǐng)域,無線連接技術(shù)的發(fā)展日新月異。對(duì)于電子工程師來說,選擇款性能卓越、功能豐富且易于集成的無線
    的頭像 發(fā)表于 12-16 15:55 ?388次閱讀

    基于FPGA的高效內(nèi)存到串行數(shù)據(jù)傳輸模塊設(shè)計(jì)

    本文介紹了個(gè)基于FPGA的內(nèi)存到串行數(shù)據(jù)傳輸模塊,該模塊設(shè)計(jì)用來高效地處理存儲(chǔ)器的數(shù)據(jù)并傳輸
    的頭像 發(fā)表于 11-12 14:31 ?4328次閱讀
    基于<b class='flag-5'>FPGA</b>的高效內(nèi)存到串行數(shù)據(jù)傳輸<b class='flag-5'>模塊</b>設(shè)計(jì)

    AI狂飆, FPGA會(huì)掉隊(duì)嗎? ()

    機(jī)會(huì)(續(xù))特點(diǎn)三:集成度高FPGA從90年代就開始逐漸集成些硬化功能模塊,如SRAM塊,DSP塊,高速串行收發(fā)器XCVR或叫Serdes,PCIe和以太網(wǎng)硬核,
    的頭像 發(fā)表于 08-08 09:36 ?998次閱讀
    AI狂飆, <b class='flag-5'>FPGA</b>會(huì)掉隊(duì)嗎? (<b class='flag-5'>中</b>)

    個(gè)模塊通吃DI/DO/AI/AO!無線IO的萬(wàn)能信號(hào)采集方案

    無線IO通訊模塊特殊的輸入輸出(I/O)設(shè)備,它采用無線通訊技術(shù)實(shí)現(xiàn)I/O信號(hào)的傳輸。以下是對(duì)無線IO通訊模塊的詳細(xì)介紹: 、定義與
    的頭像 發(fā)表于 07-22 10:15 ?605次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>個(gè)</b><b class='flag-5'>模塊</b>通吃DI/DO/AI/AO!無線IO的萬(wàn)能信號(hào)采集方案

    文詳解CKS32K148微控制器的LPI2C模塊

    LPI2C(Low Power Inter-Integrated Circuit)是CKS32K148微控制器個(gè)低功耗I2C接口
    的頭像 發(fā)表于 07-16 14:16 ?2820次閱讀
    <b class='flag-5'>一</b>文詳解CKS32K148微控制器的LPI<b class='flag-5'>2</b>C<b class='flag-5'>模塊</b>

    無線通信的隱形冠軍:澤耀科技SPI射頻模塊硬核解析

    硬核設(shè)計(jì)匠心通信WIRELESSCOMMUNICATION在物聯(lián)網(wǎng)設(shè)備蓬勃發(fā)展的今天,無線通信模塊已成為各類智能硬件的“神經(jīng)末梢”。而其中,基于SPI接口的射頻模塊因其靈活的控制方式和高效的傳輸性能
    的頭像 發(fā)表于 06-24 11:05 ?1619次閱讀
    無線通信的隱形冠軍:澤耀科技SPI射頻<b class='flag-5'>模塊</b><b class='flag-5'>硬核</b>解析

    PCB的EMC設(shè)計(jì)(二):模塊劃分及特殊器件的布局

    在PCB的電磁兼容(EMC)設(shè)計(jì),合理的模塊劃分和器件布局是基礎(chǔ)環(huán)節(jié),直接影響電磁場(chǎng)的發(fā)射與接收特性,并決定了后續(xù)布線的質(zhì)量。頻率產(chǎn)生器件、驅(qū)動(dòng)器、電源模塊和濾波元件的位置及排列方向都會(huì)對(duì)整體
    的頭像 發(fā)表于 05-23 18:30 ?995次閱讀
    PCB的EMC設(shè)計(jì)(二):<b class='flag-5'>模塊</b>劃分及<b class='flag-5'>特殊</b>器件的布局

    如何選購(gòu)與光模塊適配的跳線?個(gè)視頻立馬了解

    模塊
    深圳市光特通信技術(shù)有限公司
    發(fā)布于 :2025年05月22日 15:46:39

    verilog模塊的調(diào)用、任務(wù)和函數(shù)

    在做模塊劃分時(shí),通常會(huì)出現(xiàn)這種情形,某個(gè)大的模塊包含了個(gè)或多個(gè)功能子模塊,verilog是通
    的頭像 發(fā)表于 05-03 10:29 ?1560次閱讀
    verilog<b class='flag-5'>模塊</b>的調(diào)用、任務(wù)和函數(shù)

    基于高云Arora-V 60K FPGA實(shí)現(xiàn)的MIPI CPHY轉(zhuǎn)MIPI DPHY透?jìng)?b class='flag-5'>模塊

    近期,高云代理商聯(lián)詮國(guó)際聯(lián)合合作伙伴DepEye(深目微)共同推出 MIPI CPHY轉(zhuǎn)DPHY (C2D)透?jìng)?b class='flag-5'>模塊:DEGC2DV60,功能基于高云GW5AT-LV60 FPGA實(shí)現(xiàn)
    發(fā)表于 04-22 17:51 ?834次閱讀
    基于高云Arora-V 60K <b class='flag-5'>FPGA</b>實(shí)現(xiàn)的MIPI CPHY轉(zhuǎn)MIPI DPHY透?jìng)?b class='flag-5'>模塊</b>