91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

【ZYNQ Ultrascale+ MPSOC FPGA教程】第十四章HDMI輸出實驗

FPGA技術專欄 ? 來源:芯驛電子科技 ? 作者:芯驛電子科技 ? 2021-01-25 09:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

原創(chuàng)聲明:

本原創(chuàng)教程由芯驛電子科技(上海)有限公司(ALINX)創(chuàng)作,版權歸本公司所有,如需轉載,需授權并注明出處。

適用于板卡型號:

AXU2CGA/AXU2CGB/AXU3EG/AXU4EV-E/AXU4EV-P/AXU5EV-E/AXU5EV-P /AXU9EG/AXU15EG

實驗VIvado工程為“hdmi_out_test”。

前面我們介紹了led閃燈實驗,只是為了了解Vivado的基本開發(fā)流程,本章這個實驗相對LED閃燈實驗復雜點,做一個HDMI輸出的彩條,這也是我們后面學習顯示、視頻處理的基礎。實驗還不涉及到PS系統(tǒng),從實驗設計可以看出如果要非常好的使用ZYNQ芯片,需要良好的FPGA基礎知識。

1. 硬件介紹

由于開發(fā)板上只有DP可以顯示,但卻是PS端的,PL端沒有HDMI的接口,因此我們采用AN9134的HDMI擴展模塊實現(xiàn)HDMI顯示。將24位RGB編碼輸出TMDS差分信號。SIL9134功能強大,本實驗只使用其中一小部分,將RGB24視頻數(shù)據(jù)顯示出來即可。

o4YBAGAKL6WAHVITAAD5vtREcVg244.jpg

SI9134芯片需要通過I2C總線配置寄存器才能正常工作,從原理圖中可以看出I2C總線連接到PL端的IO,可以通過PL直接配置。

2. 程序設計

o4YBAGAKL6aAR_PvAAAmm53tWBI351.jpg

本實驗實現(xiàn)通過HDMI顯示彩條,實驗中設計了視頻時序發(fā)生和彩條發(fā)生模塊“color_bar.v”,I2C Master 寄存器配置模塊“i2c_config.v”,配置數(shù)據(jù)查找表模塊“l(fā)ut_si9134.v”。

具體代碼在這里不再一一介紹了,大家自己去看。下面針對每個模塊實現(xiàn)的功能給大家做一下簡介:

頂層模塊top.v是項目的頂層文件,主要是實例化4個子模塊(時鐘模塊vidio_pll, 彩條生成模塊color_bar和I2C配置模塊i2c_config和配置查找表模塊lut_si9134。

彩條產(chǎn)生模塊color_bar.v是產(chǎn)生8種顏色的VGA格式的彩條,彩條分別為白、黃、青、綠、紫、紅、藍和黑。產(chǎn)生分辨率為1920x1080刷新率為60Hz的彩條,也就是所謂的1080P的高清視頻圖像。所以這個模塊會輸出R(8位)G(8位)B(8位)圖像信號、行同步、列同步和數(shù)據(jù)有效信號。

時鐘模塊video_pll調(diào)用的是一個Xilinx提供的時鐘IP,通過輸入的系統(tǒng)時鐘產(chǎn)生一個100Mhz時鐘和一個1080P的像素時鐘148.5Mhz。生成時鐘IP的方法是點擊Project Manager目錄下的IP Catalog,再選擇FPGA Features and Design->Clocking->Clocking Wizard圖標。

pIYBAGAKL6eAMj2TAAB4xCo8mEc002.jpgo4YBAGAKL6eASHPtAABM5CZuDMo558.jpgpIYBAGAKL6eAZjQRAACd-heVx9k971.jpg

3. 下載調(diào)試

保存工程并編譯生成bit文件,連接HDMI模塊到J15擴展口,連接HDMI接口到HDMI顯示器,需要注意,這里使用1920x1080@60Hz,請確保自己的顯示器支持這個分辨率。

硬件連接圖(J15擴展口)

下載后顯示器顯示如下圖像

4. 實驗總結

本實驗初步接觸到視頻顯示,涉及到視頻知識,這不是zynq學習的重點,所以沒有詳細介紹,但zynq在視頻處理領域用途廣泛,需要學習者有良好的基礎知識。實驗中僅僅使用PL來驅動HDMI芯片,包括I2C寄存器配置,當然I2C的配置還是使用PS來配置比較合適。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22421

    瀏覽量

    636627
  • HDMI
    +關注

    關注

    34

    文章

    1901

    瀏覽量

    160660
  • 開發(fā)板
    +關注

    關注

    26

    文章

    6298

    瀏覽量

    118311
  • Zynq
    +關注

    關注

    10

    文章

    630

    瀏覽量

    49468
  • MPSoC
    +關注

    關注

    0

    文章

    203

    瀏覽量

    25182
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    使用Aurora 6466b協(xié)議實現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應SoC的對接

    在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應 SoC 的對接。我們還將涵蓋有關 IP 配置、FPGA 之間的連接、時鐘設置以及復位拓撲
    的頭像 發(fā)表于 01-13 14:04 ?3465次閱讀
    使用Aurora 6466b協(xié)議實現(xiàn)AMD <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b>與AMD Versal自適應SoC的對接

    如何在Zynq UltraScale+ MPSoC平臺上通過JTAG啟動嵌入式Linux鏡像

    流程教程)。本文則進一步講解如何在 Zynq UltraScale+ MPSoC 平臺上通過 JTAG 逐步啟動 Linux,并提供了完整的過程與關鍵命令。只要按步驟操作,即使是復雜的 Linux 鏡像也能成功通過 JTAG 啟
    的頭像 發(fā)表于 01-13 11:45 ?4580次閱讀

    如何在ZYNQ本地部署DeepSeek模型

    一個將最小號 DeepSeek 模型部署到 AMD Zynq UltraScale+ MPSoC 處理系統(tǒng)的項目。
    的頭像 發(fā)表于 12-19 15:43 ?7589次閱讀
    如何在<b class='flag-5'>ZYNQ</b>本地部署DeepSeek模型

    AMD UltraScale架構:高性能FPGA與SoC的技術剖析

    AMD UltraScale架構:高性能FPGA與SoC的技術剖析 在當今的電子設計領域,高性能FPGAMPSoC/RFSoC的需求日益增長。AMD的
    的頭像 發(fā)表于 12-15 14:35 ?574次閱讀

    現(xiàn)已上市:AMD Spartan UltraScale+ FPGA SCU35 評估套件——面向所有開發(fā)人員的經(jīng)濟實惠平臺

    AMD Spartan UltraScale+ FPGA SCU35 評估套件現(xiàn)已開放訂購。 該平臺由 AMD 構建,為客戶提供了一條利用 Spartan UltraScale+ FPGA
    的頭像 發(fā)表于 11-27 10:52 ?467次閱讀

    晶眾光電榮獲第十四屆中國創(chuàng)新創(chuàng)業(yè)大賽優(yōu)秀企業(yè)獎

    近日,第十四屆中國創(chuàng)新創(chuàng)業(yè)大賽高端裝備制造全國賽圓滿落幕。晶眾光電憑借其在“耗散孤子光參量振蕩器”領域的創(chuàng)新成果與卓越表現(xiàn),成功入圍全國賽并從眾多參賽企業(yè)中脫穎而出,榮獲“優(yōu)秀企業(yè)獎”!
    的頭像 發(fā)表于 10-30 17:13 ?917次閱讀
    晶眾光電榮獲<b class='flag-5'>第十四</b>屆中國創(chuàng)新創(chuàng)業(yè)大賽優(yōu)秀企業(yè)獎

    Zynq MPSoC PS側PCIe高速DMA互連解決方案

    在涉及Xilinx Zynq UltraScale+ MPSoC的項目中,實現(xiàn)設備間高速、低延遲的數(shù)據(jù)傳輸往往是核心需求之一。PCIe(尤其PS側)結合DMA(直接內(nèi)存訪問)正是滿足這類需求的理想技術方案。
    的頭像 發(fā)表于 10-22 13:53 ?3881次閱讀
    雙<b class='flag-5'>Zynq</b> <b class='flag-5'>MPSoC</b> PS側PCIe高速DMA互連解決方案

    AMD Spartan UltraScale+ FPGA的優(yōu)勢和亮點

    AMD Spartan UltraScale+ FPGA 集小型封裝、先進的 I/O 功能與低功耗等優(yōu)勢于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發(fā)器、內(nèi)置的外部內(nèi)存控制器以及
    的頭像 發(fā)表于 10-17 10:16 ?805次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b>的優(yōu)勢和亮點

    璞致電子 UltraScale+ RFSoC 架構下的軟件無線電旗艦開發(fā)平臺

    璞致電子 PZ-ZU49DR-KFB 開發(fā)板基于 Xilinx ZYNQ UltraScale+ RFSoC XCZU49DR 主控制器,以 "ARM+FPGA 異構架構" 為
    的頭像 發(fā)表于 08-06 10:08 ?1175次閱讀
    璞致電子 <b class='flag-5'>UltraScale+</b> RFSoC 架構下的軟件無線電旗艦開發(fā)平臺

    潤和軟件斬獲第十四屆財經(jīng)峰會多項大獎

    7月16日至17日,CFS第十四屆財經(jīng)峰會暨2025新質生產(chǎn)力企業(yè)家大會在上海舉行,峰會以“穿越變革浪潮,共筑經(jīng)濟韌性”為主題,攜手各界力量共同研判全球新挑戰(zhàn)與新變局下的中國經(jīng)濟,共享發(fā)展新機遇。
    的頭像 發(fā)表于 07-21 09:42 ?1056次閱讀

    AMD Spartan UltraScale+ FPGA 開始量產(chǎn)出貨

    邊緣應用而設計,為業(yè)經(jīng)驗證的 UltraScale+ FPGA 和自適應 SoC 產(chǎn)品組合帶來了現(xiàn)代化的連接、后量子密碼等功能。 三款最低
    的頭像 發(fā)表于 06-18 10:32 ?2331次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b> 開始量產(chǎn)出貨

    第十四章 USART——串口通訊

    本章介紹了USART串口通訊,含物理層(RS-232、TTL電平)、協(xié)議層(波特率、數(shù)據(jù)幀),及W55MH32的USART功能與應用。
    的頭像 發(fā)表于 06-14 16:30 ?1814次閱讀
    <b class='flag-5'>第十四章</b> USART——串口通訊

    第十四章 ADC(下篇)

    文章介紹了基于W55MH32的三個ADC例程:ADC_Double雙模式同步采樣兩通道,ADC_Single單通道采樣,ADC_VrefintTemper采集內(nèi)部傳感器與參考電壓,均用DMA傳輸數(shù)據(jù)、串口輸出,介紹系統(tǒng)初始化等流程。
    的頭像 發(fā)表于 05-29 17:48 ?995次閱讀
    <b class='flag-5'>第十四章</b> ADC(下篇)

    奧松半導體出席第十四屆國際數(shù)字地球會議

    近日由國際數(shù)字地球學會、西南大學聯(lián)合主辦的第十四屆國際數(shù)字地球會議在重慶隆重召開。本屆大會以“數(shù)字地球促進可持續(xù)發(fā)展目標進程”為主題,聚焦數(shù)字地球技術創(chuàng)新與促進全球生態(tài)與可持續(xù)發(fā)展等議題,攜手全球科學家共同探索破解人類發(fā)展難題的數(shù)字化、智能化的可行路徑。
    的頭像 發(fā)表于 04-29 11:04 ?981次閱讀

    Xilinx Ultrascale系列FPGA的時鐘資源與架構解析

    Ultrascale是賽靈思開發(fā)的支持包含步進功能的增強型FPGA架構,相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個系列:Kintex和Virtex
    的頭像 發(fā)表于 04-24 11:29 ?2662次閱讀
    Xilinx <b class='flag-5'>Ultrascale</b>系列<b class='flag-5'>FPGA</b>的時鐘資源與架構解析